JPH09186836A - ディジタル複写機 - Google Patents

ディジタル複写機

Info

Publication number
JPH09186836A
JPH09186836A JP7354029A JP35402995A JPH09186836A JP H09186836 A JPH09186836 A JP H09186836A JP 7354029 A JP7354029 A JP 7354029A JP 35402995 A JP35402995 A JP 35402995A JP H09186836 A JPH09186836 A JP H09186836A
Authority
JP
Japan
Prior art keywords
frame memory
bus
image data
copying machine
digital copying
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7354029A
Other languages
English (en)
Inventor
Hidejiro Maehara
秀次郎 前原
Takanari Aoyama
宇済 青山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP7354029A priority Critical patent/JPH09186836A/ja
Publication of JPH09186836A publication Critical patent/JPH09186836A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Record Information Processing For Printing (AREA)
  • Facsimiles In General (AREA)
  • Storing Facsimile Image Data (AREA)

Abstract

(57)【要約】 【課題】 拡張性や柔軟性に富み、高速なディジタル複
写機を提供する。 【解決手段】 CPUバス130に、PCIバス13
1,132を介して、相互に独立した汎用バスであるP
CIバス131,132を接続する。PCIバス131
にはディスプレイコントローラ107等の各種I/O部
を接続し、PCIバス132には画像データ蓄積用のフ
レームメモリ117を制御するDRAMコントローラ1
15やDMAコントローラ118等を接続する。さらに
PCIバス132の側にも、他のフレームメモリ116
を設け、これを制御するためのDRAMコントローラ1
14を接続する。DRAMコントローラ114,115
は、DMAコントローラ118に接続する。DMAコン
トローラ118は、フレームメモリ117からビデオイ
ンタフェース119に1ページ分の画像データをDMA
転送する間に、フレームメモリ116上に次のページの
画像データを展開していく。

Description

【発明の詳細な説明】
【0001】
【発明が属する技術分野】本発明は、画像データを一旦
フレームメモリに蓄積してから描画出力を行うディジタ
ル複写機に関する。
【0002】
【従来の技術】従来、この種の複写機は、例えば図3に
示したような構成となっていた。この装置は、システム
全体を制御するCPU(中央処理装置)201と、この
CPU201が実行すべきアプリケーションプログラム
や必要なフォント情報等を記憶する主記憶メモリ203
と、CPU201と主記憶メモリ203とを接続するC
PUバス230とを備えている。上記のアプリケーショ
ンプログラムや必要なフォント情報等は、後述する補助
記憶装置221から読み出されて主記憶メモリ203に
ロードされるようになっている。CPUバス230はP
CIブリッジ204を介してPCIバス231と接続さ
れている。ここで、PCIとは、周辺装置相互接続(Pe
ripheral Component Interconnection) を意味する。
【0003】PCIバス231は、PCI−EISAブ
リッジ234によって、各種入出力機器制御用のI/O
バスであるEISAバス235に接続されるとともに、
フレームメモリコントローラ236に接続されている。
EISAバス235には、ディスプレイ装置210を制
御するためのディスプレイコントローラ207と、タッ
チパネル209を制御するためのタッチパネルコントロ
ーラ208と、フロッピーディスク装置やハードディス
ク装置等の補助記憶装置221を制御するためのFD・
HDインターフェースコントローラ211と、ホストコ
ンピュータ(図示せず)との間でシリアル通信やパラレ
ル通信を制御するためのシリアル・パラレルインターフ
ェースコントローラ212と、ローカルエリアネットワ
ーク等との間の通信を制御するためのネットワークイン
ターフェースコントローラ213とが接続されている。
そして、タッチパネル209から入力された操作情報に
基づいて、ディスプレイ装置210にシステムの状態情
報やアプリケーションに対応した情報等が表示されるよ
うになっている。
【0004】フレームメモリコントローラ236は、さ
らにフレームメモリバス237によって、フレームメモ
リ217およびビデオインターフェース219に接続さ
れている。フレームメモリコントローラ236は、フレ
ームメモリ217に対するデータ書込・読出アドレスの
生成、フレームメモリ217を構成するDRAM((Dyn
amic Random Access Memory)のリフレッシュ制御を行う
ほか、フレームメモリ217に展開された画像データを
DMA(直接メモリアクセス)制御によりビデオインタ
ーフェース219に直接転送し、これを介してプリンタ
エンジン(図示せず)に出力するようになっている。
【0005】
【発明が解決しようとする課題】このように、従来の多
機能型ディジタル複写機は、フレームメモリバスとI/
O制御用のバスとが、ともに同一のPCIバスに接続さ
れていたので、システム全体の拡張性に乏しいという問
題があった。また、図3のような構成では、フレームメ
モリ217に展開された画像データをビデオインターフ
ェース219を介して出力している間は、フレームメモ
リ217にアクセスできず、フレームメモリ217から
ビデオインターフェース219へのデータ転送が終了す
るまでフレームメモリ217へのデータ展開処理が待た
されることとなる。このため、複数ページ分のフレーム
メモリを備えていても、これを有効に利用してシステム
全体としての描画速度を上げることは困難であった。
【0006】さらに、従来のシステムでは、同一バス
(PCIバス231)を経由してディスプレイ装置への
画面出力とフレームメモリへの書き込み処理とを行うよ
うになっていたので、ハードウェアの負担が大きく、双
方の動作速度が遅くなるという問題もあった。そこで、
本発明の目的は、システムの拡張性や柔軟性に富み、し
かもシステム全体としての高速処理が可能なディジタル
複写機を提供することにある。
【0007】
【課題を解決するための手段】請求項1記載のディジタ
ル複写機は、画像データを蓄積するフレームメモリを有
しこのフレームメモリから画像データを読み出して出力
する画像出力部と、この画像出力部を接続する第1のバ
スと、他の所定の各種入出力処理を行う入出力部と、こ
の入出力部を接続する第2のバスとを備え、前記第1の
バスと前記第2のバスとを相互に独立した汎用バスで構
成して前記目的を達成する。このディジタル複写機で
は、画像データをフレームメモリに一旦蓄積しこれを読
み出して出力する処理と、他の必要な各種入出力処理と
は、それぞれに設けられた汎用バスを介して行われる。
【0008】請求項2記載のディジタル複写機は、請求
項1記載のディジタル複写機において、前記フレームメ
モリが、複数ページ分の画像データを蓄積可能であると
ともに、前記第1のバスおよび前記第2のバスのいずれ
からもアクセス可能であり、前記画像出力部におけるフ
レームメモリ上への画像データ展開処理と、フレームメ
モリからの読み出し処理とが並列して行われるように構
成したものである。このディジタル複写機では、第1の
バスおよび第2のバスの双方からフレームメモリへのア
クセスが行われ、画像出力部におけるフレームメモリ上
への画像データ展開処理と、フレームメモリからの読み
出し処理とが並列して行われる。
【0009】請求項3記載のディジタル複写機は、請求
項1記載のディジタル複写機において、前記フレームメ
モリへのアクセスは、前記第1のバスおよび前記第2の
バスのいずれか一方のみから行われるように構成したも
のである。このディジタル複写機では、フレームメモリ
へのアクセスは第1のバスおよび第2のバスの一方のみ
から行われるため、フレームメモリから外部(プリンタ
エンジン等)への出力処理中は、他方のバスは占有され
ておらず、他の入出力処理が可能となる。
【0010】請求項4記載のディジタル複写機は、請求
項3記載のディジタル複写機において、前記入出力部が
グラフィック画面を出力するための手段を含むように構
成したものである。このディジタル複写機では、前記入
出力部にグラフィック画面出力手段が含まれているとと
もに、フレームメモリへのアクセスは第1のバスおよび
第2のバスの一方のみから行われるようになっているた
め、フレームメモリから外部(プリンタエンジン等)へ
の出力処理中であっても、他方のバスは占有されておら
ず、グラフィック画面の同時(並列)出力が可能とな
る。
【0011】
【実施の形態】以下、図1および図2を参照して、本発
明の好適な実施の形態を詳細に説明する。図1は、本発
明の一実施の形態に係るディジタル複写機におけるコン
トロール系のブロック構成を表す図である。この装置
は、システム全体を制御する2つのCPU101,10
2と、これらのCPUが実行すべきアプリケーションプ
ログラムや必要なフォント情報等を記憶する主記憶メモ
リ103と、CPU101、102、および主記憶メモ
リ103間を相互接続するCPUバス130とを備えて
いる。
【0012】上記のアプリケーションプログラムや必要
なフォント情報等は、後述する補助記憶装置121から
読み出されて主記憶メモリ103にロードされるように
なっている。CPUバス130は、PCIブリッジ10
4を介してPCIバス131と接続されるとともに、P
CIブリッジ105を介してPCIバス132と接続さ
れている。CPUバス130にはまた、PCIバスコン
トローラ106が接続されている。このPCIバスコン
トローラ106は、PCIブリッジ104によってサポ
ートされるPCIバス131と、PCIブリッジ105
によってサポートされるPCIバス132との間のアー
ビトレーション(競合調停)やPCIバスプロトコルに
対応した制御を行うようになっている。
【0013】PCIバス131には、ディスプレイ装置
110を制御するためのディスプレイコントローラ10
7と、タッチパネル109を制御するためのタッチパネ
ルコントローラ108と、フロッピーディスク装置やハ
ードディスク装置等の補助記憶装置121を制御するた
めのFD・HDインターフェースコントローラ111
と、ホストコンピュータ(図示せず)との間でシリアル
通信やパラレル通信を制御するためのシリアル・パラレ
ルインターフェースコントローラ112と、ローカルエ
リアネットワーク等との間の通信を制御するためのネッ
トワークインターフェースコントローラ113とが接続
されている。そして、タッチパネル109から入力され
た操作情報に基づいて、ディスプレイ装置110にシス
テムの状態情報やアプリケーションに対応した情報等が
表示されるようになっている。
【0014】PCIバス131にはまた、フレームメモ
リ116に対するデータ書込・読出アドレスの生成やフ
レームメモリ117を構成するDRAMのリフレッシュ
制御を行うためのDRAMコントローラ114が接続さ
れている。一方、PCIバス132には、他のフレーム
メモリ117に対するデータ書込・読出アドレスの生成
やフレームメモリ117を構成するDRAMのリフレッ
シュ制御を行うためのDRAMコントローラ115と、
DMA転送制御用のDMAコントローラ118と、図示
しないSCSIバスとの接続制御を行うSCSIインタ
ーフェース120とが接続されている。
【0015】DRAMコントローラ114はDMAコン
トローラ118とビデオインターフェース119とに接
続され、同様にDRAMコントローラ115もまたDM
Aコントローラ118とビデオインターフェース119
とに接続されている。そして、DMAコントローラ11
8は、フレームメモリ116に展開された画像データを
DMA制御によりビデオインターフェース119に直接
転送したり、あるいはフレームメモリ117に展開され
た画像データをDMA制御によりビデオインターフェー
ス119に直接転送するようになっている。ビデオイン
ターフェース119に転送された画像データは、プリン
タエンジン(図示せず)に出力されるようになってい
る。
【0016】次に、以上のような構成のディジタル複写
機の動作を説明する。なお、ここでは、複数の原稿から
読み取った複数ページ分の画像データを印刷出力するも
のとする。上位(ホスト)コンピュータからシリアル・
パラレルインターフェースコントローラ112を介して
入力され、あるいはネットワーク(図示せず)からネッ
トワークインターフェースコントローラ113を介して
入力された文字コードや制御コマンドは、CPU101
(または102)によって解読され、例えばフレームメ
モリ117上に画像データ(ビットデータ)として展開
される。1ページ分の画像データが展開されたところ
で、CPU101はDMAコントローラ118を起動
し、フレームメモリ117上の1ページ分の画像データ
をビデオインターフェース119に転送する。これによ
り、その画像データがプリンタエンジン(図示せず)に
出力され、描画(印刷)が行われる。
【0017】一方、CPU101は、フレームメモリ1
17上の1ページ分の画像データがビデオインターフェ
ース119に転送されている間に、入力された文字コー
ドや制御コマンドを解読し、次の1ページ分の画像デー
タを他のフレームメモリ116上に展開する。このよう
な同時処理は、2つのPCIバス131,132がCP
Uバス130に対して並列に接続されていることによっ
て可能となるものである。そして、このようなフレーム
メモリからビデオインターフェースへの転送処理とフレ
ームメモリへの展開処理とを並列に行うことにより、複
数ページ分の画像データを高速に描画することが可能と
なる。
【0018】次に、本発明の他の実施の形態を説明す
る。図2は、本発明の他の実施の形態に係るディジタル
複写機におけるコントローラ系のブロック構成を表す図
である。この図で、上記実施の形態(図1)と同一構成
要素には同一符号を付して適宜その説明は省略する。本
実施の形態では、上記実施の形態(図1)においてPC
Iバス131の側に設けられたDRAMコントローラ1
14およびフレームメモリ116を削除し、PCIバス
132の側にのみDRAMコントローラ115およびフ
レームメモリ117を設ける。その他の構成を図1と同
様である。
【0019】この実施の形態に係るディジタル複写機で
は、例えば高速ネットワークを利用してプリンタシステ
ムを構築する場合に、システム全体としてのパフォーマ
ンスの低下を回避することができる。すなわち、上記の
図1に示したシステムでは、例えばネットワーク等のI
/O部分から主記憶メモリ103にデータを送ろうとし
た場合において、I/O部分が接続されたPCIバス1
31からフレームメモリ116へのアクセスが行われて
いてPCIバス131が使用中であったとすると、I/
O部分から主記憶メモリ103へのデータ転送が待たさ
れ、遅れることとなる。
【0020】これに対し、図2に示した構成のディジタ
ル複写機では、フレームメモリを含む画像展開処理に係
る部分は、PCIバス132の側にのみ存在し、フレー
ムメモリ上への画像展開処理中、あるいはフレームメモ
リからプリンタエンジンへの画像データ転送処理中にお
いても、これらの処理によって他のPCIバス131が
占有されることがない。このため、プリンタエンジンに
よって描画をしている最中であっても、ネットワーク等
のI/O部分から主記憶メモリ103へのデータ転送を
高速に行うことができる。すなわち、高速ネットワーク
を利用してプリンタシステムを構築する場合に、システ
ム全体としての十分な柔軟性と高い処理性能とを確保す
ることができる。
【0021】また、このディジタル複写機では、2つの
独立したPCIバス131,132をCPUバス130
に対して並列に接続し、グラフィック処理に係る部分を
プリンタの画像展開処理に係る部分から独立させるよう
にしたので、フレームメモリ117からビデオインター
フェース119またはSCSIインターフェース120
へのデータ転送中であっても、PCIバス131を介し
てディスプレイ装置110への高速グラフィック表示や
ネットワークインターフェースコントローラ113を介
してのネットワークへの高速アクセスが可能となり、シ
ステム全体としての処理速度の低下を回避することがで
きる。具体的には、1つのPCIバスで構成した場合と
比べて約2倍の処理速度を得ることができる。
【0022】以上、いくつかの実施の形態を挙げて本発
明を説明したが、本発明はこれらの実施の形態に限定さ
れるものではなく、その均等の範囲で種々変形可能であ
る。例えば、CPUバス130に接続されるCPUは2
個に限定されることはなく、単一あるいは3個以上であ
ってもよい。
【0023】
【発明の効果】以上説明したように、本発明のディジタ
ル複写機によれば、画像データをフレームメモリに一旦
蓄積しこれを読み出して出力する処理と、他の必要な各
種入出力処理とを、それぞれに設けられた汎用バスを介
して独立して行うようにしたので、システムの柔軟性と
拡張性を担保することができる。
【0024】特に、請求項2記載のディジタル複写機に
よれば、第1のバスおよび第2のバスの双方からフレー
ムメモリにアクセスできるようにして、画像出力部にお
けるフレームメモリ上への画像データ展開処理とフレー
ムメモリからの読み出し処理とを並列して行うようにし
たので、複数ページの画像データのプリント出力を高速
で行うことができる。
【0025】また、請求項3記載のディジタル複写機に
よれば、フレームメモリへのアクセスは第1のバスおよ
び第2のバスの一方のみから行われるようにしたので、
フレームメモリから外部(プリンタエンジン等)への出
力処理中であっても、他方のバスは画像データ転送によ
って占有されてはおらず、他の必要な入出力処理が可能
となる。したがって、例えばプリント出力中であって
も、ネットワークやハードディスク等に対する高速アク
セスが可能となり、システム全体としての十分な柔軟性
と高い処理性能とを確保することができる。
【0026】請求項4記載のディジタル複写機によれ
ば、前記入出力部にグラフィック画面出力手段を含める
とともに、フレームメモリへのアクセスは第1のバスま
たは第2のバスの一方のみから行われるようにしたの
で、フレームメモリから外部(プリンタエンジン等)へ
のプリント出力中であっても、他方のバスは占有されて
いない。したがって、プリント出力とグラフィック画面
出力の同時(並列)処理が可能となってハードウェアへ
の負荷が軽くなり、画面表示の高速化が可能となる。
【図面の簡単な説明】
【図1】本発明の一実施の形態に係るディジタル複写機
におけるコントロール系の構成を表すブロック図であ
る。
【図2】本発明の他の実施の形態に係るディジタル複写
機におけるコントロール系の構成を表すブロック図であ
る。
【図3】従来のディジタル複写機におけるコントロール
系の構成を表すブロック図である。
【符号の説明】
101,102 CPU 103 主記憶メモリ 104,105 PCIブリッジ 106 PCIバスコントローラ 107 ディスプレイコントローラ 110 ディスプレイ装置 111 FD・HDインターフェースコントローラ 112 シリアル・パラレルインターフェースコントロ
ーラ 113 ネットワークインターフェースコントローラ 114,115 DRAMコントローラ 116,117 フレームメモリ 118 DMAコントローラ 119 ビデオインターフェース 120 SCSIインターフェース 121 補助記憶装置 130 CPUバス 131,132 PCIバス

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 画像データを蓄積するフレームメモリを
    有し、このフレームメモリから画像データを読み出して
    出力する画像出力部と、 この画像出力部を接続する第1のバスと、 他の所定の各種入出力処理を行う入出力部と、 この入出力部を接続する第2のバスとを備え、 前記第1のバスと前記第2のバスとは相互に独立した汎
    用バスで構成されていることを特徴とするディジタル複
    写機。
  2. 【請求項2】 前記フレームメモリは、複数ページ分の
    画像データを蓄積可能であるとともに、前記第1のバス
    および前記第2のバスのいずれからもアクセス可能であ
    り、 前記画像出力部におけるフレームメモリ上への画像デー
    タ展開処理と、フレームメモリからの読み出し処理とが
    並列して行われることを特徴とする請求項1記載のディ
    ジタル複写機。
  3. 【請求項3】 前記フレームメモリへのアクセスは、前
    記第1のバスおよび前記第2のバスのいずれか一方のみ
    から行われることを特徴とする請求項1記載のディジタ
    ル複写機。
  4. 【請求項4】 前記入出力部はグラフィック画面を出力
    するための手段を含むことを特徴とする請求項1記載の
    ディジタル複写機。
JP7354029A 1995-12-27 1995-12-27 ディジタル複写機 Pending JPH09186836A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7354029A JPH09186836A (ja) 1995-12-27 1995-12-27 ディジタル複写機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7354029A JPH09186836A (ja) 1995-12-27 1995-12-27 ディジタル複写機

Publications (1)

Publication Number Publication Date
JPH09186836A true JPH09186836A (ja) 1997-07-15

Family

ID=18434837

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7354029A Pending JPH09186836A (ja) 1995-12-27 1995-12-27 ディジタル複写機

Country Status (1)

Country Link
JP (1) JPH09186836A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6304927B1 (en) * 1998-11-13 2001-10-16 Ricoh Company, Ltd. Digital copier with scalable architecture
US6763473B1 (en) 1999-11-17 2004-07-13 Ricoh Company, Ltd. Image processing device, method for saving power consumption of the image processing device, and a computer product
US7064863B2 (en) 2000-05-08 2006-06-20 Ricoh Company, Ltd. Method and system for see-through image correction in image duplication

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6304927B1 (en) * 1998-11-13 2001-10-16 Ricoh Company, Ltd. Digital copier with scalable architecture
US6763473B1 (en) 1999-11-17 2004-07-13 Ricoh Company, Ltd. Image processing device, method for saving power consumption of the image processing device, and a computer product
US7272737B2 (en) 1999-11-17 2007-09-18 Ricoh Company, Ltd. Image processing device, method for saving power consumption of the image processing device, and a computer product
US7673165B2 (en) 1999-11-17 2010-03-02 Ricoh Company, Ltd. Image processing device, method for saving power consumption of the image processing device, and a computer product
US7064863B2 (en) 2000-05-08 2006-06-20 Ricoh Company, Ltd. Method and system for see-through image correction in image duplication

Similar Documents

Publication Publication Date Title
US6272583B1 (en) Microprocessor having built-in DRAM and internal data transfer paths wider and faster than independent external transfer paths
JP2000020451A (ja) 情報処理装置および方法、並びに提供媒体
JPH09186836A (ja) ディジタル複写機
JP2002264442A (ja) 画像処理装置
JP3420114B2 (ja) データ転送方式
JP3447820B2 (ja) バスコントローラ
JPS62173526A (ja) ペ−ジバツフア制御方式
JP2000155738A (ja) データ処理装置
JP3399776B2 (ja) コンピュータおよびコンピュータにおける周辺デバイス制御データの転送方法
JP3272890B2 (ja) メモリアクセス制御回路及び出力装置
JP2687716B2 (ja) 情報処理装置
JP3245032B2 (ja) 画像オーバーレイ装置及び方法
JPH0612368A (ja) 高精細画像処理装置
JP3610030B2 (ja) データ処理システム
JPH08305658A (ja) I/oバス
JP3610031B2 (ja) データ処理システム
JP2003186666A (ja) マイクロコンピュータおよびdma制御回路
JPH0239383A (ja) 画像処理装置
JPH01249360A (ja) プリンタの印刷制御回路及びその制御方式
JPS6215642A (ja) 2アクセス方式メモリ装置
JPH03296159A (ja) Dma装置のメモリアクセス方式
JPH10260812A (ja) メモリ内蔵グラフィックスプロセッサ
JPH1027155A (ja) データ転送制御装置
JP2002334053A (ja) データ転送制御装置
JP2003067322A (ja) データ転送方法、ブリッジ回路、及びデータ転送システム

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040624

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040713

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20050308