JPH08223613A - 通話路構成方式 - Google Patents

通話路構成方式

Info

Publication number
JPH08223613A
JPH08223613A JP2510795A JP2510795A JPH08223613A JP H08223613 A JPH08223613 A JP H08223613A JP 2510795 A JP2510795 A JP 2510795A JP 2510795 A JP2510795 A JP 2510795A JP H08223613 A JPH08223613 A JP H08223613A
Authority
JP
Japan
Prior art keywords
switch
time switch
output
selector
order time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2510795A
Other languages
English (en)
Other versions
JP3028036B2 (ja
Inventor
Tsutomu Okurano
勉 大倉野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7025107A priority Critical patent/JP3028036B2/ja
Publication of JPH08223613A publication Critical patent/JPH08223613A/ja
Application granted granted Critical
Publication of JP3028036B2 publication Critical patent/JP3028036B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】 1次時間スイッチと2次時間スイッチを同一
構成の素子を使用し、自群ハイウェイ出力を外部に送出
するとき簡単な制御ですむようにする。 【構成】 空間スイッチ5が不要の時は1次時間スイッ
チ11の出力がセレクタ6を介して2次時間スイッチ1
2に供給され、空間スイッチ5が必要なときは1次時間
スイッチ11の出力が2次時間スイッチ12に供給され
る。自群のハイウェイを外部装置に接続するときは1次
時間スイッチ11または2次時間スイッチの一方をスル
ーにして、他方で時間交換を行う。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ディジタル電子交換機
の通話回線交換装置の通話路構成方式に関するものであ
る。
【0002】
【従来の技術】従来の通話回線交換装置における通話路
構成方式としては、1次時間スイッチと2次時間スイッ
チの間に空間スイッチを配置するものが標準的な構成と
なっている。ここで、時間スイッチは時分割多重信号の
順序を変換するもの、すなわち信号の時間位置変換を行
うスイッチであり、また空間スイッチは格子状のゲート
回路を時分割で開閉することによりハイウェイ相互間の
タイムスロットの乗せ換えを行うスイッチである。この
ような装置では自群の入力ハイウェイを自群の出力ハイ
ウェイに接続する場合、1次時間スイッチ、空間スイッ
チ、2次時間スイッチの全てをその接続状態に即した状
態で接続制御を行う必要があり、制御が複雑になる。構
成を簡単にするため空間スイッチのない回路にすると、
1次時間スイッチの出力ハイウェイと2次時間スイッチ
の入力ハイウェイをケーブル等で接続する必要があり、
ケーブルのコストが余分に必要となる。
【0003】このような要求に対して簡単な構成で、余
分なケーブルが必要のない構成として例えば、図2に示
すような装置が特開昭62ー159599号公報に開示
されている。この装置は自群ハイウェイと空間スイッチ
用出力ハイウェイを有する1次時間スイッチ141、1
次時間スイッチ141からの入力ハイウェイの空間分割
交換を行う空間スイッチ131、空間スイッチ131か
らの入力ハイウェイを時分割交換する2次時間スイッチ
142、1次時間スイッチ141と2次時間スイッチ1
42の出力ハイウェイを選択するセレクタ127を備え
ている。
【0004】図2においてあるフレームではデータメモ
リ101は書き込み動作、データメモリ102はセレク
タ124への読み出し動作、データメモリ103はセレ
クタ125への読み出し動作の状態にある。ここで、書
き込み動作はデータメモリの先頭からシーケンシャルに
行われ、またセレクタ124および125への読み出し
動作はそれぞれ制御メモリ111および112に記憶さ
れているアドレスに従い実行される。なお、書き込み動
作あるいは読み出し動作は制御メモリ111、112か
ら出力される信号によってセレクタ121、122、1
23が制御されそのセレクタを介して出力される信号に
よって切り換えが行われる。また、2次時間スイッチ1
42のデータメモリ104、105、制御メモリ11
3、セレクタ126も同様の動作を行う。このフレーム
での動作後、次のフレームでは書き込み動作と読み出し
動作の順序が変更され、3フレーム周期でデータメモリ
の動作状態が変化するように制御される。このような動
作により、あるフレームにおいてデータメモリに書き込
まれたデータは次のフレームにおいて、セレクタ125
を通って空間スイッチ131に接続され、他の時間スイ
ッチモジュールに接続される。他の時間スイッチモジュ
ールからのデータは空間スイッチ131、2次時間スイ
ッチ142とセレクタ127を介して自群ハイウェイに
接続される。また自群ハイウェイ接続のみの場合は、セ
レクタ127を1次時間スイッチ141側に固定するこ
とで2フレーム後にセレクタ124、127を介して自
群ハイウェイに接続される。
【0005】
【発明が解決しようとする課題】しかしながらこのよう
な従来の装置は、1次時間スイッチの構成と2次時間ス
イッチの構成が異なり、2次時間スイッチのような一般
的な時間スイッチ構成をとっているLSIを1次時間ス
イッチとして利用できないと言う問題があった。本発明
はこのような状況に鑑みて成されたもので、1次時間ス
イッチと2次時間スイッチに同一構成のスイッチを使用
できるようにしたものである。
【0006】
【課題を解決するための手段】このような目的を達成す
るために本発明は、1次時間スイッチ出力と2次時間ス
イッチ入力との間に、1次時間スイッチ出力と空間スイ
ッチ出力を選択して出力するセレクタを備えたものであ
る。
【0007】
【作用】空間分割スイッチが不要な構成が必要なときは
セレクタが1次時間スイッチ出力を選択し、空間分割ス
イッチが必要なときはセレクタが空間分割スイッチ出力
を選択する。何れの場合も時間分割制御は1次時間スイ
ッチあるいは2次時間スイッチの何れか一方だけで行え
る。
【0008】
【実施例】図1は本発明の一実施例を示すブロック図で
あり、1次時間スイッチ11および2次時間スイッチ1
2はダブルバッファ方式をとっており、任意のフレーム
でデータメモリ1、データメモリ7に入力データが書き
込まれると、次のフレームではデータメモリ2、データ
メモリ8に入力データが記憶される。セレクタ4、セレ
クタ10はフレーム毎に切換制御され、書き込みが行わ
れていない側のデータを選択し出力する。この構成はダ
ブルバッファ構成をとっていることから、回線編集後の
ビット列順序の保存が保証されている。
【0009】制御メモリ9は入力ハイウェイ上のタイム
スロットデータを出力ハイウェイ上のどのタイムスロッ
トに接続するかを示すデータメモリのアドレスデータが
格納さている。また、制御メモリ3も同様に入力ハイウ
ェイ上のタイムスロットを1次出力ハイウェイ14上の
どのタイムスロットに接続するかを示すデータメモリの
アドレスデータが格納されている。
【0010】空間スイッチ有りの通話路構成データを初
期設定時に受信すると、時間スイッチモジュール13は
セレクタ6を空間スイッチ5からのハイウェイ15を選
択するように設定する。この場合、1次時間スイッチ1
1、空間スイッチ5、2次時間スイッチ12の制御方法
は従来通りのため説明を省略する。
【0011】空間スイッチなしの通話路構成データを初
期設定時に受信すると、セレクタ6が1次出力ハイウェ
イ14を選択するように、また、1次時間スイッチ11
の通話路の接続を同一の入力と出力にするように設定す
る。
【0012】この場合、呼制御装置は2次時間スイッチ
12の制御メモリ9の制御を行うことで、時間スイッチ
モジュール13に入力された時分割多重データは1次時
間スイッチ11、セレクタ6を透過的に通過し、2次時
間スイッチ12で時分割交換が行われ、自群出力ハイウ
ェイに接続される。
【0013】また、初期設定時に1次時間スイッチ11
の代わりに2次時間スイッチ12の通話路の接続を同一
の入力と出力にするように設定する場合は、1次時間ス
イッチ11の制御メモリ3の制御を行うことで同様の時
分割交換を行うことも可能である。
【0014】
【発明の効果】以上説明したように本発明は、1次時間
スイッチ出力と2次時間スイッチの入力との間に1次時
間スイッチ出力と空間スイッチ出力を選択して出力する
セレクタを備えたので、空間分割スイッチを使用するこ
とも、使用しないことも、自由に選択できるようにした
ので、自群のハイウェイ出力を外部に送出するときは一
方の時間スイッチの制御だけ行えば時間交換が行えるの
で、構成が簡単になりかつ1次時間スイッチと2次時間
スイッチが同一のもので構成することができるため、使
用するスイッチの種類を増やさなくてすみ、部品の在庫
管理が容易になると共に、保守も行い易くなるという効
果を有する。
【図面の簡単な説明】
【図1】 本発明の一実施例を示すブロック図である。
【図2】 従来装置の一例を示すブロック図である。
【符号の説明】
1,2,7,8…データメモリ、3,9…制御メモリ、
4,6,10…セレクタ、5…空間スイッチ。

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 空間スイッチおよび1次時間スイッチお
    よびその1次時間スイッチと同一構成の2次時間スイッ
    チによって時分割および空間分割交換が行われる通話路
    構成方式において、 前記1次時間スイッチ出力と前記2次時間スイッチの入
    力との間に前記1次時間スイッチ出力と前記空間スイッ
    チ出力を選択して出力するセレクタを備えたことを特徴
    とする通話路構成方式。
  2. 【請求項2】 1次時間スイッチの出力信号が一端に供
    給される空間スイッチと、 前記1次時間スイッチの出力信号が一方の入力端に供給
    され前記空間スイッチの出力が他方の入力端に接続され
    るセレクタと、 そのセレクタの出力信号が供給され前記1次時間スイッ
    チと同一構成を有する2次時間スイッチとから構成さ
    れ、時分割および空間分割交換を行うことを特徴とする
    通話路構成方式。
JP7025107A 1995-02-14 1995-02-14 通話路構成方式 Expired - Fee Related JP3028036B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7025107A JP3028036B2 (ja) 1995-02-14 1995-02-14 通話路構成方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7025107A JP3028036B2 (ja) 1995-02-14 1995-02-14 通話路構成方式

Publications (2)

Publication Number Publication Date
JPH08223613A true JPH08223613A (ja) 1996-08-30
JP3028036B2 JP3028036B2 (ja) 2000-04-04

Family

ID=12156709

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7025107A Expired - Fee Related JP3028036B2 (ja) 1995-02-14 1995-02-14 通話路構成方式

Country Status (1)

Country Link
JP (1) JP3028036B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6240063B1 (en) 1997-08-26 2001-05-29 Nec Corporation 3-staged time-division switch control system
JP2009212991A (ja) * 2008-03-06 2009-09-17 Rohm Co Ltd 信号変換装置、負荷駆動装置、表示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6240063B1 (en) 1997-08-26 2001-05-29 Nec Corporation 3-staged time-division switch control system
JP2009212991A (ja) * 2008-03-06 2009-09-17 Rohm Co Ltd 信号変換装置、負荷駆動装置、表示装置

Also Published As

Publication number Publication date
JP3028036B2 (ja) 2000-04-04

Similar Documents

Publication Publication Date Title
US3678205A (en) Modular switching network
US5381529A (en) Shift register with dual clock inputs for receiving and sending information between I/O channels and host based on external and internal clock inputs respectively
JPH08223613A (ja) 通話路構成方式
US20010004365A1 (en) CAS data processing apparatus of STM-1 interface block
US6363448B1 (en) Set top box integrated circuit
JP2953438B2 (ja) ハイウェイスイッチ制御方式および方法
US20060031620A1 (en) Memory controller with a plurality of parallel transfer blocks
JPH0767154A (ja) タイムスイッチのアドレス変換装置
JPH0222938A (ja) タイムスロット切替方法
JPS6324597B2 (ja)
JP2758004B2 (ja) データ転送方法及び装置
JP2833915B2 (ja) 情報伝送システム
JP3166713B2 (ja) 多面構成時分割スイッチ
JPH0417599B2 (ja)
JP2000332718A (ja) 半導体集積回路
JPH10173618A (ja) バススイッチ装置およびその転送順序変換方法
JP2555934B2 (ja) 時間スイッチ
JPS6159596B2 (ja)
JPS637520B2 (ja)
JP2734141B2 (ja) パケットスイッチ
JPH082118B2 (ja) 時分割通話路
JPH05199554A (ja) 回線設定装置
JPS6384297A (ja) 通話スイツチ回路
KR19980065484A (ko) 확장이 용이한 시분할 다중화 스위치
JPS63240292A (ja) 時間スイツチ

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080204

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090204

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100204

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 10

Free format text: PAYMENT UNTIL: 20100204

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110204

Year of fee payment: 11

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20110204

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120204

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees