JPH08223238A - バースト信号復調回路 - Google Patents

バースト信号復調回路

Info

Publication number
JPH08223238A
JPH08223238A JP7029315A JP2931595A JPH08223238A JP H08223238 A JPH08223238 A JP H08223238A JP 7029315 A JP7029315 A JP 7029315A JP 2931595 A JP2931595 A JP 2931595A JP H08223238 A JPH08223238 A JP H08223238A
Authority
JP
Japan
Prior art keywords
band
signal
loop filter
burst signal
loop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7029315A
Other languages
English (en)
Inventor
Kimihiko Kono
公彦 河野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP7029315A priority Critical patent/JPH08223238A/ja
Publication of JPH08223238A publication Critical patent/JPH08223238A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】 【目的】 バースト信号を復調するコスタスループ型復
調回路において、PLLのループS/Nを劣化させるこ
となくループフィルタの帯域を広帯域化して高速引き込
みを可能にする。 【構成】 ミキサ8,9による復調出力にCW(無変調
信号)が検出されるまでは、帯域制限フィルタ2〜5の
うち狭帯域のものを選択すると共に、PLLのループフ
ィルタ14〜15のうち広帯域のものを選択して引き込
みを早くする。CW検出以降は、帯域制限フィルタを広
帯域、ループフィルタを狭帯域としてループS/Nを良
くし安定とする。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はバースト信号復調回路に
関し、特にプリアンブルの先頭部分に無変調信号(C
W)を含んだバースト信号を復調するコスタスループ型
復調回路に関するものである。
【0002】
【従来の技術】図2は従来のこの種のコスタスループ型
のバースト信号復調回路の例を示すブロック図である。
図2において、入力変調波aはハイブリッド1でI列,
Q列に分岐され、それぞれ、帯域制限フィルタ4,5を
通過後、フィルタ4の出力dはミキサ8で、VCO12
による再生キャリアkを移相器10で90゜遅らせた再
生キャリア1により復調され、フィルタ出力eはミキサ
9で再生キャリアkにより復調される。ミキサ8,9の
出力は、復調信号f,gとして外部に出力されると同時
に、CW信号検出器13及びコスタス型位相比較器11
に入力される。
【0003】コスタス型位相比較器11の出力kはルー
プフィルタ14及び15に入力される。ループフィルタ
14の出力o,ループフィルタ15の出力pはそれぞれ
スイッチ16に入力される。スイッチ16はCW信号検
出器13からの制御信号iにより、初期引き込み時CW
信号が検出されるまでの間は、引き込み時間を早くする
ため広帯域のループフィルタ14を選択する。スイッチ
16の出力jはVCO12に入力され、VCO12から
再生キャリアkが出力される。
【0004】次に、初期引き込みが完了しCW検出器1
3でCW信号が検出されると、CW信号検出器13の出
力iはスイッチ16を制御し、ループS/Nを高めて安
定な動作を保つためにループフィルタを狭帯域ループフ
ィルタ15に切り替えた後、変調信号の復調を行う。
【0005】図3は入力変調波である受信バースト信号
のフォーマット例を示しており、プリアンブル部分とデ
ータ部分とからなっている。プリアンブル部分はCW,
BTR,VWからなり、CWはキャリア再生用の無変調
パターンを示し、BTRはビットタイミング再生用パタ
ーンを示し、UWはユニークワードを示している。
【0006】図2におけるCW検出部13は図3に示し
たプリアンブル部のCW部分を検出するものであり、こ
のCW部分の検出に応答して制御信号iを生成するもの
である。
【0007】この様に、受信波を復調するために、この
受信波に含まれる再生用キャリアやクロックを生成する
方法として、VCO,位相比較器,ループフィルタによ
るPLL(フェイズロックドループ)方式を用いた技術
は、特開平1−270428号公報等に開示の如く公知
である。また、このPLLの初期引き込みを早くするた
めに、ループフィルタを広帯域としておき、引き込み後
は安定動作を確保するために、ループフィルタを狭帯域
とする技術は、上記公開公報等に見られる様にこれまた
公知である。
【0008】
【発明が解決しようとする課題】図2に示したこの従来
のバースト復調回路はPLL前段の帯域制限フィルタ
4,5が変調波を通過させる広帯域フィルタのみである
ためPLLのループS/Nはループフィルタ14,15
の帯域で決定される。よって安定なループ動作を可能と
するループS/Nを得るためにループフィルタの狭帯域
化が必要であるが、ループフィルタの狭帯域化はPLL
の初期引き込み特性を劣化させるため、所要の引き込み
特性を得るためには逆にループフィルタの帯域を広帯域
化することが必要となる。
【0009】そこで、図2や特開平1−270428号
公報に示される如く、現状ではこの相反する関係のため
ループフィルタの帯域を複数用意しておき、初期引き込
み時と定常時で帯域を変更することによりある程度の特
性は得ているが、ループS/Nと引き込み特性の相反す
る両者の関係は基本的に残るため、ループフィルタの変
更だけでは引き込み特性を短縮するには限界がある。
【0010】本発明の目的はループS/Nを劣化させる
ことなくループフィルタの帯域を広帯域化するようにし
たバースト信号復調回路を提供することである。
【0011】
【課題を解決するための手段】本発明によれば受信バー
スト信号を2系統に分岐する分岐手段と、これ等分岐さ
れた各系統の信号を夫々帯域制限する帯域制限手段と、
これ等帯域制限された各出力を夫々復調する復調手段
と、これ等復調出力の位相比較を行う位相比較手段と、
この位相比較出力の低域成分を導出するループフィルタ
手段と、前記ループフィルタ手段の出力に応じて前記復
調手段の各復調のための搬送波を再生する再生搬送波生
成手段とを含むバースト信号復調回路であって、前記帯
域制限手段を広帯域特性と狭帯域特性との2種類を、前
記2系統毎に夫々設け、また前記ループフィルタ手段を
広帯域特性と狭帯域特性との2種類を、前記2系統毎に
夫々設け、前記受信バースト信号の無変調信号を検出す
る前後において、前記帯域制限手段と前記ループフィル
タ手段の各2種類の切替え制御をなす制御手段を設けた
ことを特徴とするバースト信号復調回路が得られる。
【0012】
【作用】バースト信号の初期引き込み動作時に、プリア
ンブルの無変調信号部分のみの復調用に変調信号通過用
帯域制限フィルタとは別のCW信号専用の狭帯域制限フ
ィルタを新たに設け、この狭帯域制限フィルタの帯域に
よりキャリア再生用PLLが安定に動作可能なループS
/NをPLL前段で確保し、これによってループフィル
タの帯域をループS/Nを考慮することなく、所要の引
き込み時間を満足する広帯域のフィルタの使用を可能に
している。
【0013】
【実施例】以下、図面を用いて本発明の実施例について
説明する。
【0014】図1は本発明の実施例のブロック図であ
り、図2と同等部分は同一符号にて示す。変調信号帯域
制限フィルタ4,5の帯域を1MHz 、CW通過用狭帯域
フィルタ2,3の帯域を10KHz 、ループフィルタ15
の帯域5KHz 、ループフィルタ14の帯域を100KHz
として説明する。
【0015】入力バースト信号aはハイブリッド1でI
列、Q列に分岐された後フィルタ2〜5に入力される。
次にフィルタ2〜5の出力d,m,e,nはスイッチ
6,7に入力される。スイッチ6,7はCW信号検出器
13によって制御され、PLLが初期引き込みを完了し
CW信号が検出されるまでは狭帯域フィルタ2,3(帯
域10KHz )を選択している。
【0016】次にスイッチ6の出力qはミキサ8でVC
O12からの出力kを移相器10で90deg 移相させた
再生キャリアlにより復調され、スイッチ7の出力rは
ミキサ9でVCO12からの再生キャリアkにより復調
される。
【0017】ミキサ8,9の出力f,gは復調信号とし
て出力されると同時に、CW信号検出器13及び位相比
較器11に入力される。位相比較器11の出力hはルー
プフィルタ14,15に入力され、ループフィルタ1
4,15の出力o,pはスイッチ16に入力される。ス
イッチ16はスイッチ6,7と同様CW信号検出器13
によって制御され、PLLが初期引き込みを完了しCW
信号が検出されるまでは、所要の引き込み時間を満足す
る広帯域のループフィルタ14(帯域100KHz)を選
択する。
【0018】そして、この時ループフィルタは帯域10
0KHz が選択されているが、帯域制限フィルタが帯域1
0KHz であるためループS/Nは帯域10KHz の帯域制
限フィルタで決定され、ループフィルタの帯域を10KH
z にした場合と等価なループS/Nが得られる。
【0019】スイッチ16の出力jはVCO12の周波
数制御端子に入力され、VCO12から再生キャリアk
が出力される。
【0020】次に初期引き込みが完了しCW信号検出器
13がCW信号を検出すると、CW信号検出器13から
の制御信号iによりスイッチ6,7は変調信号を通過さ
せる帯域制限フィルタ(1MHz )に切り替え、スイッチ
16は狭帯域のループフィルタ15(5KHz )に切り替
えて定常動作に入る。
【0021】この時、本実施例では、帯域制限フィルタ
の帯域は1MHz 、ループフィルタの帯域は5KHz となる
ためループS/Nがループフィルタにより決定された狭
帯域のPLLを構成し、入力S/Nが悪い条件でも安定
な復調動作が可能となる。
【0022】また本実施例では入力バースト信号が帯域
制限フィルタを通過後ミキサで復調を行っているが、最
初にミキサで復調を行った後に帯域制限フィルタに入力
する順序としても良く、本発明の主旨は逸脱しない。
【0023】
【発明の効果】以上説明したように本発明は、CW信号
の初期引き込み時に狭帯域の帯域制限フィルタを用いる
ことにより、ループS/Nを劣化させることなくループ
フィルタの帯域を広帯域にすることが可能となり、高速
引き込みが実現できる。
【図面の簡単な説明】
【図1】本発明の実施例のブロック図である。
【図2】従来のコスタスループ型の復調回路のブロック
図である。
【図3】バースト信号のフォーマットを示す図である。
【符号の説明】
1 ハイブリッド 2〜5 帯域制限フィルタ 6,7,16 スイッチ 8,9 ミキサ 10 移相器 11 位相比較器 12 VCO 13 CW検出器 14,15 ループフィルタ

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 受信バースト信号を2系統に分岐する分
    岐手段と、これ等分岐された各系統の信号を夫々帯域制
    限する帯域制限手段と、これ等帯域制限された各出力を
    夫々復調する復調手段と、これ等復調出力の位相比較を
    行う位相比較手段と、この位相比較出力の低域成分を導
    出するループフィルタ手段と、前記ループフィルタ手段
    の出力に応じて前記復調手段の各復調のための搬送波を
    再生する再生搬送波生成手段とを含むバースト信号復調
    回路であって、 前記帯域制限手段を広帯域特性と狭帯域特性との2種類
    を、前記2系統毎に夫々設け、また前記ループフィルタ
    手段を広帯域特性と狭帯域特性との2種類を、前記2系
    統毎に夫々設け、前記受信バースト信号の無変調信号を
    検出する前後において、前記帯域制限手段と前記ループ
    フィルタ手段の各2種類の切替え制御をなす制御手段を
    設けたことを特徴とするバースト信号復調回路。
  2. 【請求項2】 帯域制限手段と前記復調手段との位置関
    係を逆にしたことを特徴とする請求項1記載のバースト
    信号復調回路。
  3. 【請求項3】 前記制御手段は、前記受信バースト信号
    の復調出力から無変調信号を検出する検出手段と、この
    検出手段の検出結果に応じて前記各2種類の切替えをな
    す切替え手段とを有することを特徴とする請求項1また
    は2記載のバースト信号復調回路。
  4. 【請求項4】 前記検出手段が前記無変調信号を検出す
    るまでは、前記切替え手段は、前記帯域制限手段を狭帯
    域特性のものとすると共に前記ループフィルタ手段を広
    帯域特性のものとし、また検出手段が前記無変調信号を
    検出以降は、前記切替え手段は、前記帯域制限手段を広
    帯域特性のものとすると共に前記ループフィルタ手段を
    狭帯域特性のものとすることを特徴とする請求項3記載
    のバースト信号復調回路。
JP7029315A 1995-02-17 1995-02-17 バースト信号復調回路 Pending JPH08223238A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7029315A JPH08223238A (ja) 1995-02-17 1995-02-17 バースト信号復調回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7029315A JPH08223238A (ja) 1995-02-17 1995-02-17 バースト信号復調回路

Publications (1)

Publication Number Publication Date
JPH08223238A true JPH08223238A (ja) 1996-08-30

Family

ID=12272794

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7029315A Pending JPH08223238A (ja) 1995-02-17 1995-02-17 バースト信号復調回路

Country Status (1)

Country Link
JP (1) JPH08223238A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009268035A (ja) * 2008-04-30 2009-11-12 Sony Corp 受信装置および受信方法、並びにプログラム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009268035A (ja) * 2008-04-30 2009-11-12 Sony Corp 受信装置および受信方法、並びにプログラム
JP4506870B2 (ja) * 2008-04-30 2010-07-21 ソニー株式会社 受信装置および受信方法、並びにプログラム

Similar Documents

Publication Publication Date Title
EP0440920B1 (en) Interference detection and reduction
JPS62222745A (ja) 復調装置
JPH08223238A (ja) バースト信号復調回路
JPH08265384A (ja) 復調装置
JPS58194450A (ja) 復調装置
JP2002198803A (ja) スーパヘテロダイン位相ロックループによるタイミング信号回復
JP2771365B2 (ja) 搬送波再生回路
EP0293828B1 (en) Circuit device for demodulating DSB modulated signals and method therefor
JPS61163763A (ja) 搬送波再生方式
JPH03231542A (ja) 干渉波検出回路
JPS63108839A (ja) 復調器
JPS5835429B2 (ja) 搬送波再生回路
JPS61125262A (ja) 4相位相復調回路
JPS60171839A (ja) スペ−スダイバ−シチ
JPH0614072A (ja) 受信機
JPH06291787A (ja) ディジタル信号復調装置
JPH08274831A (ja) ディジタル復調器のクロック再生回路
JPS63193714A (ja) 自動周波数制御回路
JPS63211850A (ja) 位相変調式搬送波再生回路
JP2561867B2 (ja) 干渉波低減装置
JP2606210B2 (ja) ディジタル信号復調装置
JPH05207078A (ja) Msk復調回路
JPH0447837A (ja) 自動周波数制御方式
JPH10173718A (ja) 基準搬送波再生装置
JPS6173458A (ja) Dpsk信号の遅延検波回路装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20020730