JPH08149338A - 映像信号処理装置 - Google Patents

映像信号処理装置

Info

Publication number
JPH08149338A
JPH08149338A JP6283363A JP28336394A JPH08149338A JP H08149338 A JPH08149338 A JP H08149338A JP 6283363 A JP6283363 A JP 6283363A JP 28336394 A JP28336394 A JP 28336394A JP H08149338 A JPH08149338 A JP H08149338A
Authority
JP
Japan
Prior art keywords
signal
circuit
pulse
clamp
pulse signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6283363A
Other languages
English (en)
Inventor
Makoto Yokomura
誠 横村
Kiyoshi Mizutani
潔 水谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP6283363A priority Critical patent/JPH08149338A/ja
Publication of JPH08149338A publication Critical patent/JPH08149338A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

(57)【要約】 【目的】 映像信号を劣化させることなくクランプする
映像信号処理装置を提供すること。 【構成】 第1のパルス発生回路4と第2のパルス信号
発生回路5とスイッチ回路6により、シンクの後縁より
も幅の狭いパルス信号を発生させ、その信号をクランプ
パルスとして使用することで、映像信号をペデスタル部
分に段差が発生させず、かつ安定にクランプすることが
できる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はビデオテープレコーダー
に使用して有効な映像信号処理装置に関するものであ
る。
【0002】
【従来の技術】映像信号処理装置において、回路の入力
ダイナミックレンジを確保するために入力信号を所定の
電位にクランプする必要がある。
【0003】以下、従来のクランプ回路の一例を図面を
参照しながら説明する。図4は従来のクランプ回路の構
成を示したブロック図である。
【0004】1は入力端子、2はクランプ回路、3は水
平同期分離回路、8は出力端子である。
【0005】図4において、入力端子1より入力された
映像信号はクランプ回路2に入力される。クランプ回路
2の出力信号はクランプパルスの期間、所定の電位にク
ランプされる。クランプパルスにはクランプ回路2の出
力信号から水平同期分離回路3によって分離される水平
同期信号を用いており、シンクチップの電位が所定の電
位にクランプされる。
【0006】
【発明が解決しようとする課題】上記のように水平同期
信号をクランプパルスとして使用しているクランプ回路
では、図5のように水平同期信号(I)の後縁が入力の
映像信号(H)のシンク立ち上がりよりもわずかに遅れ
ているため、ペデスタル部分に段差が発生(J)し映像
信号が劣化してしまうという問題点を有していた。
【0007】本発明は上記の課題を解決するもので、映
像信号のペデスタル部分に段差が発生しない映像信号処
理装置を提供することを目的とする。
【0008】
【課題を解決するための手段】上記の目的を達成するた
めに本発明の映像信号処理装置は、クランプパルス期間
映像信号を所定の電位にクランプするクランプ回路と、
クランプ回路の出力信号から水平同期信号を分離する水
平同期分離回路と、水平同期分離回路の出力信号から垂
直期間を検出する垂直期間検出回路と、水平同期分離回
路の出力信号の前縁の立ち上がりあるいは前縁の立ち下
がりから第1の所定の幅のパルス信号を発生する第1の
パルス信号発生回路と、水平同期分離回路の出力信号の
前縁の立ち上がりあるいは前縁の立ち下がりから第1の
所定の幅のパルス信号より狭い第2の所定の幅のパルス
信号を発生する第2のパルス信号発生回路と、第1の所
定の幅のパルス信号発生回路の出力信号と前記第2のパ
ルス信号発生回路の出力信号を入力とし、垂直期間検出
回路の出力信号を制御信号として、垂直期間には第2の
所定の幅のパルス信号を選択し、垂直期間以外では第1
の所定の幅のパルス信号を選択するスイッチ回路を備
え、スイッチ回路の出力をクランプ回路のクランプパル
スとして用いることにより構成される。
【0009】
【作用】本発明は上記の構成によって、映像信号を劣化
がなくかつ安定にクランプすることが可能となる。
【0010】
【実施例】以下本発明の一実施例の図面を参照しながら
説明する。
【0011】図1は本発明の映像信号処理装置の一実施
例を示したブロック図、図2は図1のブロック図の各部
の信号波形を示した波形図、図3は図2の一部を拡大し
た一部拡大波形図である。
【0012】図中、1は入力端子、2はクランプ回路、
3は水平同期分離回路、4は第1パルス信号発生回路、
5は第2パルス信号発生回路、6はスイッチ、7は垂直
期間検出回路、8は出力端子である。
【0013】図1ないし図3において、入力端子1より
入力された映像信号(A)はクランプ回路2に入力され
る。クランプ回路2はクランプパルスの期間、所定の電
位にクランプされた映像信号を出力する。クランプ回路
2の出力信号から水平同期分離回路3によって水平同期
信号(B)が分離される。水平同期信号(B)は第1の
パルス信号発生回路4と第2のパルス信号発生回路5に
入力される。第1のパルス信号発生回路4は図3の
(C)ように垂直同期分離信号の立ち上がりから垂直期
間以外のシンクの後縁よりも狭くかつ等化パルス期間の
シンクの後縁よりも広い幅のパルス信号を発生し、第2
のパルス信号発生回路5は図3の(D)のように水平同
期信号の立ち上がりから等化パルス期間のシンクの後縁
よりも狭い幅のパルス信号を発生する。第1のパルス信
号発生回路4の出力信号のみをクランプパルスとして用
いた場合、垂直期間以外のペデスタル部に段差は発生し
ないが垂直期間の等化パルス部ではペデスタル部に段差
が発生してしまう。一方、第2のパルス発生回路5の出
力信号のみをクランプパルスとして使用した場合、等化
パルス部でもペデスタル部に段差は発生しないがクラン
プされる時間が短くなるためクランプ能力が従来例と比
較して低下してしまう。したがって、第1のパルス信号
発生回路4および第2のパルス信号発生回路5の出力信
号をスイッチ6で切り換え、垂直期間以外は第1のパル
ス信号発生回路4の出力信号を選択し、垂直期間は第2
のパルス信号発生回路5の出力信号を選択した信号をク
ランプ回路2のクランプパルス(F)として用いてい
る。
【0014】このように第1のパルス発生回路4と第2
のパルス信号発生回路5とスイッチ回路6により、シン
クの後縁よりも幅の狭いパルス信号を発生させ、その信
号をクランプパルスとして使用することで、映像信号を
ペデスタル部分に段差が発生させずかつ安定にクランプ
することができる映像信号処理装置を構成することがで
きる。
【0015】
【発明の効果】以上のように本発明は、映像信号を劣化
がなくかつ安定にクランプすることが可能な映像信号処
理装置を実現できるものである。
【図面の簡単な説明】
【図1】本発明の一実施例における映像信号処理装置の
ブロック図
【図2】本発明の一実施例における映像信号処理装置の
各部の信号波形図
【図3】図2の一部分を拡大した波形図
【図4】従来の映像信号処理装置のブロック図
【図5】従来の映像信号処理装置の各部の信号波形図
【符号の説明】
1 入力端子 2 クランプ回路 3 水平同期分離回路 4 第1パルス発生回路 5 第2パルス発生回路 6 スイッチ回路 7 垂直信号検出回路 8 出力端子

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】クランプパルス期間映像信号を所定の電位
    にクランプするクランプ回路と、前記クランプ回路の出
    力信号から水平同期信号を分離する水平同期分離回路
    と、前記水平同期分離回路の出力信号から垂直期間を検
    出する垂直期間検出回路と、前記水平同期分離回路の出
    力信号の前縁の立ち上がりあるいは前縁の立ち下がりか
    ら第1の所定の幅のパルス信号を発生する第1のパルス
    信号発生回路と、前記水平同期分離回路の出力信号の前
    縁の立ち上がりあるいは前縁の立ち下がりから第1の所
    定の幅のパルス信号より狭い第2の所定の幅のパルス信
    号を発生する第2のパルス信号発生回路と、前記第1の
    所定の幅のパルス信号発生回路の出力信号と前記第2の
    パルス信号発生回路の出力信号を入力とし、前記垂直期
    間検出回路の出力信号を制御信号として、垂直期間には
    第2の所定の幅のパルス信号を選択し、垂直期間以外で
    は第1の所定の幅のパルス信号を選択するスイッチ回路
    を備え、前記スイッチ回路の出力を前記クランプ回路の
    クランプパルスとして用いることを特徴とする映像信号
    処理装置。
JP6283363A 1994-11-17 1994-11-17 映像信号処理装置 Pending JPH08149338A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6283363A JPH08149338A (ja) 1994-11-17 1994-11-17 映像信号処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6283363A JPH08149338A (ja) 1994-11-17 1994-11-17 映像信号処理装置

Publications (1)

Publication Number Publication Date
JPH08149338A true JPH08149338A (ja) 1996-06-07

Family

ID=17664527

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6283363A Pending JPH08149338A (ja) 1994-11-17 1994-11-17 映像信号処理装置

Country Status (1)

Country Link
JP (1) JPH08149338A (ja)

Similar Documents

Publication Publication Date Title
JPH08149338A (ja) 映像信号処理装置
JP2956431B2 (ja) 同期信号すげ替え装置
JP2963915B2 (ja) 同期分離回路
JPH05227452A (ja) 同期分離回路
JP3189187B2 (ja) デジタル信号処理装置
JPH0225314B2 (ja)
JPH0213514B2 (ja)
JPH0213068A (ja) クランプ回路
KR940000159Y1 (ko) 고화질용 키드 펄스 발생기
JP3091607B2 (ja) セカム信号のクランプ回路
JPH11261845A (ja) 映像信号処理回路
JP2925271B2 (ja) 同期信号分離装置
JP2775801B2 (ja) 映像信号処理回路
JP2570291Y2 (ja) 黒ノイズ除去回路
JPH06205427A (ja) 入力信号変換装置
JPH0537815A (ja) 映像信号レベル監視回路
JPS60197075A (ja) 同期信号除去装置
JPS60171871A (ja) クランプ回路
JPH0646284A (ja) 同期信号分離器
JPH01174072A (ja) 同期信号分離装置
JPH099212A (ja) ディスパーサル信号除去回路
JPH03277076A (ja) 映像信号処理回路
JPH0326069A (ja) 同期分離回路
JPH0638073A (ja) 同期分離回路
JPH0748809B2 (ja) ペデスタル・クランプ回路