JPH08140121A - 映像信号発生器 - Google Patents

映像信号発生器

Info

Publication number
JPH08140121A
JPH08140121A JP27358494A JP27358494A JPH08140121A JP H08140121 A JPH08140121 A JP H08140121A JP 27358494 A JP27358494 A JP 27358494A JP 27358494 A JP27358494 A JP 27358494A JP H08140121 A JPH08140121 A JP H08140121A
Authority
JP
Japan
Prior art keywords
data
signal
output
memory
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27358494A
Other languages
English (en)
Inventor
Shigeo Kitazawa
茂雄 北澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP27358494A priority Critical patent/JPH08140121A/ja
Publication of JPH08140121A publication Critical patent/JPH08140121A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

(57)【要約】 【目的】 アナログ回路系の調整を容易に行う映像信号
発生器を提供する。 【構成】 映像信号データと調整用のスイープ信号デー
タ及びステップ信号データをメモリー1に格納し、スイ
ープ信号データ又はステップ信号データの先頭アドレス
をデータセレクタ3及び4によって選択してアドレスカ
ウンタ2に与え、アドレスカウンタ2は選択された先頭
アドレスを有する信号データの読出し命令をメモリー1
に与え、メモリー1はスイープ信号データまたはステッ
プ信号データを出力する。この信号データを、D/A変
換器5でアナログ信号に変換し、LPF6で不要な高調
波成分を除去して出力端子10に与える。このアナログ
信号を観察してアナログ回路系の特性を最適化する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、映像信号をディジタル
的に発生する方式の映像信号発生器に関する。
【0002】
【従来の技術】従来この種の映像信号発生器はディジタ
ル化された映像信号を格納するメモリーから出力される
ディジタル映像信号をD/A変換器でアナログ信号に変
換し、該アナログ信号に含まれる不要な高調波成分をL
PFで除去し、LPFの出力信号を出力アンプで増幅
し、出力抵抗を介して出力するように構成されている。
そして、D/A変換器以降のアナログ回路系の特性の最
適化は、通常の動作によって映像信号発生器から出力さ
れた映像信号か、またはアナログ回路系の経路の途中か
ら特性が既知の信号を入力することにより映像信号発生
器から出力された特性が既知の信号を、専用の波形モニ
タ、ビデオアナライザ等の測定装置を用いて観察しなが
ら各アナログ回路を調整することによって行われてい
た。
【0003】
【発明が解決しようとする課題】しかしながら、近年新
しいテレビジョン方式が種々開発されており、これらの
方式においてはベースバンド映像信号を複雑なアルゴリ
ズムに乗っ取ってエンコード処理するため、エンコード
処理を受けた映像信号はエンコード処理を受る前のベー
スバンド映像信号に対し、大きく異なる形態に変化して
いるのが通例であり、このようなエンコード映像信号
を、上記従来の映像信号発生器で発生する場合、出力さ
れるアナログ映像信号の観察を行う有効な測定装置が存
在しないため、アナログ回路系の特性を最適な状態に調
整できないという問題があった。
【0004】またアナログ回路系のみを分離し、経路の
途中から特性が既知の信号を入力して調整を行うには、
特殊な治具等を必要とし、調整の準備が面倒であるとい
う問題があった。
【0005】本発明はこのような従来の問題を解決する
ものであり、アナログ回路系の特性の調整を、特殊な治
具を必要とすることなく、容易に行うことができるディ
ジタル方式の映像信号発生器を提供することを目的とし
ている。
【0006】
【課題を解決するための手段】上記目的を達成するため
に本発明の映像信号発生器は、基準クロック信号を発生
するクロック発生器と、セレクト端子に入力された第1
のセレクト信号に応じてデータ入力端子に与えられたデ
ータのうち1つを選択して出力する第1のデータセレク
タと、セレクト端子に入力された第2のセレクト信号に
応じてデータ入力端子に与えられた前記第1のデータセ
レクタからのデータを含むデータのうち1つを選択して
出力する第2のデータセレクタと、この第2のデータセ
レクタから入力されたデータに応じて前記クロック信号
に同期して読出し命令を出力するアドレスカウンタと、
映像信号ディジタルデータと周波数が時間変化するスイ
ープ信号ディジタルデータおよび振幅が既知の間隔で増
加するステップ信号ディジタルデータを格納し、前記ア
ドレスカウンタから入力された読み出し命令に応じてデ
ィジタルデータを出力するメモリーと、このメモリーか
ら入力されたディジタルデータを前記クロック信号に同
期してアナログ信号に変換して出力するD/A変換器
と、このD/A変換器より入力された信号から不要な高
調波成分を除去するLPF(ローパスフィルタ)と、こ
のLPFから出力された信号を増幅して出力する手段と
を備えたものである。
【0007】
【作用】従って、本発明によれば、第1のデータセレク
タのデータ入力端子に、スイープ信号とステップ信号を
示すデータを与え、第1のデータセレクタのデータ入力
端子に、映像信号を示すデータと第1のデータセレクタ
から出力されたデータを与え、第1のセレクト信号およ
び第2のセレクト信号を外部から与えることにより、以
下の動作を行うことができる。
【0008】第1のデータセレクタは、スイープ信号デ
−タとステップ信号データを示すデータのうち1つを、
第1のセレクト信号に応じて選択し、第2のデータセレ
クタに与え、第2のデータセレクタは、映像信号を示す
データと第1のデータセレクタから入力されたデータの
うち1つを、第2のセレクト信号に応じて選択し、アド
レスカウンタに与える。
【0009】第2のデータセレクタで第1のデータセレ
クタから入力されたデータを選択し、第1のデータセレ
クタでスイープ信号を示すデータを選択することによっ
て、アドレスカウンタは第2のデータセレクタから入力
されたデータに応じて、スイープ信号ディジタルデータ
の読み出し命令をメモリーに与え、メモリーはアドレス
カウンタから入力された読み出し命令に応じて、スイー
プ信号データを出力する。
【0010】メモリーから出力されたスイープ信号ディ
ジタルデータは、D/A変換器によってアナログ信号に
変換され、LPFによって不要な高調波成分を除去さ
れ、出力アンプで増幅されて、出力抵抗を介して出力端
子に与えられ、出力端子スイープ信号が現れる。
【0011】第1のデータセレクタでステップ信号を示
すデータを選択すれば、出力端子にはステップ信号が現
れる。
【0012】出力端子に現れたアナログスイープ信号の
エンベロープを観測しながらD/A変換器以降のアナロ
グ回路系の周波数特性の調整を行い、出力端子に現れた
アナログステップ信号の振幅を観測しながらアナログ回
路系の周波数特性の振幅利得を調整することによってア
ナログ回路系の特性を最適することができる。
【0013】尚、アナログ映像信号を発生する通常動作
を行う時は、第2のデータセレクタで映像信号を示すデ
ータを選択すればよい。
【0014】
【実施例】以下に本発明の一実施例について図面ととも
に説明する。
【0015】図1は本実施例の構成を示すブロック図で
ある。図1において、9は基準クロックを発生するクロ
ック発生器である。1はメモリーであり、このメモリー
1はエンコード処理された数種類の映像信号とスイープ
信号およびステップ信号の各ディジタルデータを格納
し、アドレスカウンタ2から与えられる読出し命令に応
じてデータを出力する。2はアドレスカウンタであり、
このアドレスカウンタ2はデータセレクタ3から出力さ
れメモリー1に格納される所望のディジタルデータの先
頭アドレスに応じて、クロック発生器8から入力された
クロックに同期してメモリー1に読出し命令を与えるも
のである。
【0016】3はデータセレクタであり、このデータセ
レクタ3はデータ入力端子AおよびB、データ出力端子
Y、セレクト端子Sを有し、図示しない前段のデータセ
レクタによって選択されて入力端子Aに与えられた、メ
モリー1に格納された数種類の映像信号データの先頭ア
ドレスの1つと、セレクタ4によって選択されて入力端
子Bに与えられた、スイープ信号データまたはステップ
信号データの先頭アドレスのうち、所望のディジタルデ
ータの先頭アドレスを、セレクト端子Sから入力された
“H”または“L”レベルのセレクト信号によって選択
し、データ出力端子Yから出力するものである。
【0017】4はデータセレクタであり、このデータセ
レクタ4はデータ入力端子AおよびB、データ出力端子
Y、セレクト端子Sを有し、入力端子Aに与えられた、
メモリー1に格納されたスイープ信号データの先頭アド
レスと、入力端子Bに与えられた、メモリー1に格納さ
れたステップ信号データの先頭アドレスのうち、所望の
ディジタルデータの先頭アドレスを、セレクト端子Sか
ら入力された“H”または“L”レベルのセレクト信号
によって選択し、データ出力端子Yから出力するもので
ある。
【0018】5はクロック発生器9から入力されたクロ
ックに同期してメモリー1から出力されたディジタルデ
ータをアナログ信号に変換するD/A変換器、6はD/
A変換器5から出力された信号の高調波成分を除去する
LPF(ローパスフィルタ)、7はLPF6から出力さ
れた信号を増幅する出力アンプ、8は出力アンプ7出力
された信号を出力する出力抵抗、10は出力抵抗9から
出力された信号の出力端子である。
【0019】次に上記実施例の動作について説明する。
メモリー1には、例えば図2に示すような5種類のエン
コード処理された映像信号データおよびランプ信号デー
タが格納されている。A0 〜A5 は各ディジタルデータ
の先頭アドレスである。
【0020】初めに通常の動作について説明する。デー
タセレクタ3は、セレクト端子Sを“H”レベルにする
ことにより、データ入力端子Bの値、つまりエンコード
処理された映像信号データの格納領域における先頭アド
レスDn(=A0〜A3のうちのいずれか1つ)を出力端
子Yから出力する。アドレスカウンタ2は、データセレ
クタ3から出力された先頭アドレスDnからカウントを
開始し、先頭アドレスDnを有する映像信号データの末
尾のアドレスに達すると再び元に戻るというカウント動
作をクロック発生器9から入力されたクロックに同期し
て行い、このカウント値をデータセレクタ3から出力さ
れた先頭アドレスDnに対応する映像信号データの読み
出し命令としてメモリー1に与え、メモリー1は、アド
レスカウンタ2から与えられた読み出し命令によって、
先頭アドレスがDnである映像信号データを継続して出
力する。
【0021】D/A変換器5は、メモリー1から出力さ
れた映像信号データを、クロック発生器9から入力され
たクロックに同期してアナログ信号に変換し、LPF6
に与え、LPF6は、D/A変換器4から入力されたア
ナログ信号の不要な高周波成分を除去し、出力アンプ7
に与え、出力アンプ7は、LPF6から入力されたアナ
ログ信号を増幅する。出力アンプ7から出力されたアナ
ログ信号は、出力抵抗8を介して、出力端子10から出
力される。
【0022】次にD/A変換器5以降のアナログ回路系
の特性調整を行う場合の動作を説明する。
【0023】データセレクタ3のセレクト端子Sとデー
タセレクタ4のセレクト端子Sをともに“L”レベルに
設定することにより、データセレクタ4は、データ入力
端子Aの値、つまりメモリー1のスイープ信号データ格
納領域の先頭アドレスである“A5”を選択して出力
し、データセレクタ3はデータ入力端子Aの値、つまり
データセレクタ4から出力された“A5”を選択してア
ドレスカウンタ2に与える。アドレスカウンタ2は、ア
ドレス“A5”からカウントを始め、スイープ信号デー
タの末尾のアドレスに達すると再び元に戻るというカウ
ント動作を繰り返し、このカウント値をスイープ信号デ
ータの読み出し命令としてメモリー1に与え、メモリー
1からは、平坦なエンベロープ特性を持つスイ−プ信号
データがD/A変換器5に与えられ、前記スイープ信号
データはD/A変換器5、LPF6、出力アンプ7およ
び出力抵抗8で、通常動作のときと同様の処理が施さ
れ、アナログのスイープ信号として、出力端子10に与
えられる。
【0024】その結果、アナログ回路系の周波数特性が
正しく調整されていれば、出力端子10には、図3
(a)に示すような平坦なエンベロープ特性を持つスイ
ープ信号が現れる。アナログ回路系の周波数特性が正し
く調整されていない場合、出力端子10には、図3
(b)に示すようなエンベロープが平坦でないスイープ
信号が現れる。
【0025】また、データセレクタ4のセレクト端子S
を“H”レベルに切換えることにより、データセレクタ
4は、データ入力端子Bの値、つまりメモリー1のステ
ップ信号データ格納領域の先頭アドレスである“A4
を選択してデータセレクタ3に与え、メモリー1から
は、振幅が既知の間隔で増加するステップ信号データが
出力される。
【0026】その結果、アナログ回路系の振幅利得が正
しく調整されていれば、出力端子10には、図4(a)
に示すような振幅が既知の値に等しいステップ信号が現
れる。アナログ回路系の振幅利得が正しく調整されてい
ない場合、出力端子10には、図4(b)に示すような
振幅が既知の値と異なるステップ信号が現れる。
【0027】従って、スイープ信号のエンベロープが平
坦になるように周波数特性の調整を行い、さらにステッ
プ信号が既知の振幅と等しくなるように振幅利得を調整
すれば、アナログ回路系を最適な特性に調整できる。
【0028】
【発明の効果】本発明は上記実施例より明らかなよう
に、映像信号ディジタルデータを格納するメモリーの一
部固定領域に、平坦なエンベロープ特性を持つスイープ
信号および振幅が既知の間隔で増加するステップ信号の
各ディジタルデータを格納し、データセレクタによって
前記スイープ信号またはステップ信号をメモリーから出
力して、その波形を出力端子で観察しながらアナログ回
路系の特性を調整できるようにしたものであり、アナロ
グ回路系の特性の調整を、特殊な治具を必要とすること
なく、容易に行うことができるという効果を有する。
【0029】さらに、通常の映像信号発生動作を行う前
に、スイープ信号およびステップ信号を発生させて、出
力端子においてスイープ信号のエンベロープが平坦であ
り、かつステップ信号の振幅が既知の値に等しいか否か
を確認することにより、アナログ回路系の特性が変化し
ているか否かを容易にチェックすることができるという
効果を有する。
【図面の簡単な説明】
【図1】本発明の一実施例の映像信号発生器の構成を示
す概略ブロック図
【図2】同実施例におけるメモリーに格納されたデータ
の構成例を示す構成図
【図3】同実施例の出力端子におけるスイープ信号波形
【図4】同実施例の出力端子におけるステップ信号波形
【符号の説明】
1 メモリー 2 アドレスカウンター 3、4 データセレクタ 5 D/A変換器 6 LPF(ローパスフィルタ) 7 出力アンプ 8 出力抵抗 9 クロック発生器 10 出力端子

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 基準クロック信号を発生するクロック発
    生器と、セレクト端子に入力された第1のセレクト信号
    に応じてデータ入力端子に与えられたデータのうち1つ
    を選択して出力する第1のデータセレクタと、セレクト
    端子に入力された第2のセレクト信号に応じてデータ入
    力端子に与えられた前記第1のデータセレクタからのデ
    ータを含むデータのうち1つを選択して出力する第2の
    データセレクタと、この第2のデータセレクタから入力
    されたデータに応じて前記クロック信号に同期して読出
    し命令を出力するアドレスカウンタと、映像信号ディジ
    タルデータと周波数が時間変化するスイープ信号ディジ
    タルデータおよび振幅が既知の間隔で増加するステップ
    信号ディジタルデータを格納し、前記アドレスカウンタ
    から入力された読み出し命令に応じてディジタルデータ
    を出力するメモリーと、このメモリーから入力されたデ
    ィジタルデータを前記クロック信号に同期してアナログ
    信号に変換して出力するD/A変換器と、このD/A変
    換器より入力された信号から不要な高調波成分を除去す
    るLPF(ローパスフィルタ)と、このLPFから出力
    された信号を増幅して出力する手段とを備えた映像信号
    発生器。
JP27358494A 1994-11-08 1994-11-08 映像信号発生器 Pending JPH08140121A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27358494A JPH08140121A (ja) 1994-11-08 1994-11-08 映像信号発生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27358494A JPH08140121A (ja) 1994-11-08 1994-11-08 映像信号発生器

Publications (1)

Publication Number Publication Date
JPH08140121A true JPH08140121A (ja) 1996-05-31

Family

ID=17529839

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27358494A Pending JPH08140121A (ja) 1994-11-08 1994-11-08 映像信号発生器

Country Status (1)

Country Link
JP (1) JPH08140121A (ja)

Similar Documents

Publication Publication Date Title
US7218258B2 (en) Method and system for mixed analog-digital automatic gain control
KR910002980B1 (ko) 이득 제어 장치
US5672999A (en) Audio amplifier clipping avoidance method and apparatus
JPH08140121A (ja) 映像信号発生器
US6400412B1 (en) Video signal processing apparatus with time adjustment of digital chrominance signal
US7250986B2 (en) External output video signal processor
JPH06130098A (ja) 電子式電力量計等の信号入力制御方法および装置
JP2929920B2 (ja) レベルディテクタ回路
JPH0727351B2 (ja) ビデオインタフェイス装置のサンプリングクロック設定方法
US6421637B1 (en) Pitch shifting apparatus and method
JP3123677B2 (ja) 動特性測定装置
JP4374817B2 (ja) 波形表示装置における波形データの解像度圧縮方法
JP3055266B2 (ja) 音声切換制御装置
KR100585055B1 (ko) 광학 시스템의 디펙트 검출장치 및 방법
JP2871400B2 (ja) 輪郭補正回路
JP3431760B2 (ja) Ad変換装置
JPH08140122A (ja) 映像信号発生器
JP3142357B2 (ja) 信号処理装置
JPH07108021B2 (ja) クランプ制御回路
JP2993473B2 (ja) 発振装置、発振方法及び発振装置の制御プログラムを記録した媒体
JPH08191403A (ja) ビデオ信号取り込み装置
JPH10294667A (ja) レベル調整方法
JPH05191717A (ja) 電子スチルカメラ
JP2001275014A (ja) 映像信号処理装置
JP2000040963A (ja) デジタル信号処理回路