JPH0795544A - 文字放送装置 - Google Patents

文字放送装置

Info

Publication number
JPH0795544A
JPH0795544A JP23370693A JP23370693A JPH0795544A JP H0795544 A JPH0795544 A JP H0795544A JP 23370693 A JP23370693 A JP 23370693A JP 23370693 A JP23370693 A JP 23370693A JP H0795544 A JPH0795544 A JP H0795544A
Authority
JP
Japan
Prior art keywords
input
signal
output
synchronizing signal
delay circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP23370693A
Other languages
English (en)
Other versions
JP3083031B2 (ja
Inventor
Ikuo Makino
郁夫 牧野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP05233706A priority Critical patent/JP3083031B2/ja
Publication of JPH0795544A publication Critical patent/JPH0795544A/ja
Application granted granted Critical
Publication of JP3083031B2 publication Critical patent/JP3083031B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)
  • Color Television Systems (AREA)

Abstract

(57)【要約】 【目的】 画面にドットスクロールが生じない文字放送
装置を提供すること。 【構成】 文字放送装置の水平同期信号を遅延回路に入
力し、この出力を第2インバータに入力し、この出力を
第1ゲートの一方の入力端子に入力し、他方の入力端子
に前記水平同期信号を入力し、前記第1ゲートの出力を
フリップフロップのクロック端子に入力し、このフリッ
プフロップの正転出力を第2ゲートの一方の入力端子に
入力し、他方の入力端子に第3インバータを介して文字
放送装置の映像信号を入力し、この第2ゲートの出力を
第3ゲートの一方の入力端子に入力するとともに、他方
の入力端子に、第4ゲートの出力を入力し、この第4ゲ
ートの一方の入力端子に前記フリップフロップの反転出
力を入力し、他方の入力端子に前記映像信号を入力する
ようにし、前記第3ゲートの出力端子から文字放送信号
を取り出すように構成する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、文字放送の表示方式に
関する。
【0002】
【従来の技術】従来の文字放送装置は通常のテレビ信号
をアンテナから受信し、この受信したテレビ信号の中か
ら文字情報データを抽出してメモリに書き込んで記憶
し、水平および垂直同期信号に同期させて、前記メモリ
から文字情報データを読み出して文字放送画面として表
示すようになっている。このように文字情報データを読
み出して表示させるための水平および垂直同期信号は文
字放送装置の内部で発生させるようにしているが、この
同期信号は水平走査線数が1フィールドあたり262本
で、かつ、ノンインターレース表示方式を採用している
ため1フィールドごとの画面の切り換えに際しクロマ位
相が一致するようになる。このため、出力画面にドット
スクロールが発生し、画像が見にくくなるという問題を
有していた。
【0003】
【発明が解決しようとする課題】本発明は、上記の問題
に鑑み出力画面にドットスクロールが発生せず、画像が
見やすい文字放送装置を提供することにある。
【0004】
【課題を解決するための手段】上記の課題を解決するた
めに、本発明は、従来の文字放送装置の水平同期信号を
遅延回路に入力し、この入力を波形成形する第1インバ
ータを経由して、抵抗とコンデンサとで構成した回路に
入力し、この遅延した信号を波形成形する第2インバー
タに入力し、この出力を第1NANDゲートの一方の入
力端子に入力し、前記第1NANDゲートの他方の入力
端子に前記水平同期信号を入力し、前記第1NANDゲ
ートの出力をフリップフロップのクロック端子に入力
し、このフリップフロップの正転出力を第2NANDゲ
ートの一方の入力端子に入力し、他方の入力端子に波形
成形用の第3インバータを介して文字放送装置の映像信
号を入力し、この第2NANDゲートの出力を第3NA
NDゲートの一方の入力端子に入力するとともに、他方
の入力端子に、第4NANDゲートの出力を入力し、こ
の第4NANDゲートの一方の入力端子に前記フリップ
フロップの反転出力を入力し、他方の入力端子に前記映
像信号を入力するようにし、前記第3NANDゲートの
出力端子から文字放送信号を取り出すように構成する。
【0005】
【作用】上記のように構成したので、文字放送装置から
の水平同期信号の一部には垂直同期信号のブランキング
消去信号をつくるための信号が連続し、この信号を前記
第1インバータを通過させ、これによって極性を反転
し、遅延回路に入力する。この遅延回路を構成する抵抗
の値とコンデンサの容量値によって決定される遅延時間
は、この遅延回路に入力されるパルス幅と比較して、例
えば、数倍位長い値に設定され、この遅延回路のによっ
て遅延した出力はインバータに入力される。前記インバ
ータの入力レベルは閾値を越えないので、この出力波形
は文字放送装置からの水平同期信号波形を1パルス分だ
け遅延したものになる。このようにして、出力される水
平同期信号は、入力された水平同期信号はに比べて1パ
ルスだけ間引きされ、水平同期信号の数は奇数となり、
前のフィールド画面と後のフィールド画面とが1ドット
分だけシフトした画面となり画面上にドットスクロール
があらわれなくなる。
【0006】
【実施例】本発明による文字放送装置は、従来の文字放
送装置で発生させていた内部同期信号をドットスクロー
ルが発生しないような同期信号に変換するもので、この
変換回路を図を用いて以下に説明する。図1は、上記変
換回路の一実施例の構成図である。同図において、1は
従来の文字放送装置で発生させている水平同期信号を入
力する入力端子で、この信号を遅延回路2に入力する。
前記入力した信号はインバータを経由して波形成形さ
れ、この出力を抵抗とコンデンサ3とで構成した遅延素
子によって所定の時間遅延し、この遅延した信号をイン
バータ4に入力して波形成形し、第1NANDゲート5
の一方の入力端子6に入力する。前記第1NANDゲー
ト5の他方の入力端子7には前記入力端子1からの水平
同期信号を入力する。前記第1NANDゲート5の出力
をフリップフロップのクロック端子に入力し、このフリ
ップフロップの出力端子8の出力を第2NANDゲート
9の一方の入力端子10に入力する。前記ゲート9の他
方の入力端子11には波形成形用インバータ12を介し
て3.58MHzの文字放送画面用の映像搬送波信号入
力端子13を接続する。前記インバータ12の出力と、
前記フリップフロップの出力端子8からの出力信号とが
NANDゲート9から出力される。この出力を第3ゲー
ト14の一方の入力端子15に入力する。第4NAND
ゲート18の一方の入力端子に前記フリップフロップの
反転出力端子17を入力し、前記第4NANDゲート1
8の他方の入力端子に前記3.58MHzの映像搬送波
信号を入力し、この第4ゲート18の出力を前記第3N
ANDゲートの入力端子16に入力する。
【0007】次に、上記の構成による回路の動作を図2
の波形図を用いて説明する。同図中21の波形は従来の
文字放送装置から生成される水平同期信号で、このパル
スは垂直同期信号の期間22の間は、同図に示すような
幅の狭いパルスになっている。この信号を前記第1イン
バータを通過させて波形23で示すように極性を反転さ
せ遅延回路2に入力する。水平同期期間においては、こ
の遅延回路に入力され、極性が反転した信号のパルス幅
は前記波形23のように狭くなるので、このパルスによ
って充電される遅延回路のコンデンサの充電レベルはゲ
ート4の閾値を越えることができず、前記ゲート4の出
力レベルは波形26に示すように“H”レベルのままで
ある。従ってゲート5からは文字放送装置から生成され
る水平同期信号と同様のパルスが出力され、この信号が
前記フリップフロップのクロック端子に入力され、ゲー
ト14からは前記3.58MHzの映像搬送波信号が出
力される。次に垂直同期期間になると、前記遅延回路に
入力される信号のパルス幅は狭くなり、極性が反転した
信号のパルス幅は広くなるので、このパルスによって充
電される遅延回路のコンデンサの充電レベルはゲート4
の閾値を越えることができ、前記ゲート4の出力レベル
は“L”レベルになる。入力される信号のレベルが
“L”になって遅延回路のコンデンサが放電するが、こ
の遅延回路に入力されるパルス幅が狭いので、前記放電
レベルは前記ゲート4の閾値よりも低くなることができ
ず、ゲート4の出力レベルは“L”レベルのままであ
る。従ってゲート5からは前記文字放送装置から生成さ
れる水平同期信号が出力されなくなり、前記フリップフ
ロップのクロック端子の入力が無くなってフリップフロ
ップは動作せず、ゲート14から前記3.58MHzの
映像搬送波信号は出力されない。やがて、前記垂直同期
期間が終了し、前記遅延回路に入力されるパルス幅が再
び広くなり、この信号の極性が反転した信号のパルス幅
が狭くなり、このパルスによって充電される遅延回路の
コンデンサの充電レベルがゲート4の閾値を越えること
ができなくなるが、このためには図2の期間27に示す
ように入力信号のパルス幅が切り換わった時点での最初
の1パルスの期間において、前記遅延回路のコンデンサ
が十分放電して前記閾値よりも低くなるための放電時間
が必要になり、この放電に必要な時間として、少なくと
も波形24に示す1パルス分だけの時間が必要であり、
これによって前記フリップフロップのクロックは波形2
9のように1パルス遅延してから入力され、これによっ
てゲート14の出力信号(文字放送装置からの前記3.
58MHzの映像搬送波)は前記水平同期信号波形の1
パルス分だけ間引かれたものになる。
【0008】
【発明の効果】上記のように、本発明による文字放送装
置の水平同期信号の数が奇数となり、これによって、前
のフィールド画面と後のフィールド画面とが水平同期信
号の1パルス分だけシフトした画面となり、画面上にド
ットスクロールがあらわれず画面が見やすくなるという
効果がある。
【図面の簡単な説明】
【図1】本発明による文字放送装置の構成図である。
【図2】本発明による文字放送装置のタイミング波形図
である。
【符号の説明】
1 同期信号 2 遅延回路 3 コンデンサ 4 インバータ 5 ゲート 6 入力端子 7 入力端子 8 出力端子 9 ゲート 10 入力端子 11 入力端子 12 インバータ 13 入力端子 14 ゲート 15 入力端子 16 入力端子 17 出力端子 18 ゲート

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 文字放送装置の水平同期信号を遅延回路
    に入力し、この入力を波形成形する第1インバータを経
    由して、抵抗とコンデンサとで構成した回路に入力し、
    この遅延した信号を波形成形する第2インバータに入力
    し、この出力を第1NANDゲートの一方の入力端子に
    入力し、前記第1NANDゲートの他方の入力端子に前
    記水平同期信号を入力し、前記第1NANDゲートの出
    力をフリップフロップのクロック端子に入力し、このフ
    リップフロップの正転出力を第2NANDゲートの一方
    の入力端子に入力し、他方の入力端子に波形成形用の第
    3インバータを介して文字放送装置の映像信号を入力
    し、この第2NANDゲートの出力を第3NANDゲー
    トの一方の入力端子に入力するとともに、他方の入力端
    子に、第4NANDゲートの出力を入力し、この第4N
    ANDゲートの一方の入力端子に前記フリップフロップ
    の反転出力を入力し、他方の入力端子に前記映像信号を
    入力するようにし、前記第3NANDゲートの出力端子
    から文字放送信号を取り出すように構成したことを特徴
    とする文字放送装置。
JP05233706A 1993-09-20 1993-09-20 文字放送装置 Expired - Fee Related JP3083031B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP05233706A JP3083031B2 (ja) 1993-09-20 1993-09-20 文字放送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP05233706A JP3083031B2 (ja) 1993-09-20 1993-09-20 文字放送装置

Publications (2)

Publication Number Publication Date
JPH0795544A true JPH0795544A (ja) 1995-04-07
JP3083031B2 JP3083031B2 (ja) 2000-09-04

Family

ID=16959279

Family Applications (1)

Application Number Title Priority Date Filing Date
JP05233706A Expired - Fee Related JP3083031B2 (ja) 1993-09-20 1993-09-20 文字放送装置

Country Status (1)

Country Link
JP (1) JP3083031B2 (ja)

Also Published As

Publication number Publication date
JP3083031B2 (ja) 2000-09-04

Similar Documents

Publication Publication Date Title
US4796089A (en) Television receiver display apparatus having multi-image display capability
JP2928803B2 (ja) テレビジョン画像表示装置
US4500908A (en) Method and apparatus for standardizing nonstandard video signals
KR950009698B1 (ko) 엔티에스씨/에치디티브이(ntsc/hdtvm) 듀얼 리시버의 라인 트리플러
JP3154190B2 (ja) 汎用走査周期変換装置
JPH0795544A (ja) 文字放送装置
JPH0546134A (ja) 映像表示装置
KR100227425B1 (ko) 1픽셀 오차를 제거한 이중화면 표시장치
JPH09247574A (ja) 走査線変換装置
JP3058103B2 (ja) 映像ミュート信号発生回路
KR950004108B1 (ko) 화상비가상이한화면에영상신호를디스플레이하는방법및그장치
JPH0543565Y2 (ja)
JPS6010149Y2 (ja) 同期切替補償回路
JP2548017B2 (ja) 倍速変換装置
KR100216916B1 (ko) 의사 수평/수직동기신호 발생회로
JPS59149390A (ja) 映像信号発生装置
JP4059307B2 (ja) 水平同期信号再生装置
JP3244422B2 (ja) 走査線変換回路
JPS6212284A (ja) 信号処理回路
SU1182508A1 (ru) Устройство дл отображени информации на экранах телевизионных приемников
SU1202075A1 (ru) Телевизионный синхрогенератор
KR950003029B1 (ko) 영상신호 처리 장치의 제어신호 발생방법
JPS6036928Y2 (ja) テレビジヨン受像機
JP3276254B2 (ja) 水平同期パルス分離回路
JP3241442B2 (ja) 表示用集積回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees