JPH0678235A - テレビジョン受像機 - Google Patents

テレビジョン受像機

Info

Publication number
JPH0678235A
JPH0678235A JP22714092A JP22714092A JPH0678235A JP H0678235 A JPH0678235 A JP H0678235A JP 22714092 A JP22714092 A JP 22714092A JP 22714092 A JP22714092 A JP 22714092A JP H0678235 A JPH0678235 A JP H0678235A
Authority
JP
Japan
Prior art keywords
signal
vertical
video signal
circuit
sampling
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP22714092A
Other languages
English (en)
Other versions
JP3162815B2 (ja
Inventor
Yasuo Onishi
泰生 大西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP22714092A priority Critical patent/JP3162815B2/ja
Publication of JPH0678235A publication Critical patent/JPH0678235A/ja
Application granted granted Critical
Publication of JP3162815B2 publication Critical patent/JP3162815B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】 本発明は、親画面の中に子画面を縮小して映
し出すようにしたテレビジョン受像機において、最適な
子画面の表示を行うことができるテレビジョン受像機を
提供することを目的とする。 【構成】 本発明は、子画面入力として16:9のアス
ペクト比の映像信号を水平圧縮して4:3のアスペクト
比とした画像(スクイズ画像)が入力された場合には、
CPU17からの出力をローレベルとする。これに伴
い、垂直ローパスフィルタ13は3タップフィルタとし
て機能するとともに垂直サンプリング回路14のサンプ
リング周波数が1/3になり、16:9のアスペクト比
の画像が子画面として表示される。一方、子画面入力と
して4:3のアスペクト比の映像信号が入力された場合
には、CPU17からの出力をハイレベルに切り換え
る。これに伴い、垂直ローパスフィルタ13は2タップ
フィルタとして機能するとともに垂直サンプリング回路
14のサンプリング周波数が1/2となり、4:3のア
スペクト比の画像が子画面として表示される。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、MUSE/NTSCダ
ウンコンバータのスクイズモード出力をアスペクト比
4:3のモニタに表示するテレビジョン受像機に関し、
特に親画面の一部に子画面を縮小して合成したテレビジ
ョン受像機に関する。
【0002】
【従来の技術】従来のMUSE/NTSCダウンコンバ
ータを示すものとして特開平2−285897号公報
(H04N11/20)に示されるものがある。
【0003】この装置は、MUSE方式によって帯域圧
縮されたアスペクト比16:9のハイビジョン画像信号
を入力して、アスペクト比4:3用ディスプレイ上に1
6:9で表示しようとするものである。
【0004】しかしながら、このようなハイビジョン画
像信号を親画面の一部に画像を縮小した子画面を合成し
て表示する2画面テレビジョン受像機の子画面として表
示する場合、上下にブランキング信号が付加されたハイ
ビジョン信号が子画面として表示されることになり、図
8aに示す如く親画像の一部が欠落してしまうという欠
点を有する。
【0005】また、外部機器(例えば、ビデオテープレ
コーダ)から入力された画像信号がハイビジョン信号を
水平方向に圧縮された画像(スクイズ画像)である場
合、図8bに示す如く水平方向に圧縮された画像がその
まま子画面としてディスプレイに表示されてしまうとい
う欠点を有する。
【0006】
【発明が解決しようとする課題】本発明は、上記の欠点
を解決するものであり、16:9のアスペクト比の映像
信号を水平圧縮して4:3のアスペクト比とした画像
(スクイズ画像)が入力された場合には、子画面表示が
図8cに示す如く16:9のアスペクト表示に切り換わ
り、4:3のアスペクト比の映像信号が入力された場合
には、図8dに示す如く子画面表示が4:3のアスペク
ト表示に切り換わることにより、最適な子画面の表示を
行うことができるテレビジョン受像機を提供することを
目的とする。
【0007】
【課題を解決するための手段】本発明は、第1の映像信
号の中に第2の映像信号を縮小して映し出すようにした
テレビジョン受像機において、第1の映像信号を復調す
る第1復調手段と、第2の映像信号を復調する第2復調
手段と、前記第2復調手段からの第2の映像信号の走査
線数をサンプリングする垂直サンプリング手段と、前記
垂直サンプリング手段のサンプリング周波数を切り換え
るCPUと、前記垂直サンプリング回路からの第2の映
像信号を記憶するメモリと、前記第1復調手段からの出
力と前記メモリからの出力を合成する合成手段とを備
え、前記CPUからの制御信号により第2の映像信号と
してアスペクト比16:9の画像を水平圧縮した信号が
入力された時に前記垂直サンプリング手段の周波数を3
倍にするとともに、通常のアスペクト比4:3の信号が
入力された時に前記垂直サンプリング手段の周波数を2
倍とすることを特徴とするテレビジョン受像機である。
【0008】また、本発明は、第1の映像信号の中に第
2の映像信号を縮小して映し出すようにしたテレビジョ
ン受像機において、第1の映像信号を復調する第1復調
手段と、第2の映像信号を復調する第2復調手段と、前
記第2復調手段からの第2の映像信号を垂直方向に帯域
制限する垂直ローパスフィルタと、該垂直ローパスフィ
ルタを通過した第2映像信号の走査線数をサンプリング
する垂直サンプリング手段と、前記垂直サンプリング手
段のサンプリング周波数、及び垂直ローパスフィルタの
フィルタ特性を切り換えるCPUと、前記垂直サンプリ
ング回路からの第2の映像信号を記憶するメモリと、前
記第1復調手段からの出力と前記メモリからの出力を合
成する合成手段とを備え、前記CPUからの制御信号に
より第2の映像信号としてアスペクト比16:9の画像
を水平圧縮した信号が入力された時に、前記垂直ローパ
スフィルタにより連続する3水平走査線から第2の映像
信号を作成するとともに前記垂直サンプリング手段の周
波数を3倍とし、また、通常のアスペクト比4:3の信
号が入力された時に、前記垂直ローパスフィルタにより
連続する2水平走査線から作成するとともに前記垂直サ
ンプリング手段の周波数を2倍とすることを特徴とする
テレビジョン受像機である。
【0009】
【作用】本発明は、16:9のアスペクト比の映像信号
を水平圧縮して4:3のアスペクト比とした画像(スク
イズ画像)が入力された場合には、CPUからの出力を
ローレベルとすることにより、垂直フィルタは3タップ
フィルタとして機能するとともに垂直サンプリング回路
のサンプリング周波数が1/3になり、子画面には図8
cに示す如く16:9のアスペクト比の画像が表示され
る。一方、4:3のアスペクト比の映像信号が入力され
た場合には、CPUからの出力をハイレベルに切り換え
ることにより、垂直フィルタは2タップフィルタとして
機能するとともに垂直サンプリング回路のサンプリング
周波数が1/2となり、子画面には図8dに示す如く
4:3のアスペクト比の画像が表示される。
【0010】
【実施例】以下、図面に従い、本発明テレビジョン受像
機の一実施例を説明する。
【0011】本発明の一実施例を図1に示す。
【0012】まず、親画面の入力映像信号は、第1復調
回路1にて復調された後、A/D変換器2でデジタル信
号に変換され、映像信号処理回路3により親画面に対す
るデジタル信号処理(例えば、デジタルY/C分離処理
など)が行われる。そして、走査変換回路4では、クロ
ック発生回路7からのクロックを7/5倍して走査線数
を525本から735本に走査線数が増加され、合成回
路5に入力される。
【0013】一方、子画面の入力映像信号は、あらかじ
め水平ローパスフィルタ(以下、水平LPFと略す)1
1で水平方向に帯域制限され、書き込みクロック発生回
路16のクロックによりA/D変換器12にて水平方向
に1/3にサンプリングされる。
【0014】そして、A/D変換器12からのデジタル
信号は、垂直ローパスフィルタ(以下、垂直LPFと略
す)13により垂直方向の帯域制限がなされる。尚、垂
直LPF13は、入力信号に応じて2タップのフィルタ
係数、あるいは3タップのフィルタ係数を切り換えるこ
とにより、フィルタの特性を切り換えている。
【0015】この垂直LPF13からの出力は、垂直サ
ンプリング回路14に入力され、入力信号に応じて垂直
サンプリング回路14では、垂直方向に1/2、あるい
は垂直方向に1/3にサンプリングしてメモリ15へ出
力する。更に、メモリ15では、親画面の同期信号に同
期したメモリコントロール回路9からのクロックに基づ
いて書き込み、及び読み出しが行われ、合成回路5に出
力される。
【0016】そして、合成回路5からは、上述の親画面
および子画面が合成されたデジタル信号がD/A変換器
6に出力され、D/A変換器6によりアナログ信号に変
換されてからディスプレイ(図示せず)に2画面表示さ
れる。
【0017】次に、図2〜図5を用いて垂直LPF13
の動作説明を行う。
【0018】尚、図2は垂直LPF13のブロック図、
図3は2タップフィルタと3タップフィルタの走査線と
フィルタ係数との関係を示す図、図4は3タップフィル
タを選択した時のタイミングチャート、図5は2タップ
フィルタを選択した時のタイミングチャートを示す。
【0019】図2において、垂直LPF13は、第1デ
ィレイライン30aと第2ディレイライン30bと切り
換えスイッチ30cとから構成されるラインメモリ30
と、ラインメモリ30からの出力を1クロック遅延する
第1遅延回路31と、入力信号を2倍にする第1乗算回
路32と、CPU17からのアスペクト切替信号により
第1乗算回路32からの出力を制御するアンド回路33
と、前記ラインメモリ30とアンド回路33からの出力
を加算する第1加算回路34と、第1加算回路34から
の信号を1/2倍する第2乗算回路35と、CPU17
からのアスペクト切替信号により信号が第2乗算回路3
5を通過するか否かを選択する第1スイッチ36と、C
PU17からのアスペクト切替信号を反転するインバー
タ37と、第2遅延回路38と、第2遅延回路38から
の信号を1/2倍する第3乗算回路39と、CPU17
からのアスペクト切替信号により信号が第3乗算回路3
9を通過するか否かを選択する第2スイッチと、第1ス
イッチ36と第2スイッチ40の出力を加算する第2加
算回路41と、第2加算回路41の出力を1/2倍する
第4乗算回路42とから構成されている。
【0020】尚、ラインメモリ30は、水平走査期間1
ライン分と2ライン分の遅延データをクロック単位でマ
ルチプレクスして出力できる既製の1チップメモリであ
る。
【0021】次に、垂直LPF13の動作説明を行う。
【0022】まず、入力信号として16:9のアスペク
ト比の信号を水平圧縮して4:3のアスペクト比とした
映像信号(スクイズ画像)が子画面の入力端子に入力さ
れた場合について説明する。
【0023】尚、この場合、CPU17からはアスペク
ト切替信号としてローレベル(以下Lと略す)の信号が
入力される。このため、アンド回路33はゲートが開い
ているとともに、切り換えスイッチ30cはCLK1に
基づいて上下に切り換えられる。また、第1、及び第2
スイッチ36、40はb側に切り換えられている。
【0024】入力信号jは、ラインメモリ30に入力さ
れ、第1ディレイライン30aによりデータ(B0,B1
B2,・・・)が1ライン遅延されるとともに、第2ディ
レイライン30bによりデータ(A0,A1,A2,・・・)
が更に1ライン遅延され、切り換えスイッチ30cを交
互に切り換えることによりラインメモリ30からはB0
A0,B1,A1,B2,A2,・・・の順にマルチプレクスされ
て出力される。
【0025】ここで、ラインメモリ30に入力されるC
LK1,WE,リセット信号とメモリの出力信号は、図
4のタイミングチャートに示すタイミングとなってい
る。
【0026】従って、ラインメモリ30からの出力信号
kは、CLK1によりラッチされ、第1遅延回路31に
よりCLK1の1クロック分だけ遅延された後に、第1
乗算回路32で2倍されて信号lとしてアンド回路33
に入力される。そして、アンド回路33はアスペクト切
替信号がLのため信号lを第1加算回路34へ出力す
る。また、第1加算回路34の他方の入力には信号kが
入力されている。ここで、第1スイッチ36は、アスペ
クト切替信号によりb側に切り換わっているため、第1
加算回路34からの出力は第2乗算回路35により1/
2倍され、信号mとして第2加算回路41へ出力され
る。
【0027】一方、入力信号jは、遅延回路38を通過
してCLK2により信号mと遅延量を同相とした後に第
3乗算回路39で1/2倍され、第2スイッチ40のb
側を介して信号n(現信号C0,C1,C2,・・・)とな
り、この信号nが第2加算回路41に入力される。
【0028】そして、第2加算回路41では、信号mと
信号nが加算され、更に第4乗算回路42により信号が
1/2倍されて垂直LPF13の出力として信号p(A0
/4+B0/2+C0/4,・・・)が得られ、垂直サンプ
リング回路14へ出力される。尚、ここで、フィルタタ
ップ係数は図3aに示す係数となっている。
【0029】次に、入力信号として4:3のアスペクト
比の映像信号が子画面の入力端子に入力された場合につ
いて説明する。
【0030】尚、この場合、CPU17からはアスペク
ト切替信号としてハイレベル(以下Hと略す)の信号が
入力される。このため、アンド回路33はゲートが閉じ
ているとともに、切り換えスイッチ30cは上側に固定
されている。また、第1、及び第2スイッチはa側に切
り換えられている。
【0031】入力信号jは、ラインメモリ30に入力さ
れ、第1ディレイライン30aによりデータ(B0,B1
B2,・・・)が1ライン遅延されて出力される。
【0032】しかしながら、上述の如くアンド回路33
は閉じているため、アンド回路33から第1加算回路3
4へは出力が供給されない。また、第1加算回路34の
他方の入力には信号kが入力されている。ここで、第1
スイッチ36は、アスペクト切替信号によりa側に切り
換わっているため、第1加算回路34からの出力は第2
乗算回路35により1/2倍され、信号mとして第2加
算回路41へ出力される。
【0033】一方、入力信号jは、第2遅延回路38を
通過してCLK2により信号mと遅延量を同相とした後
に、第2スイッチ40のa側を介して信号n(現信号
C0,C1,C2,・・・)となり、この信号nが第2加算回
路41に入力される。
【0034】そして、第2加算回路41では、信号mと
信号nが加算され、更に第4乗算回路42により信号が
1/2倍されて垂直LPF13の出力として信号p(B0
/2+C0/2,・・・)が得られ、垂直サンプリング回
路14へ出力される。尚、ここで、フィルタタップ係数
は図3bに示す係数となっている。
【0035】次に、図6に垂直フィルタ13の他の実施
例を示す。
【0036】図6が図2と異なる点は、図2では、ライ
ンメモリ30を水平走査期間1ライン分と2ライン分の
遅延データをクロック単位でマルチプレクスして出力で
きる既製の1チップメモリで構成されているのに対し
て、図6は、2個のラインメモリを使用した点である。
【0037】このような構成にすることにより独立した
2個のメモリが必要となるが、第1遅延回路31を省略
することができる。
【0038】尚、回路動作は、図2の垂直フィルタ回路
13と同様なためその説明は省略する。
【0039】次に、図7a、bを用いて垂直サンプリン
グ回路14の概略動作を示す。
【0040】尚、図7aは垂直サンプリング回路14の
ブロック図、図7bは第1フィールド、及び第2フィー
ルドにおける垂直方向のサンプリングを説明する図であ
る。
【0041】垂直サンプリング回路14は、入力された
走査線の2本に1本をサンプリングする第1サンプリン
グ回路20、3本に1本をサンプリングする第2サンプ
リング回路21、CPU17からのアスペクト切替信号
に応じて出力信号を切替えるスイッチ回路22とから構
成されている。
【0042】今、入力信号として4:3のアスペクト比
の映像信号が子画面の入力端子に入力された場合、CP
U17からのアスペクト切替信号によりスイッチ22が
上側に切り換わり、垂直LPF13からの映像信号は第
1サンプリング回路20により、図7bに示す如く垂直
方向に1/2にサンプリングされる。
【0043】また、入力信号として16:9のアスペク
ト比の信号を水平圧縮して4:3のアスペクト比とした
映像信号が子画面の入力端子に入力された場合、CPU
17からのアスペクト切替信号によりスイッチ22が下
側に切り換わり、垂直LPF13からの映像信号は第2
サンプリング回路21により、図7bに示す如く垂直方
向に1/3にサンプリングされる。
【0044】
【発明の効果】本発明は上述の如く構成することによ
り、16:9のアスペクト比の映像信号を水平圧縮して
4:3のアスペクト比とした映像信号が入力された場合
には、子画面が自動的にアスペクト比16:9の表示画
像に切り換わるとともに、垂直ローパスフィルタが3タ
ップの垂直フィルタ係数による最適なフィルタ処理が行
われる。また、4:3のアスペクト比の映像信号が入力
された場合には、子画面が自動的にアスペクト比4:3
の表示画像に切り換わるとともに、垂直ローパスフィル
タが2タップの垂直フィルタ係数による最適なフィルタ
処理が行われる。
【図面の簡単な説明】
【図1】本発明のテレビジョン受像機を示す図である。
【図2】本発明のテレビジョン受像機に用いられる垂直
サンプリング回路を示すブロック図である。
【図3】本発明のテレビジョン受像機に用いられる垂直
LPFを示すブロック図である。
【図4】図3に示す垂直LPFのフィルタ係数を表す図
である。
【図5】図3に示す垂直LPFを3タップフィルタとし
て使用する場合のタイミングチャートである。
【図6】図3に示す垂直LPFを2タップフィルタとし
て使用する場合のタイミングチャートである。
【図7】本発明のテレビジョン受像機に用いられる他の
垂直LPFのブロック図である。
【図8】テレビジョン受像機における2画面表示状態を
示す図である。
【符号の説明】
1 第1復調回路 3 映像信号処理回路 4 走査変換回路 5 合成回路 10 第2復調回路 13 垂直ローパスフィルタ 14 垂直サンプリング回路 15 メモリ 17 CPU
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成4年10月6日
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】請求項1
【補正方法】変更
【補正内容】
【手続補正2】
【補正対象書類名】明細書
【補正対象項目名】請求項2
【補正方法】変更
【補正内容】
【手続補正3】
【補正対象書類名】明細書
【補正対象項目名】0007
【補正方法】変更
【補正内容】
【0007】
【課題を解決するための手段】本発明は、第1の映像信
号の中に第2の映像信号を縮小して映し出すようにした
テレビジョン受像機において、第1の映像信号を復調す
る第1復調手段と、第2の映像信号を復調する第2復調
手段と、前記第2復調手段からの第2の映像信号の走査
線数をサンプリングする垂直サンプリング手段と、前記
垂直サンプリング手段のサンプリング周波数を切り換え
るCPUと、前記垂直サンプリング回路からの第2の映
像信号を記憶するメモリと、前記第1復調手段からの出
力と前記メモリからの出力を合成する合成手段とを備
え、前記CPUからの制御信号により第2の映像信号と
してアスペクト比16:9の画像を水平圧縮した信号が
入力された時に前記垂直サンプリング手段の周波数を
/3倍にするとともに、通常のアスペクト比4:3の信
号が入力された時に前記垂直サンプリング手段の周波数
1/2倍とすることを特徴とするテレビジョン受像機
である。
【手続補正4】
【補正対象書類名】明細書
【補正対象項目名】0008
【補正方法】変更
【補正内容】
【0008】また、本発明は、第1の映像信号の中に第
2の映像信号を縮小して映し出すようにしたテレビジョ
ン受像機において、第1の映像信号を復調する第1復調
手段と、第2の映像信号を復調する第2復調手段と、前
記第2復調手段からの第2の映像信号を垂直方向に帯域
制限する垂直ローパスフィルタと、該垂直ローパスフィ
ルタを通過した第2映像信号の走査線数をサンプリング
する垂直サンプリング手段と、前記垂直サンプリング手
段のサンプリング周波数、及び垂直ローパスフィルタの
フィルタ特性を切り換えるCPUと、前記垂直サンプリ
ング回路からの第2の映像信号を記憶するメモリと、前
記第1復調手段からの出力と前記メモリからの出力を合
成する合成手段とを備え、前記CPUからの制御信号に
より第2の映像信号としてアスペクト比16:9の画像
を水平圧縮した信号が入力された時に、前記垂直ローパ
スフィルタにより連続する3水平走査線から第2の映像
信号を作成するとともに前記垂直サンプリング手段の周
波数を1/3倍とし、また、通常のアスペクト比4:3
の信号が入力された時に、前記垂直ローパスフィルタに
より連続する2水平走査線から作成するとともに前記垂
直サンプリング手段の周波数を1/2倍とすることを特
徴とするテレビジョン受像機である。
【手続補正5】
【補正対象書類名】明細書
【補正対象項目名】図面の簡単な説明
【補正方法】変更
【補正内容】
【図面の簡単な説明】
【図1】本発明のテレビジョン受像機を示す図である。
【図2】本発明のテレビジョン受像機に用いられる垂直
LPFを示すブロック図である。
【図3】図2に示す垂直LPFのフィルタ係数を表す図
である。
【図4】図2に示す垂直LPFを3タップフィルタとし
て使用する場合のタイミングチャートである。
【図5】図2に示す垂直LPFを2タップフィルタとし
て使用する場合のタイミングチャートである。
【図6】本発明のテレビジョン受像機に用いられる他の
垂直LPFのブロック図である。
【図7】本発明のテレビジョン受像機に用いられる垂直
サンプリング回路を示すブロック図である。
【図8】テレビジョン受像機における2画面表示状態を
示す図である。
【符号の説明】 1 第1復調回路 3 映像信号処理回路 4 走査変換回路 5 合成回路 10 第2復調回路 13 垂直ローパスフィルタ 14 垂直サンプリング回路 15 メモリ 17 CPU

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 第1の映像信号の中に第2の映像信号を
    縮小して映し出すようにしたテレビジョン受像機におい
    て、第1の映像信号を復調する第1復調手段と、第2の
    映像信号を復調する第2復調手段と、前記第2復調手段
    からの第2の映像信号の走査線数をサンプリングする垂
    直サンプリング手段と、前記垂直サンプリング手段のサ
    ンプリング周波数を切り換えるCPUと、前記垂直サン
    プリング回路からの第2の映像信号を記憶するメモリ
    と、前記第1復調手段からの出力と前記メモリからの出
    力を合成する合成手段とを備え、前記CPUからの制御
    信号により第2の映像信号としてアスペクト比16:9
    の画像を水平圧縮した信号が入力された時に前記垂直サ
    ンプリング手段の周波数を3倍にするとともに、通常の
    アスペクト比4:3の信号が入力された時に前記垂直サ
    ンプリング手段の周波数を2倍とすることを特徴とする
    テレビジョン受像機。
  2. 【請求項2】 第1の映像信号の中に第2の映像信号を
    縮小して映し出すようにしたテレビジョン受像機におい
    て、第1の映像信号を復調する第1復調手段と、第2の
    映像信号を復調する第2復調手段と、前記第2復調手段
    からの第2の映像信号を垂直方向に帯域制限する垂直ロ
    ーパスフィルタと、該垂直ローパスフィルタを通過した
    第2映像信号の走査線数をサンプリングする垂直サンプ
    リング手段と、前記垂直サンプリング手段のサンプリン
    グ周波数、及び垂直ローパスフィルタのフィルタ特性を
    切り換えるCPUと、前記垂直サンプリング回路からの
    第2の映像信号を記憶するメモリと、前記第1復調手段
    からの出力と前記メモリからの出力を合成する合成手段
    とを備え、前記CPUからの制御信号により第2の映像
    信号としてアスペクト比16:9の画像を水平圧縮した
    信号が入力された時に、前記垂直ローパスフィルタによ
    り連続する3水平走査線から第2の映像信号を作成する
    とともに前記垂直サンプリング手段の周波数を3倍と
    し、また、通常のアスペクト比4:3の信号が入力され
    た時に、前記垂直ローパスフィルタにより連続する2水
    平走査線から作成するとともに前記垂直サンプリング手
    段の周波数を2倍とすることを特徴とするテレビジョン
    受像機。
JP22714092A 1992-08-26 1992-08-26 テレビジョン受像機 Expired - Fee Related JP3162815B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22714092A JP3162815B2 (ja) 1992-08-26 1992-08-26 テレビジョン受像機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22714092A JP3162815B2 (ja) 1992-08-26 1992-08-26 テレビジョン受像機

Publications (2)

Publication Number Publication Date
JPH0678235A true JPH0678235A (ja) 1994-03-18
JP3162815B2 JP3162815B2 (ja) 2001-05-08

Family

ID=16856116

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22714092A Expired - Fee Related JP3162815B2 (ja) 1992-08-26 1992-08-26 テレビジョン受像機

Country Status (1)

Country Link
JP (1) JP3162815B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6310655B1 (en) 1996-04-09 2001-10-30 Hughes Electronics Corporation Method and device for displaying widescreen images on conventional aspect ratio display monitors

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6310655B1 (en) 1996-04-09 2001-10-30 Hughes Electronics Corporation Method and device for displaying widescreen images on conventional aspect ratio display monitors

Also Published As

Publication number Publication date
JP3162815B2 (ja) 2001-05-08

Similar Documents

Publication Publication Date Title
US4712130A (en) Chrominance signal frequency converter as for a pix-in-pix television receiver
JPH05508522A (ja) 非対称画面圧縮
JPH04293384A (ja) 画像表示装置
JPH0232687A (ja) テレビジョン信号処理システム
JPH0372796A (ja) テレビジョン信号処理装置
JPS6184183A (ja) 順次走査ビデオ・プロセツサ
JP3213959B2 (ja) テレビジョン信号処理装置
EP0979005B1 (en) Image decoder
JP3162815B2 (ja) テレビジョン受像機
JP2544336B2 (ja) テレビジヨン受像機
JP3128034B2 (ja) 画像合成装置
JP2525431B2 (ja) Rgbマルチ端子入力対応型順次走査変換テレビジョン受像機
KR0148187B1 (ko) 더블스크린 및 픽쳐인픽쳐기능 겸용회로
JP2737149B2 (ja) 画像記憶装置
JP3297753B2 (ja) スキャンコンバータ
JP2504292B2 (ja) Museデコ―ダの子画面表示用回路
JP2545631B2 (ja) テレビジョン受信機
JPS6051091A (ja) テレビジヨン信号変換装置
JP2681996B2 (ja) 画像処理装置
JP2749032B2 (ja) テレビジョン受信機
JPH06292151A (ja) ハイビジョン信号変換装置
JP2000041201A (ja) 画像縮小表示装置
JPH11164266A (ja) 映像信号処理装置
JPH0723342A (ja) 映像信号の再生装置
JPH0380684A (ja) テレビジョン信号変換方式及び時間軸変換回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090223

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees