JPH06274710A - I/oメモリカードおよびその運用方法 - Google Patents

I/oメモリカードおよびその運用方法

Info

Publication number
JPH06274710A
JPH06274710A JP5063552A JP6355293A JPH06274710A JP H06274710 A JPH06274710 A JP H06274710A JP 5063552 A JP5063552 A JP 5063552A JP 6355293 A JP6355293 A JP 6355293A JP H06274710 A JPH06274710 A JP H06274710A
Authority
JP
Japan
Prior art keywords
memory card
attribute
card
setting
attributes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP5063552A
Other languages
English (en)
Other versions
JP3375669B2 (ja
Inventor
Kosuke Arai
康祐 新井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP06355293A priority Critical patent/JP3375669B2/ja
Priority to EP94103678A priority patent/EP0617369B1/en
Priority to DE69421737T priority patent/DE69421737T2/de
Priority to KR94005744A priority patent/KR960016422B1/ko
Publication of JPH06274710A publication Critical patent/JPH06274710A/ja
Priority to US08/855,653 priority patent/US5761528A/en
Application granted granted Critical
Publication of JP3375669B2 publication Critical patent/JP3375669B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/341Active cards, i.e. cards including their own processing means, e.g. including an IC or chip
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0615Address space extension
    • G06F12/0623Address space extension for memory modules
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • G06F13/128Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine for dedicated transfers to a network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0008General problems related to the reading of electronic memory record carriers, independent of its reading method, e.g. power transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/357Cards having a plurality of specified features
    • G06Q20/3576Multiple memory zones on card
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/10Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means together with a coded signal, e.g. in the form of personal identification information, like personal identification number [PIN] or biometric data
    • G07F7/1008Active credit-cards provided with means to personalise their use, e.g. with PIN-introduction/comparison system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Business, Economics & Management (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Accounting & Taxation (AREA)
  • General Business, Economics & Management (AREA)
  • Strategic Management (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Hardware Design (AREA)
  • Artificial Intelligence (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Computer And Data Communications (AREA)
  • Telephonic Communication Services (AREA)
  • Communication Control (AREA)
  • Facsimiles In General (AREA)

Abstract

(57)【要約】 【目的】 システム(通信プロトコル等)のバージョン
・アップや不具合点の改善など、I/Oメモリカードの
機能を容易に変更するできるようにすること。 【構成】 属性設定手段2aには、モデムカード、メモ
リカードなどの自カードの属性を設定する複数のブロッ
ク2a−1が設けられており、外部から与えられる選択
設定信号3により、自カードの属性が設定される。I/
Oメモリカード2のバージョンアップや機能の変更を行
う場合には、選択設定信号3によりI/Oメモリカード
2の属性設定手段2aのブロック2a−1を選択して属
性をメモリカードとして設定する。端末装置1は、属性
設定手段2aに設定された属性情報を読みだし、I/O
メモリカード2がメモリカードであることを確認し、制
御信号をI/Oメモリカード2に送出し、記憶手段2c
に修正・変更したいシステムROMの内容を書き込む。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はJEIDA/PCMCI
A規格準拠のI/Oカード装置(以下、I/Oメモリカ
ードという)およびその運用方法に関し、特に本発明
は、上記I/Oメモリカードにおいて、そのカードが備
えるシステムを容易に変更することができるI/Oメモ
リカードおよびその運用方法に関するものである。
【0002】
【従来の技術】従来のモデム、LAN、ISDN装置等
においては通信プロトコル、網制御手順、変復調プログ
ラムがROM/RAM等に格納されていた。このため、
通信プロトコル等の改版、あるいは不具合点等の改善な
どは、図7(a)に示すように、装置101に実装され
ているROM101aと改版されたシステムを格納した
ROM101a’との交換等により可能であるがこれら
の方法は容易な方法とはいえなかった。
【0003】一方、近年ではJEIDA/PCMCIA
規格に準拠したI/Oカード型通信制御装置(ICカー
ド型モデム/LAN等)が開発されている。図7(b)
は上記したI/Oカード型通信制御装置を示す図であ
り、これらI/Oカード型通信制御装置においては、通
信プロトコル等を含むシステムROMがICカードのパ
ッケージに封入されているため、その内容を修正・改版
することは困難であった。
【0004】このため、製造完了したI/Oカード装置
は通信プロトコル等の改版は行われず、また、不具合点
が発見された場合でも、修正した別個体との交換による
しかなかった。したがって、市場から購入したI/Oカ
ード装置を交換することなく、簡単な方法でハージョン
・アップできることが望まれていた。
【0005】
【発明が解決しようとする課題】本発明は上記した従来
技術の問題点を考慮してなされたものであって、JEI
DA/PCMCIA規格準拠のI/Oメモリカードにお
いて、当該カードが持つシステム(通信プロトコル等)
のバージョン・アップや不具合点の改善など、そのカー
ド機能を容易に変更することができるI/Oメモリカー
ドおよびその運用方法を提供することを目的とする。
【0006】
【課題を解決するための手段】図1は本発明の原理ブロ
ック図であり、同図において、1は端末装置、2はI/
Oメモリカード、2aはI/Oメモリカード2の属性を
設定する属性設定手段、2bは記憶手段2cに書き込ま
れた情報に基づき、属性設定手段2aに設定された属性
に応じた処理を行う制御手段、2cは記憶手段、3はI
/Oメモリカードの属性を設定する選択設定信号であ
る。
【0007】上記課題を解決するため、図1に示すよう
に、本発明の請求項1の発明は、少なくとも、自カード
のカード属性を設定する属性設定手段2aと、記憶手段
2cと、記憶手段2cに書き込まれた情報に基づき属性
設定手段2aにより設定された属性に応じた処理を行う
制御手段2bとを備えたI/Oメモリカード2におい
て、上記属性設定手段2aにメモリカード属性、モデム
属性、LAN属性などのカード属性を設定する複数のブ
ロック2a−1を設け、外部から与えられる選択設定信
号3により、上記ブロック2a−1を選択して、自カー
ドのカード属性を設定できるように構成したものであ
る。
【0008】本発明の請求項2の発明は、請求項1の発
明において、I/Oメモリカード2に選択設定信号3を
入力する設定スイッチを設け、設定スイッチをオン/オ
フすることにより、I/Oメモリカード2の属性を選択
するように構成したものである。本発明の請求項3の発
明は、請求項1の発明において、I/Oメモリカード2
の通信回線用コネクタにI/Oメモリカード2の属性を
選択する選択設定信号3を割りつけ、コネクタから選択
設定信号を入力することにより、I/Oメモリカード2
の属性を選択するように構成したものである。
【0009】本発明の請求項4の発明は、請求項1の発
明において、I/Oメモリカード2の特定のアドレスに
I/Oメモリカード2の属性を選択する選択設定信号3
を割りつけ、上記アドレスを選択することにより、I/
Oメモリカード2の属性を選択するように構成したもの
である。本発明の請求項5の発明は、少なくとも、自カ
ードのカード属性を設定する属性設定手段2aと、記憶
手段2cと、記憶手段2cに書き込まれた情報に基づき
属性設定手段2aにより設定された属性に応じた処理を
行う制御手段2bとを備え、上記属性設定手段2aにメ
モリカード属性、モデム属性、LAN属性などのカード
属性を設定する複数のブロック2a−1を設けたI/O
メモリカード2におけるカード内素子アクセス方法にお
いて、外部から与えられる選択設定信号3により上記属
性設定手段2aの複数のブロック2a−1の内、メモリ
カード属性を選択して、一時的に端末装置1側に上記I
/Oメモリカード2をメモリカードとして認識させ、同
時に端末装置1と接続する信号を、通常のI/Oメモリ
カードとしての運用では端末装置1がアクセス出来ない
I/Oメモリカード内素子を制御している内部信号に接
続することにより、端末装置1がメモリカードへのアク
セスと同じ手順で上記アクセス出来ないI/Oメモリカ
ード内素子にアクセスするようにしたものである。
【0010】本発明の請求項6の発明は、少なくとも、
自カードのカード属性を設定する属性設定手段2aと、
記憶手段2cと、記憶手段2cに書き込まれた情報に基
づき属性設定手段2aにより設定された属性に応じた処
理を行う制御手段2bとを備え、上記属性設定手段2a
にメモリカード属性、モデム属性、LAN属性などのカ
ード属性を設定する複数のブロック2a−1を設けたI
/Oメモリカード2の運用方法において、モデム属性、
LAN属性などのカード機能を使用しないとき、選択設
定信号3によりI/Oメモリカード2をメモリカードと
して運用するようにしたものである。
【0011】本発明の請求項7の発明は、少なくとも、
自カードのカード属性を設定する属性設定手段2aと、
記憶手段2cと、記憶手段2cに書き込まれた情報に基
づき属性設定手段2aにより設定された属性に応じた処
理を行う制御手段2bとを備え、上記属性設定手段2a
にメモリカード属性、モデム属性、LAN属性などのカ
ード属性を設定する複数のブロック2a−1を設けたI
/Oメモリカード2の運用方法において、外部信号から
与えられる選択設定信号3により上記属性設定手段2a
の複数のブロック2a−1の内、メモリカード属性を選
択することにより、一時的に端末装置1側に対して上記
I/Oメモリカード2をメモリカードとして認識させ、
端末装置1側からメモリカードに対する伝送手順と同じ
手順でI/Oメモリカード2の記憶手段2cに新たな情
報を書き込むことにより、I/Oメモリカード2の機能
を書き換えるようにしたものである。
【0012】
【作用】図1において、属性設定手段2aには、モデム
カード、メモリカードなどの自カードの属性を設定する
複数のブロック2a−1が設けられており、外部から与
えられる選択設定信号3により、自カードの属性が設定
される。制御手段2bは記憶手段2cに格納された情報
に基づき、属性設定手段2aに設定された属性に応じた
処理を行う。
【0013】同図において、I/Oメモリカード2を例
えば、モデムとして動作させる場合には、属性設定手段
2aをモデム属性に設定し、記憶手段2cに通信プロト
コル、網制御手順、変復調プログラムなどのシステムを
格納する。端末装置1は、属性設定手段2aに設定され
た属性情報を読みだし、I/Oメモリカード2がモデム
カードであることを確認し、制御信号をI/Oメモリカ
ード2に送出する。
【0014】端末装置1からの制御信号に応じて、I/
Oメモリカード2の制御手段2bは記憶手段2cに格納
されたシステムROM内容を実行し、モデムとしてのデ
ータの送受信を行う。また、例えば、上記I/Oメモリ
カード2の機能を変更する場合には、選択設定信号3に
よりI/Oメモリカード2の属性をメモリカードとして
設定し、端末装置1側からI/Oメモリカード2の記憶
手段2cに格納されたシステムを書換える。
【0015】本発明の請求項1の発明は、上記のよう
に、属性設定手段2aに、自カードのカード属性とし
て、メモリカード属性、モデム属性、LAN属性などの
カード属性を設定する複数のブロック2a−1を設け、
外部から与えられる選択設定信号3により、上記ブロッ
ク2a−1を選択して、自カードのカード属性を設定で
きるように構成したので、I/Oメモリカード2の属性
を変更することにより、システムROMを交換すること
なく、記憶手段2cの内容を書き換えることができ、I
/Oメモリカードの機能の変更、バージョンアップを容
易に行うことができる。
【0016】本発明の請求項2および請求項3の発明に
おいては、請求項1の発明において、I/Oメモリカー
ド2に設けた設定スイッチ、もしくは、コネクタから選
択設定信号を入力することができるので、I/Oメモリ
カード2の属性を容易に選択することができる。本発明
の請求項4の発明においては、I/Oメモリカード2の
特定のアドレスにI/Oメモリカード2の属性選択する
選択設定信号3を割りつけ、上記アドレスを選択するこ
とにより、I/Oメモリカード2の属性を選択するよう
に構成したので、端末装置1側からI/Oメモリカード
2の属性を設定することができる。
【0017】本発明の請求項5の発明においては、外部
から与えられる選択設定信号3により上記属性設定手段
2aの複数のブロック2a−1の内、メモリカード属性
を選択して、一時的に端末装置1側に上記I/Oメモリ
カード2をメモリカードとして認識させ、同時に端末装
置1と接続する信号を、通常のI/Oメモリカードとし
ての運用では端末装置1がアクセス出来ないI/Oメモ
リカード内素子を制御している内部信号に接続するよう
にしたので、端末装置1がメモリカードへのアクセスと
同じ手順で上記アクセス出来ないI/Oメモリカード内
素子にアクセスすることができ、記憶手段2cに格納さ
れたシステムを外部から容易に変更することができる。
【0018】本発明の請求項6の発明は、モデム属性、
LAN属性などのカード機能を使用しないとき、選択設
定信号3によりI/Oメモリカード2をメモリカードと
して運用するようにしたので、I/Oメモリカード2の
機能を有効に活用することができる。本発明の請求項7
の発明は、属性設定手段2aの複数のブロック2a−1
の内、メモリカード属性を選択することにより、一時的
に端末装置1側に対して上記I/Oメモリカード2をメ
モリカードとして認識させ、端末装置1側からメモリカ
ードに対する伝送手順と同じ手順でI/Oメモリカード
2の記憶手段2cに新たな情報を書き込むことにより、
I/Oメモリカード2の機能を書き換えるようにしたの
で、システムROMを交換することなく、I/Oメモリ
カード2の機能を容易に変更することができ、また、シ
ステムのバージョンアップに容易に対応することが可能
となる。
【0019】
【実施例】図2は本発明の実施例のI/Oメモリカード
のシステム構成を示す図であり、同図はモデム・カード
として使用される実施例を示しており、以下の説明にお
いては、モデム・カードでの実施例について説明する。
同図において、21はJEIDA/PCMCIAインタ
フェース(以下端末装置という)、22はI/Oメモリ
カードである。
【0020】I/Oメモリカード22において、221
はカード属性などを設定するカード・コンフィギュレー
ション・レジスタ・カード(以下CCR221という)
であり、CCR221は、カード・コンフィギュレーシ
ョン・オプション・レジスタ221a(以下CCOR2
21aという)、カード・コンフィギュレーション・ス
テイタス・レジスタ221b(以下CCSR221bと
いう)、カード・インフォメーション・ストラクチャ2
21c(以下CIS221cという)、アドレス・デコ
ーダ221dから構成されており、CIS221cに
は、モデムカード、メモリカードなど、自カード属性を
設定する複数のブロックが設けられ、後述する選択設定
信号231によりカード属性が設定される。
【0021】222はモデム部であり、モデム部222
は、マイクロプロセッサ222a、モデムLSI222
b、EEPROM222c、ランダム・アクセス・メモ
リ222d(以下RAMという)から構成されており、
マイクロプロセッサ222aはシステムROM(後述す
るEEPROM222c)の内容に応じたモデム機能な
どI/Oメモリカードとしての機能を実行する。モデム
LSI222bは、マイクロプロセッサ222aの指令
に基づき変調されたデータ信号の送受信を行い、また、
EEPROM222cには通信プロトコル、網制御手
順、変復調プログラムなどのシステム・プログラムが格
納されている。
【0022】また、223はアドレス・バス、224は
データ・バス、225,226はCCR221のアドレ
ス・バス、データ・バスとモデム部222のアドレス・
バス、データ・バスとを接続するゲート、227a,2
27bはオアゲート、228a,228bはアンドゲー
ト、229はライン・トランス、230はモジュラー・
プラグ、231はI/Oメモリカードの属性を選択する
選択設定信号であり、この信号により、前記したCIS
221cのブロックが選択されカード属性が定まる。
【0023】図3はCIS221cにおける自カード属
性を設定するブロックの一例を示す図であり、同図に示
すように、CIS221cの下位番地000〜0FFに
は、モデム属性を示すデバイス情報、製品のメーカ、製
品のバージョン等の製品情報などが格納され、また、上
位番地100〜1FFにはメモリカード属性を示すデバ
イス情報、製品情報等が格納されている。そして、前記
した設定選択信号231により図3の下位番地もしくは
上位番地が選択され、自カード属性が設定される。な
お、図3にはモデム属性、メモリカード属性を示す2つ
のブロックが示されているが、その他、例えば、LAN
属性などその他の属性を示す複数のブロックを設けるこ
とができる。
【0024】次に図2のI/Oメモリカードをモデムと
して動作させる場合について説明する。上記I/Oメモ
リカードをモデムとして動作させる場合には次の手順で
データ伝送を行う。なお、この場合には、選択設定信号
231はGNDレベルであり、I/Oメモリカード22
のカード属性としてはモデム・カード属性が選択されて
いる。 端末装置21側からI/Oメモリカード22のCI
S221cの内容を読み出し、端末装置21側はモデム
・カードであることを認識する。 端末装置21はCCOR221aにモデム・イネー
ブル信号を書き込むことにより、ゲート225を開きC
CR221のデータ・バス224およびアドレス・バス
223をモデム部222に接続する。 端末装置21側からモデム部222への制御信号に
応じて、マイクロプロセッサ222aはEEPROM2
22cに格納されている「システムROM内容」(通信
プロトコル、網制御手順、変復調プログラム)を読み出
し、実行する。なお、このとき、RAM222dは作業
用メモリとして使用される。 マイクロプロセッサ222aの指令に従い、モデム
LSI222bは変調されたデータ信号の送出/受信を
行い、モデムとしてのデータ通信を行う。
【0025】ここでI/Oメモリカード22の通信プロ
トコル等の改版を行うなどモデム部222のEEPRO
M222cの内容を書き換える場合には、次の手順によ
り行う。図4、図5はEEPROM222cの内容を書
き換える場合の処理を示すフローチャートであり、図
4、図5を参照してEEPROM222cの内容を書き
換える場合の処理について説明する。 選択設定信号231を+5Vに設定する(図4のス
テップS1)。 選択設定信号231はオアゲート227a,227
bを介してモデムLSI222bおよびEEPROM2
22cに与えられ、モデムLSI222bおよびEEP
ROM222cのチップ・セレクト端子*CSはハイレ
ベルとなり、そのバス出力はハイ・インピーダンス状態
(以下、HIGH−Z状態という)となる。
【0026】また、選択設定信号231はマイクロプロ
セッサ222aの選択設定信号検出端子に与えられ、マ
イクロプロセッサ222aは選択設定信号231がハイ
レベルになっていることを検出し(図4のステップS
2)、内部バスをHIGH−Z状態とする(図4のステ
ップS3)。さらに、リード信号*RD、ライト信号*
WRをハイレベルとしてディセーブル状態とし、RAM
222dへのCS信号をローレベルとし、RAM222
cを選択状態とする(図4のステップS4)。また、選
択設定信号231がハイレベルとなることにより、CI
S221cのA8端子がハイレベルとなり、カード属性
を定めるブロックの上位アドレス空間が選択される(図
4のステップS5)。
【0027】CIS221cの上位アドレス空間には、
前記したようにメモリカードとしての属性情報が格納さ
れており、このため、端末装置21側からI/Oメモリ
カード22のCIS221cの内容を読み出したとき、
端末装置21側はメモリカードが挿入されたと認識する
ようになる(図4のステップS6)。 上記したように、CIS221cのカード属性情報
がメモリカードとして設定されているので、端末装置2
1はその端末装置21内の記憶装置からI/Oメモリカ
ード22に対して、メモリカードへの伝送手順と同じ手
順で、修正・変更したいシステムROM内容を書き込む
(図5のステップS7)。
【0028】一方、I/Oメモリカード22のゲート2
26は選択設定信号231により開状態となっており、
端末装置21が書き込み信号*WRをローレベルとし、
アドレス・バス、データ・バスを介して、RAM222
dへの書き込みアドレスと、修正・変更したいシステム
ROM内容を送ってくると、アンドゲート228aの出
力がローレベルとなりRAM222dを書き込み可能状
態として、端末装置21から送られたシステムROMの
内容をゲート226を介してRAM222dに書き込む
(図5のステップS8)。 RAM222dの書き込みが終了したのち、選択設
定信号231をGNDに接続する(図5のステップS
9)。 I/Oメモリカード22のモデム部222に設けら
れたマイクロプロセッサ222aは選択設定信号231
が+5VからGNDレベルに変化したことを検出し(図
5のステップS10)、RAM222dに書き込まれた
内容をEEPROM222cに転送して書き込む(図5
のステップS11)。
【0029】なお、上記実施例においては、修正・変更
したいシステムROMの内容を一旦RAM222dに書
き込んだのちEEPROM222cに転送しているが、
RAM222dを経由せず、直接EEPROM222c
に書き込むこともできる。なお、この場合には、選択設
定信号231をGNDに接続したときに端末から見たカ
ード属性をフラッシュ・メモリとするように、CIS2
21bの情報を変更する必要がある。
【0030】図6はI/Oメモリカードにカード属性を
設定する選択設定信号を入力する実施例を示す図であ
り、図6(a)はI/Oメモリカードに設定スイッチを
設け、選択設定設定信号に入力する実施例を示し、
(b)はI/Oメモリカードのコネクタに選択設定信号
を割り付ける実施例を示している。同図(a)におい
て、31はI/Oメモリカード、31aは選択設定信号
を入力する設定スイッチ、31bは端末側接続端であ
る。
【0031】同図に示すように、設定スイッチ32aが
押されていないときには、選択設定信号は抵抗Rを介し
てGNDに接続され、また、設定スイッチ32aが押さ
れると、選択設定信号ラインは+5Vのラインに接続さ
れ、選択設定信号はハイレベルとなる。また、図(b)
において、31はI/Oメモリカード、31bは端末側
接続端、32はシステムROM変更用コネクタ、33は
通常の通信用コネクタ、34はモジュラー・プラグを示
している。
【0032】同図において、ハイレベルの選択設定信号
に入力するには、通常の通信用コネクタ33に換えて、
システムROM変更用コネクタ32をI/Oメモリカー
ドに接続する。これにより、選択設定信号ラインがI/
Oメモリカードの+5V端子に接続されハイレベルとな
る。なお、上記実施例においては、I/Oカードの外部
スイッチを操作したり、コネクタを取り替えてハイレベ
ルの選択設定信号を入力するようにしているが、CCR
221の特定のアドレスに選択設定信号を割りつけ、端
末装置21側から上記特定のアドレスをアクセスするこ
とにより、I/Oメモリカードの属性設定を行うように
構成することもできる。
【0033】
【発明の効果】以上説明したように、本発明において
は、属性設定手段にメモリカード属性、モデム属性、L
AN属性などのカード属性を設定する複数のブロックを
設け、外部から与えられる選択設定信号により、上記ブ
ロックを選択して、自カードのカード属性を設定できる
ように構成したので、I/Oメモリカードの属性を変更
することにより、あたかもメモリカードへのデータ転送
のように、I/OメモリカードのシステムROMの内容
を変更することかでき、I/Oカードの機能の変更、バ
ージョンアップを容易に行うことが可能となる。
【0034】このため、I/Oメモリカードのネットワ
ークシステムへの柔軟性が向上する。さらに、I/Oメ
モリカードをモデムカード等として使用しないときに
は、メモリカードとして使用することができるので、そ
の使用用途を増やすことができる。
【図面の簡単な説明】
【図1】本発明の原理ブロック図である。
【図2】本発明の実施例のシステム構成を示す図であ
る。
【図3】カード属性を設定するブロックの一例を示す図
である。
【図4】システムROMを書き換える処理を示すフロー
チャートである。
【図5】システムROMを書き換える処理を示すフロー
チャート(続き)である。
【図6】選択設定信号を入力する手段の実施例を示す図
である。
【図7】従来例を示す図である。
【符号の説明】
1 端末装置 2,22,31 I/Oメモリカード 2a 属性設定手段 2b 制御手段 2c 記憶手段 3,231 選択設定信号 21 JEIDA/PCMCIAインタ
フェース 221 CCR 221a CCOR 221b CCSR 221c CIS 221d アドレス・デコーダ 222 モデム部 222a マイクロプロセッサ 222b モデムLSI 222c EEPROM 222d RAM 223 アドレス・バス 224 データ・バス 225,226 ゲート 227a,227b オアゲート 228a,228b アンドゲート 229 ライン・トランス 230 モジュラー・プラグ 31a 設定スイッチ 31b 端末側接続端 31b 端末側接続端 32 システムROM変更用コネクタ 33 通信用コネクタ 34 モジュラー・プラグ

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 少なくとも、自カードのカード属性を設
    定する属性設定手段(2a)と、記憶手段(2c)と、記憶手段
    (2c)に書き込まれた情報に基づき属性設定手段(2a)によ
    り設定された属性に応じた処理を行う制御手段(2b)とを
    備えたI/Oメモリカード(2) において、 上記属性設定手段(2a)にメモリカード属性、モデム属
    性、LAN属性などのカード属性を設定する複数のブロ
    ック(2a-1)を設け、 外部から与えられる選択設定信号(3) により、上記ブロ
    ック(2a-1)を選択して、自カードのカード属性を設定で
    きるように構成したことを特徴とするI/Oメモリカー
    ド。
  2. 【請求項2】 I/Oメモリカード(2) に選択設定信号
    (3) を入力する設定スイッチを設け、設定スイッチをオ
    ン/オフすることにより、I/Oメモリカード(2) の属
    性を選択することを特徴とする請求項1のI/Oメモリ
    カード。
  3. 【請求項3】 I/Oメモリカード(2) の通信回線用コ
    ネクタにI/Oメモリカードの属性を選択する選択設定
    信号(3) を割りつけ、コネクタから選択設定信号を入力
    することにより、I/Oメモリカード(2) の属性を選択
    することを特徴とする請求項1のI/Oメモリカード。
  4. 【請求項4】 I/Oメモリカード(2) の特定のアドレ
    スにI/Oメモリカード(2) の属性を選択する選択設定
    信号(3) を割りつけ、上記アドレスを選択することによ
    り、I/Oメモリカード(2) の属性を選択することを特
    徴とする請求項1のI/Oメモリカード。
  5. 【請求項5】 少なくとも、自カードのカード属性を設
    定する属性設定手段(2a)と、記憶手段(2c)と、記憶手段
    (2c)に書き込まれた情報に基づき属性設定手段(2a)によ
    り設定された属性に応じた処理を行う制御手段(2b)とを
    備え、上記属性設定手段(2a)にメモリカード属性、モデ
    ム属性、LAN属性などのカード属性を設定する複数の
    ブロック(2a-1)を設けたI/Oメモリカード(2) におけ
    るカード内素子アクセス方法において、 外部から与えられる選択設定信号(3) により上記属性設
    定手段(2a)の複数のブロック(2a-1)の内、メモリカード
    属性を選択して、一時的に端末装置(1) 側に上記I/O
    メモリカード(2) をメモリカードとして認識させ、 同時に端末装置(1) と接続する信号を、通常のI/Oメ
    モリカードとしての運用では端末装置(1) がアクセス出
    来ないI/Oメモリカード内素子を制御している内部信
    号に接続することにより、端末装置(1) がメモリカード
    へのアクセスと同じ手順で上記アクセス出来ないI/O
    メモリカード内素子にアクセスすることを特徴とするI
    /Oメモリカード内素子アクセス方法。
  6. 【請求項6】 少なくとも、自カードのカード属性を設
    定する属性設定手段(2a)と、記憶手段(2c)と、記憶手段
    (2c)に書き込まれた情報に基づき属性設定手段(2a)によ
    り設定された属性に応じた処理を行う制御手段(2b)とを
    備え、上記属性設定手段(2a)にメモリカード属性、モデ
    ム属性などのカード属性を設定する複数のブロック(2a-
    1)を設けたI/Oメモリカード(2) の運用方法におい
    て、 モデム属性などのカード機能を使用しないとき、選択設
    定信号(3) によりI/Oメモリカード(2) をメモリカー
    ドとして運用することを特徴とするI/Oメモリカード
    の運用方法。
  7. 【請求項7】 少なくとも、自カードのカード属性を設
    定する属性設定手段(2a)と、記憶手段(2c)と、記憶手段
    (2c)に書き込まれた情報に基づき属性設定手段(2a)によ
    り設定された属性に応じた処理を行う制御手段(2b)とを
    備え、上記属性設定手段(2a)にメモリカード属性、モデ
    ム属性、LAN属性などのカード属性を設定する複数の
    ブロック(2a-1)を設けたI/Oメモリカード(2) の運用
    方法において、 外部信号から与えられる選択設定信号(3) により上記属
    性設定手段(2a)の複数のブロック(2a-1)の内、メモリカ
    ード属性を選択することにより、一時的に端末装置(1)
    側に対して上記I/Oメモリカード(2) をメモリカード
    として認識させ、 端末装置(1) 側からメモリカードに対する伝送手順と同
    じ手順でI/Oメモリカード(2) の記憶手段(2c)に新た
    な情報を書き込むことにより、I/Oメモリカード(2)
    の機能を書き換えるようにしたことを特徴とするI/O
    メモリカードの運用方法。
JP06355293A 1993-03-23 1993-03-23 I/oメモリカードのアクセス方法およびその運用方法 Expired - Fee Related JP3375669B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP06355293A JP3375669B2 (ja) 1993-03-23 1993-03-23 I/oメモリカードのアクセス方法およびその運用方法
EP94103678A EP0617369B1 (en) 1993-03-23 1994-03-10 I/O memory card and I/O memory card control method
DE69421737T DE69421737T2 (de) 1993-03-23 1994-03-10 Ein-Ausgabe-Speicherkarte und Ein-Ausgabe-Speicherkartensteuerungsverfahren
KR94005744A KR960016422B1 (en) 1993-03-23 1994-03-22 I/o memory card and i/o memory card control method
US08/855,653 US5761528A (en) 1993-03-23 1997-05-14 Multi-functions I/O memory card which changes the control program in response to function selection

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP06355293A JP3375669B2 (ja) 1993-03-23 1993-03-23 I/oメモリカードのアクセス方法およびその運用方法

Publications (2)

Publication Number Publication Date
JPH06274710A true JPH06274710A (ja) 1994-09-30
JP3375669B2 JP3375669B2 (ja) 2003-02-10

Family

ID=13232510

Family Applications (1)

Application Number Title Priority Date Filing Date
JP06355293A Expired - Fee Related JP3375669B2 (ja) 1993-03-23 1993-03-23 I/oメモリカードのアクセス方法およびその運用方法

Country Status (5)

Country Link
US (1) US5761528A (ja)
EP (1) EP0617369B1 (ja)
JP (1) JP3375669B2 (ja)
KR (1) KR960016422B1 (ja)
DE (1) DE69421737T2 (ja)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19509517C1 (de) * 1995-03-20 1996-10-10 Angewandte Digital Elektronik Vorrichtung, bestehend aus mindestens einem Kartenendgerät zur Übertragung von Energie zu einer Chipkarte und zum Datenaustausch mit der Chipkarte über elektromagnetische Wellen
EP0769746A1 (en) * 1995-10-20 1997-04-23 Symbios Logic Inc. Storage device and method accessing it
US5784633A (en) * 1996-03-12 1998-07-21 International Business Machines Corporation System for obtaining status data unrelated to user data path from a modem and providing control data to the modem without interrupting user data flow
JPH09259239A (ja) * 1996-03-25 1997-10-03 Toshiba Corp Icカード用携帯端末装置
JP2845839B2 (ja) * 1996-09-25 1999-01-13 静岡日本電気株式会社 無線選択呼出受信機
US6055593A (en) * 1996-12-31 2000-04-25 Intel Corporation Dual information structures for different electronic data storage card environments
US6259781B1 (en) 1997-08-06 2001-07-10 Siemens Information And Communication Networks, Inc. Generic distributed protocol converter
US6078967A (en) * 1998-02-25 2000-06-20 Hewlett-Packard Company System for upgrading functionality of a peripheral device utilizing a removable ROM having relocatable object code
FR2790324B1 (fr) * 1999-02-25 2001-12-28 St Microelectronics Sa Dispositif d'acces securise a des applications d'une carte a puce
DE19908285A1 (de) * 1999-02-26 2000-08-31 Orga Kartensysteme Gmbh Vorrichtung zum Laden einer Chipkarte mit Personalisierungsdaten
JP4517502B2 (ja) * 2000-12-12 2010-08-04 ソニー株式会社 Icカード、icカードシステムおよびデータ処理装置
JP4433311B2 (ja) * 2005-09-12 2010-03-17 ソニー株式会社 半導体記憶装置、電子機器及びモード設定方法
US7596651B2 (en) * 2007-05-29 2009-09-29 International Business Machines Corporation Multi-character adapter card
WO2009145518A2 (ko) * 2008-05-26 2009-12-03 에스케이텔레콤 주식회사 무선 통신 모듈을 추가한 메모리 카드 및 이를 사용하기 위한 단말기와 wpan 통신 모듈을 가진 메모리 카드 및 이를 사용한 wpan 통신 방법
EP3015995B1 (de) 2015-05-11 2017-03-08 dSPACE digital signal processing and control engineering GmbH Verfahren zum konfigurieren einer schnittstelleneinheit eines computersystems
KR101771504B1 (ko) 2015-06-15 2017-08-25 신한다이아몬드공업 주식회사 소음 및 응력 저감 구조를 구비한 쏘 블레이드

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3978455A (en) * 1974-09-09 1976-08-31 Gte Automatic Electric Laboratories Incorporated I/o structure for microprocessor implemented systems
JPS5957337A (ja) * 1982-06-04 1984-04-02 コンピユ−タ−ズ・インタ−ナシヨナル・インコ−ポレ−テツド ユニバ−サルコンピユ−タ−プリンタインタ−フエイス
JP2514954B2 (ja) * 1987-03-13 1996-07-10 三菱電機株式会社 Icカ−ド
US5210854A (en) * 1989-06-14 1993-05-11 Digital Equipment Corporation System for updating program stored in eeprom by storing new version into new location and updating second transfer vector to contain starting address of new version
US5161169A (en) * 1990-05-15 1992-11-03 Codex Corporation Dcd with reprogramming instructions contained in removable cartridge
US5335352A (en) * 1990-09-24 1994-08-02 Emc Corporation Reconfigurable, multi-function data storage system controller selectively operable as an input channel adapter and a data storage unit adapter
US5448710A (en) * 1991-02-26 1995-09-05 Hewlett-Packard Company Dynamically configurable interface cards with variable memory size
US5428813A (en) * 1991-06-11 1995-06-27 Alcatel Network Systems, Inc. Special function micro controller integrated circuit programmed to selectively perform one of at least two different and unrelated functions
US5261055A (en) * 1992-02-19 1993-11-09 Milsys, Ltd. Externally updatable ROM (EUROM)

Also Published As

Publication number Publication date
KR960016422B1 (en) 1996-12-11
DE69421737D1 (de) 1999-12-30
EP0617369A1 (en) 1994-09-28
JP3375669B2 (ja) 2003-02-10
DE69421737T2 (de) 2000-03-09
EP0617369B1 (en) 1999-11-24
US5761528A (en) 1998-06-02
KR940022268A (ko) 1994-10-20

Similar Documents

Publication Publication Date Title
JP3375669B2 (ja) I/oメモリカードのアクセス方法およびその運用方法
US5687346A (en) PC card and PC card system with dual port ram and switchable rewritable ROM
US7374108B2 (en) Write protection and use of erase tags in a single host multiple cards system
JPH05327582A (ja) 携帯電話機のプログラムメモリ書き替え方式
US7827370B2 (en) Partial permanent write protection of a memory card and partially permanently write protected memory card
JPH04315253A (ja) 電子機器
KR100921852B1 (ko) 전자 장치, 정보 처리 장치, 어댑터 장치 및 정보 교환 시스템
KR19990011955A (ko) Pci 브리지
JPS63206852A (ja) シングルチツプlsi
US6370642B1 (en) Programming the size of a broad-specific boot ROM
US7287098B2 (en) Control method and electronic device enabling recognition of functions installed in the electronic device
TW575829B (en) Semiconductor device and method for initializing interface card using serial EEPROM
US6684290B2 (en) Memory rewriting apparatus and method for memory mapping rewriting program to same address space
JP3718564B2 (ja) Icカード
CN111179996B (zh) 数据校准装置及其校准数据存写方法
JP2845839B2 (ja) 無線選択呼出受信機
JPH0417477B2 (ja)
US6789138B1 (en) Computer peripheral apparatus and a computer readable medium having a program for controlling the computer peripheral apparatus
US7082522B2 (en) Method and/or apparatus for implementing enhanced device identification
JP3912447B2 (ja) メモリシステムおよび外部不揮発メモリの使用方法
JP2001134543A (ja) 電子機器
CN112269564A (zh) 一种otp rom编程方法和系统
JP2597156Y2 (ja) 評価用マイクロコンピュータ
JPH05189584A (ja) マイクロコンピュータ
TWI406175B (zh) 記憶卡以及用於記憶卡之方法

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20020903

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20021119

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081129

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081129

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081129

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081129

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081129

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081129

Year of fee payment: 6

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081129

Year of fee payment: 6

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081129

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091129

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101129

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101129

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111129

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111129

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121129

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees