JPH06125350A - 折り返しテスタ及び通信ポートの検査方法 - Google Patents

折り返しテスタ及び通信ポートの検査方法

Info

Publication number
JPH06125350A
JPH06125350A JP5158476A JP15847693A JPH06125350A JP H06125350 A JPH06125350 A JP H06125350A JP 5158476 A JP5158476 A JP 5158476A JP 15847693 A JP15847693 A JP 15847693A JP H06125350 A JPH06125350 A JP H06125350A
Authority
JP
Japan
Prior art keywords
outbound
control signal
inbound
signal
connector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP5158476A
Other languages
English (en)
Other versions
JP2522897B2 (ja
Inventor
Roy A Bowcutt
アロンゾ ボウカット ロイ
Stephen M Igel
マーク イーゲル スティーヴン
Walter P Krapohl
プレスコット クラポウル ウォルター
Pankaj S Lunia
エス. ルニア パンカジ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPH06125350A publication Critical patent/JPH06125350A/ja
Application granted granted Critical
Publication of JP2522897B2 publication Critical patent/JP2522897B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2294Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by remote test
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Computer And Data Communications (AREA)

Abstract

(57)【要約】 【目的】 衝突検出ネットワークなどの複雑な通信ネッ
トワーク内の障害を分離する。 【構成】 折り返しプラグ300は小さなエンクロージ
ャを有し、AUIインタフェースでDTEに接続され
る。コネクタ321はプラグを通過する信号に対する接
点を有する。エンクロージャにはDTEからのアウトバ
ウンド制御信号を設定するモードスイッチで作動される
継電器322が設けられる。継電器322が第1の位置
にあると、インバウンドとアウトバウンドデータ信号は
ともに接続され、通常のデータ伝送中の媒体アクセスユ
ニットをシミュレートする。アウトバウンド制御信号に
よって第2の位置に設定されると、インバウンド制御信
号を送信して衝突を検査する以外に、アウトバウンド制
御ラインとネットワークインタフェース電源ラインの連
続性も検査する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ネットワーク上の電子
通信と有効な分離方法に係り、詳細には、システムの問
題の診断に関する。
【0002】
【従来の技術】イーサネットローカルエリアネットワー
ク(LAN)などの一般的な衝突検出ネットワークは、
コンピュータシステム、又は接続ユニットインタフェー
ス(AUI)と受信ケーブルを用いたトランシーバー又
は媒体アクセスユニット(MAU)に接続されるデータ
端末装置(DTE)を有する。MAUはイーサネット同
軸ケーブルバスに接続される。
【0003】ネットワーク内の通信障害は、付加コンピ
ュータシステムの問題、システムのバス(トランシーバ
ーと受信ケーブル)への接続に伴う問題、又はバスそれ
自体に伴う問題の結果として生じることがある。計算機
システムのエラーとして診断されるエラーはネットワー
ク内部の問題又はネットワーク接続の結果として起こる
ことが多い。このような問題の解決には過度の時間と費
用が費やされてきた。
【0004】多くの種類のネットワークにおいて、単に
バスからDTEを切断して、発信DTEデータをその所
有の入力データに戻ってルーティング(経路指定)する
ことによって、障害がDTEにあるか否かを判断するこ
とができる。このような従来の「折り返しテスト」方法
が、差動アウトバウンド及びインバウンドデータライン
(DO+/DO−、及びDI+/DI−)に沿ってデー
タ伝送を検査することによってDTEを診断するイーサ
ネットなどの衝突検出ネットワークとともに用いられて
きた。折り返し装置はAUIインタフェースに接続され
て、DTEの通常の送信及び受信動作をテストする。し
かしながら、この種の診断テストは不十分である。コン
ピュータシステムのイーサネット動作を完全に分離し且
つ確認するために、付加的検査が必要とされる。
【0005】診断テストは、単なる送信及び受信動作の
代わりにすべての共用されるイーサネット機能を検査す
る必要がある。さらにまた、イーサネットをパラダイム
として使用すると、このような機能はさらに、インバウ
ンド制御ラインに沿った衝突検出(CI+/CI−)、
アウトバウンド制御ライン上の連続性(CO+/CO
−)、及びDTEによって供給される電源(VPとV
c)の検査を含むことができる。従来の折り返しテスタ
はこれらの機能を検査せず、それゆえにより一層広範囲
のネットワーク検査に帰すべきコスト節減を実現するも
のではない。
【0006】
【発明が解決しようとする課題】本発明は、衝突検出ネ
ットワークなどの複雑な通信ネットワーク内の障害を分
離するための改良装置と方法を提供する。
【0007】
【課題を解決するための手段】本発明の第1の態様は、
内部を通過する少なくとも4つの信号を有する電子装置
の通信ポートの折り返しテスタであって、手に載るほど
の小さなエンクロージャと、上記ポートに物理的に接続
可能であるとともに、上記少なくとも4つの信号に対す
る接点を有する上記エンクロージャの内部の取り外し可
能な電気コネクタと、上記エンクロージャの内部に取り
付けられるとともに、第1と第2のスロー接点と中央接
点を有し、アウトバウンド制御信号に応答して第1の又
は第2のスロー接点に上記中央接点を選択的に結合する
ためのアウトバウンド制御信号を受け入れる制御接点を
有するスイッチング手段と、上記コネクタの第1と第2
の接点を上記第1と第2のスロー接点に接続し、また上
記コネクタの第3の接点を上記制御接点に接続するため
の上記エンクロージャ内部のワイヤリング手段であっ
て、上記装置からの上記アウトバウンド制御信号の第1
のモードに対して上記装置からの第1の信号を上記装置
に戻し、また上記アウトバウンド制御信号の第2のモー
ドに対して上記装置からの第2の信号を上記装置に戻
す、ワイヤリング手段と、を有する折り返しテスタであ
る。
【0008】本発明の第2の態様は、通常では少なくと
もインバウンド及びアウトバウンドデータ信号、ならび
にインバウンド及びアウトバウンド制御信号を通信イン
タフェースに伝送する電子装置に接続されるコネクタを
有する通信ポートの検査方法であって、(a)上記通信
インタフェースを上記ポートコネクタとの接続から絶つ
工程と、(b)上記アウトバウンド制御信号のモードに
応答して、通常では上記アウトバウンドデータ信号を搬
送するラインを上記インバウンドデータ信号及び上記イ
ンバウンド制御信号の何れかに選択的に結合するための
手段を有する取り外し可能な折り返しプラグを上記ポー
トコネクタに接続する工程と、(c)上記装置に上記ア
ウトバウンド制御信号の第1のモードを設定させ、さら
に通常は上記アウトバウンドデータ信号を搬送する上記
ラインに第1の事前選択済みテストデータを送信する工
程と、(d)その後、上記インバウンドデータ信号に対
する上記装置の第1の応答を監視し、上記ポートの第1
のモードが正確に作動するか否かを表示する工程と、
(e)上記装置にアウトバウンド制御信号の第2のモー
ドを設定させ、さらに通常では上記アウトバウンドデー
タ信号を搬送する上記ラインに事前選択済みテストデー
タを送信する工程と、(f)その後、上記インバウンド
制御信号に対する上記装置の第2の応答を監視し、上記
ポートの第2のモードが正確に作動するか否かを表示す
る工程と、(g)上記応答がエラー状態を表示する場合
のエラー表示を生成する工程と、を有する通信ポートの
検査方法である。
【0009】折り返し(ラップ)プラグは、単一且つ配
線機能よりはむしろネットワーク環境の多重機能をシミ
ュレートする。本発明による方法は、多重機能の包括
的、但し好都合な診断テストを実行し、一方、MAUは
ネットワークから切断される。これによって、コンピュ
ータシステムがネットワーク関連エラーを導くことなく
すべてのネットワーク機能を行使し且つ検査することが
可能となる。
【0010】本発明による折り返しプラグは人の手のひ
らに載るほどの小さなエンクロージャを有する。この装
置はAUIインタフェースでDTEに接続される。コネ
クタはこの装置を通過する信号に対する接点を有する。
エンクロージャはまた、DTEからのアウトバウンド制
御信号を設定するモードスイッチによって作動されるス
イッチング手段を有する。モードスイッチは、従来の方
法でシステムのバックプレーンバスに接続される通信ア
ダプタカード上に配置される。スイッチング手段が第1
の位置にあると、インバウンド及びアウトバウンドデー
タ信号はともに接続されて、通常のデータ伝送中にMA
Uをシミュレートする。アウトバウンド制御信号がスイ
ッチング手段を第2の位置に設定すると、この装置はイ
ンバウンド制御信号を送信することによって衝突を検査
するだけでなく、アウトバウンド制御ラインとネットワ
ークインタフェースの電源ラインの連続性もさらに検査
する。
【0011】
【実施例】図1は、イーサネットプロトコルに従って作
動する従来の通信ネットワーク100を示す。ネットワ
ーク100は、多数の計算機システム又は同軸ケーブル
バス150に接続されるようなデータ端末装置(DT
E)110を有する。DTE110はデータを送信し、
接続ユニットインタフェース(AUI)120を介して
トランシーバー又はAUIケーブル130に沿って信号
を制御する(表1を参照)。データ伝送中に、データは
DTE110からアウトバウンド差動データ対(DO+
/DO−)上のトランシーバー又は媒体アクセスユニッ
ト(MAU)140に送信される。MAU140はイー
サネットケーブルバス150上のDO+/DO−ピンか
らのデータを配置する。MAU140は同時に、ケーブ
ル130上の信号を聴取して、インバウンド差動データ
対(DI+/DI−)上で受信されたこのデータを送信
する。出力データがDTE110の入力データに等しい
場合、これはDTE110に対して、MAU140が正
確に送信中であることの確認を行なう。この操作の段階
では、何の衝突も生じなかった。データ伝送は、全体の
フレームが完了するまで続けて行なわれる。
【0012】 表1: AUIピン定義 名 称 機 能 *DO+/DO− データアウト−−差動信号ペアを送信 (これらのアウトバウンドデータラインは DTEからMAUへの送信に使用される) *DI+/DI− データイン−−差動信号ペアを受信 (これらのインバウンドデータラインは MAUからDTEへの送信に使用される) *CO+/CO− 制御アウト−−DTEからMAUへの 差動信号ペアを制御 (これらのアウトバウンド制御ラインは DTEがコマンドをMAUに送信するのに 使用される。注意:これらの信号の使用は 任意であり、多くのイーサネット実施例は これらの信号を実施しない。) *CI+/CI− 制御イン−−MAUからDTEへの 差動信号ペアを制御 (これらのインバウンド制御ラインはイーサ ネットネットワーク上の衝突の存在を指示する ために使用される。これらライン上の信号は MAUからDTEへ送信される。) *VP MAUからDTEへ供給される12ボルト電源 *Vc VPの0ボルト復帰
【0013】送信及び受信操作の他に、衝突検出は他の
一般的イーサネット機能である。図2は、衝突検出用の
簡略化イーサネットプロトコル200のフローチャート
を示す。ブロック210では、図1のDTE110はD
O+/DO−ピン上にデータを送信する。1以上のMA
U140が同時にバス150上で送信する場合に衝突が
生じる。MAU140がバス150上で衝突を検出する
と、MAU140は、信号をインバウンド制御ライン
(CI+/CI−)に送信することによってDTE11
0に対してこの衝突を指示することになる。DTE11
0がブロック220で衝突信号を検出すると、ブロック
250で送信は失敗する。衝突がない場合、DTE11
0はブロック230でデータ伝送が完了したかどうかを
検査する。フレームが完全に伝送されないと、DTE1
10は別の衝突を検査する。この処理はブロック240
でフレームが完了されるまで続けて行なわれる。
【0014】図3は本発明による取り外し可能折り返し
プラグ300を示している。折り返しプラグは3つの主
要セクション、即ち、上部表面310、中間表面32
0、及び底部表面330、を有する。上部表面310と
底部表面330から構成されるエンクロージャは手に載
るほどの小さなものである。面310と330の幅と長
さは約2インチ(50.8mm)である。これらの面を
構築するのに用いられる材料はプラスチックである。エ
ンクロージャの内部には、取り外し可能な電気コネクタ
321に結合される印刷回路カードである中間表面32
0がある。この実施例中で使用されるコネクタ321
は、DTE110のAUIインタフェース120と互換
性のある従来の15ピンのD−シェルである。PCカー
ド320はさらに、図4に関連して述べられる電気構成
要素を装着する。これらの小型電気構成要素は適切なコ
ネクタピン321に結合される。テスト動作中に、デバ
イス300は図4に示されるようにAUIインタフェー
ス120でDTE110に接続される。
【0015】図4は、コンピュータシステム又はDTE
110の内部にある通信アダプタカード400を示して
おり、これは従来の方法でシステムのバックプレーンバ
ス111に接続される。システムバスインタフェース4
10、マイクロプロセッサ420、メモリチップ43
0、及び汎用レジスタ450を有する標準インタフェー
ス構成要素を用いて、DTE110からのデータ及び制
御信号はイーサネットコントローラ440を介してシリ
アライザ460と変圧器465に伝送される。FET4
70は、折り返しプラグ300で継電器(リレー)32
2を作動するアウトバウンド制御信号(CO+/CO
−)を設定するモードスイッチとして使用される。変圧
器465とトランジスタ470からのデータ及び制御信
号はIEEE802.3規格で指定されるようなAUI
コネクタ120に配線(ワイヤード)される。デバイス
300はそれゆえに、これらの信号を受信し、イーサネ
ット環境のネットワーク機能をシミュレートすることに
よってMAU140を置換する。
【0016】図4はまた、折り返しプラグ300の内部
接続を示している。継電器322はDPDTスイッチと
して作動する。継電器322の1スローはインバウンド
データ信号、DI+/DI−、を搬送するコネクタ接点
321に結合される。継電器322の中央接点はアウト
バウンドデータ信号、DO+/DO−、に結合される。
継電器322の第2のスローはインバウンド制御信号、
CI+/CI−、に結合される。継電器322のコイル
又は制御手段はアウトバウンド制御信号、CO+/CO
−、に接続される。構成要素323(レジスタ、コンデ
ンサ、及びダイオード)は従来の方法で継電器コイル3
22を通電又は電流停止するサージから継電器322を
保護するように接続される。デバイス322をスイッチ
することによって、折り返しプラグ300がその多重モ
ードで作動することが可能になる。
【0017】図5は折り返しプラグ300によって利用
されるテストシーケンスを詳述するフローチャート50
0を示している。シーケンス500はシステム110に
格納される診断プログラムによって実行される。この実
施例では、システムメニュー(図示せず)が表示され
て、他の一般的な操作機能と同様にブロック505の折
り返しテストを選択するオプションをユーザに提供す
る。ユーザは次に、ブロック510の折り返しテストを
選択することができる。折り返しテストが選択される
と、システムはブロック520の診断折り返しプログラ
ムを開始する。折り返しテストを実行するために使用さ
れるソフトウェアは、2つの異なるモードの間でトラン
ジスタ470をスイッチする。モードスイッチ470
は、折り返しプラグ300の継電器322を作動するC
O+/CO−ラインを設定する。
【0018】折り返しプラグ300は2つのモードを有
する。第1のモードによって、ユーザは通常の送信及び
受信動作を検査することができる。このテストに対して
折り返しプラグ300を設定するために、DTE110
はAUIインタフェース120のCO+及びCO−間の
開接続を行なう必要がある。これはブロック525で示
されるように、FET470を開くことによって達成さ
れる。開接続によって継電器322は第1の位置に設定
され、その結果、DO+/DO−及びDI+/DI−ラ
インとが接続されることになる。従って、DTE110
がDOでデータを伝送すると、DIでデータを受信す
る。これらの信号の折り返し(ラッピング)はMAU1
40の通常のトランジット(通過)動作をシミュレート
し、ブロック530でデータラインが正確に機能してい
ることを検査する。このモードは、ブロック540でD
I上のデータをDO上で送信されたものと比較すること
によって終了される。データが等しくない場合、プログ
ラムはブロック565でコンピュータスクリーン上に
「テスト失敗」を表示し、ブロック505のシステムメ
ニューに戻ってユーザをループする。
【0019】データが一致すると、DTE110がAU
Iインタフェース120のCO+及びCO−の間で閉接
続を行なう際に第2のモードが開始する。これはブロッ
ク545で示されるように、FET470を閉じること
によって達成される。閉接続によって継電器322は第
2の位置に設定され、ブロック555でDO信号はCI
ラインに戻されることになる。信号がCIライン上に戻
されると、DTE110はそれを衝突として解釈する必
要がある。折り返しテストは、DTE110がブロック
560で衝突を解釈するか否かを見るために検査する。
衝突が検出されると、プログラムはブロック570で
「テスト成功」を表示し、ブロック505のシステムメ
ニューに戻ってユーザをループする。衝突が検出されな
いと、プログラムはブロック565で「テスト失敗」を
表示し、ブロック505のシステムメニューに戻ってユ
ーザをループする。
【0020】この第2のモードは、CIラインを検査す
るだけでなく、DTE110によって付与される電源と
CO差動ペアの連続性もまた検査する。衝突検査中に、
折り返しプラグ300はDTE110によって供給され
る12ボルトを使用する。従って、衝突検査が成功する
と、電源と接地信号はまた、AUIインタフェース12
0上で検査される。CO+/CO−ラインの連続性は継
電器322のスイッチングを介して検査される。DTE
110によって供給される電源がないと、継電器322
はスイッチしない。このように、検査シーケンス500
はブロック565でディスプレイスクリーン上に「テス
ト失敗」を表示することになる。
【0021】
【発明の効果】本発明は上記のように構成されているの
で、衝突検出ネットワークなどの複雑な通信ネットワー
ク内の障害を分離することができる。
【図面の簡単な説明】
【図1】本発明の環境としての役割をする一般的な通信
ネットワークのブロック図である。
【図2】図1のネットワークの簡略化プロトコルのフロ
ーチャートである。
【図3】本発明による折り返しプラグの分解斜視図であ
る。
【図4】図1のDTEの共動構成要素を伴った図3の折
り返しプラグの回路設計を示す図である。
【図5】図4の装置によって実行されるテストシーケン
スのフローチャートである。
【符号の説明】 110 DTE 300 折り返しプラグ 321 コネクタピン 322 継電器 420 マイクロプロセッサ 430 メモリチップ 440 イーサネットコントローラ 460 シリアライザ 465 変圧器 470 FET
フロントページの続き (72)発明者 スティーヴン マーク イーゲル アメリカ合衆国55904、ミネソタ州ロチェ スター、セブンティーンハーフストリート サウスイースト 709 (72)発明者 ウォルター プレスコット クラポウル アメリカ合衆国55904、ミネソタ州ロチェ スター、エイティーンハーフストリート サウスイースト 511 (72)発明者 パンカジ エス. ルニア アメリカ合衆国55901、ミネソタ州ロチェ スター、アパートメント ビー303、フォ ーティーファーストストリート ノースウ エスト 836

Claims (9)

    【特許請求の範囲】
  1. 【請求項1】 内部を通過する少なくとも4つの信号を
    有する電子装置の通信ポートの折り返しテスタであっ
    て、 手に載るほどの小さなエンクロージャと、 前記ポートに物理的に接続可能であるとともに、前記少
    なくとも4つの信号に対する接点を有する前記エンクロ
    ージャの内部の取り外し可能な電気コネクタと、 前記エンクロージャの内部に取り付けられるとともに、
    第1と第2のスロー接点と中央接点を有し、アウトバウ
    ンド制御信号に応答して第1の又は第2のスロー接点に
    前記中央接点を選択的に結合するためのアウトバウンド
    制御信号を受け入れる制御接点を有するスイッチング手
    段と、 前記コネクタの第1と第2の接点を前記第1と第2のス
    ロー接点に接続し、また前記コネクタの第3の接点を前
    記制御接点に接続するための前記エンクロージャ内部の
    ワイヤリング手段であって、前記装置からの前記アウト
    バウンド制御信号の第1のモードに対して前記装置から
    の第1の信号を前記装置に戻し、また前記アウトバウン
    ド制御信号の第2のモードに対して前記装置からの第2
    の信号を前記装置に戻す、ワイヤリング手段と、 を有する折り返しテスタ。
  2. 【請求項2】 前記4つの信号はイーサネット通信プロ
    トコルを実行する請求項1記載の折り返しテスタ。
  3. 【請求項3】 前記スイッチング手段は継電器である請
    求項1記載の折り返しテスタ。
  4. 【請求項4】 前記コネクタは前記通信ポートからの電
    源ラインをさらに搬送する請求項1記載の折り返しテス
    タ。
  5. 【請求項5】 前記エンクロージャは上部及び底部表面
    を有する請求項1記載の折り返しテスタ。
  6. 【請求項6】 通常では少なくともインバウンド及びア
    ウトバウンドデータ信号ならびにインバウンド及びアウ
    トバウンド制御信号を通信インタフェースに伝送する電
    子装置に接続されるコネクタを有する通信ポートの検査
    方法であって、 (a)前記通信インタフェースを前記ポートコネクタと
    の接続から絶つ工程と、 (b)前記アウトバウンド制御信号のモードに応答し
    て、通常では前記アウトバウンドデータ信号を搬送する
    ラインを前記インバウンドデータ信号及び前記インバウ
    ンド制御信号の何れかに選択的に結合するための手段を
    有する取り外し可能な折り返しプラグを前記ポートコネ
    クタに接続する工程と、 (c)前記装置に前記アウトバウンド制御信号の第1の
    モードを設定させ、さらに通常は前記アウトバウンドデ
    ータ信号を搬送する前記ラインに第1の事前選択済みテ
    ストデータを送信する工程と、 (d)その後、前記インバウンドデータ信号に対する前
    記装置の第1の応答を監視し、前記ポートの第1のモー
    ドが正確に作動するか否かを表示する工程と、 (e)前記装置にアウトバウンド制御信号の第2のモー
    ドを設定させ、さらに通常では前記アウトバウンドデー
    タ信号を搬送する前記ラインに事前選択済みテストデー
    タを送信する工程と、 (f)その後、前記インバウンド制御信号に対する前記
    装置の第2の応答を監視し、前記ポートの第2のモード
    が正確に作動するか否かを表示する工程と、 (g)前記応答がエラー状態を表示する場合のエラー表
    示を生成する工程と、 を有する通信ポートの検査方法。
  7. 【請求項7】 前記通信ポートはイーサネット通信プロ
    トコルを使用する請求項6記載の通信ポートの検査方
    法。
  8. 【請求項8】 前記工程(c)及び(e)は、モード変
    化のために内部スイッチング手段をスローすることを有
    する請求項6記載の通信ポートの検査方法。
  9. 【請求項9】 前記アウトバウンド制御信号の連続性と
    システムによって供給される電源を監視する工程をさら
    に有する請求項6記載の通信ポートの検査方法。
JP5158476A 1992-08-25 1993-06-29 通信ポ―トのテスト方法 Expired - Lifetime JP2522897B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US935072 1992-08-25
US07/935,072 US5450416A (en) 1992-08-25 1992-08-25 Apparatus and method for testing multifunction communications networks

Publications (2)

Publication Number Publication Date
JPH06125350A true JPH06125350A (ja) 1994-05-06
JP2522897B2 JP2522897B2 (ja) 1996-08-07

Family

ID=25466551

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5158476A Expired - Lifetime JP2522897B2 (ja) 1992-08-25 1993-06-29 通信ポ―トのテスト方法

Country Status (2)

Country Link
US (1) US5450416A (ja)
JP (1) JP2522897B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5805571A (en) * 1996-03-19 1998-09-08 Zwan; Bryan J. Dynamic communication line analyzer apparatus and method
US7062696B2 (en) * 2000-01-14 2006-06-13 National Semiconductor Algorithmic test pattern generator, with built-in-self-test (BIST) capabilities, for functional testing of a circuit
SE0301834D0 (sv) * 2003-06-24 2003-06-24 Infineon Technologies Ag Method and arrangement for detecting a collision in a communication network
US20080239082A1 (en) * 2007-03-29 2008-10-02 Analogix Semiconductor, Inc. HDMI format video pattern and audio frequencies generator for field test and built-in self test
US10666540B2 (en) * 2017-07-17 2020-05-26 International Business Machines Corporation Dynamic time-domain reflectometry analysis for field replaceable unit isolation in a running system

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59500745A (ja) * 1983-03-25 1984-04-26 ワ−ド・マ−ビン・ダブリュ 伝送リンク試験用のデ−タ・モニタリング・コネクタ及び該コネクタの使用方法
JPS62501534A (ja) * 1985-01-25 1987-06-18 エヌ・シ−・ア−ル・コ−ポレ−ション デ−タ通信システム監視用ボ−タブル・テスト装置
JPH0234071A (ja) * 1988-06-20 1990-02-05 Internatl Business Mach Corp <Ibm> ポート・テスト装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4941907B1 (ja) * 1969-05-13 1974-11-12
US4424421A (en) * 1981-10-23 1984-01-03 Lynch Communication Systems, Inc. Apparatus for testing subscriber carrier systems
US4766591A (en) * 1987-03-12 1988-08-23 Eastman Kodak Company Random multiple-access communication system
US4943993A (en) * 1988-02-17 1990-07-24 Fore Don C Cable pair tester
US4989202A (en) * 1988-10-14 1991-01-29 Harris Corporation ISDN testing device and method
US4998069A (en) * 1989-03-31 1991-03-05 Tandem Computers Incorporated Loopback tester for testing field replaceable units
US4998240A (en) * 1989-08-15 1991-03-05 C & P Of Virginia Method of and system for remote testing of integrated services digital networks
US5189663A (en) * 1989-08-15 1993-02-23 C & P Of Virginia Method of and system for remote testing and reporting of ISDN line conditions
US5148435A (en) * 1990-05-03 1992-09-15 Universal Data Systems, Inc. Testable modem and data communications network
US5218307A (en) * 1990-11-02 1993-06-08 Alcan Aluminum Corporation Fault detection circuit and method for testing a multiple conductor cable having a shield

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59500745A (ja) * 1983-03-25 1984-04-26 ワ−ド・マ−ビン・ダブリュ 伝送リンク試験用のデ−タ・モニタリング・コネクタ及び該コネクタの使用方法
JPS62501534A (ja) * 1985-01-25 1987-06-18 エヌ・シ−・ア−ル・コ−ポレ−ション デ−タ通信システム監視用ボ−タブル・テスト装置
JPH0234071A (ja) * 1988-06-20 1990-02-05 Internatl Business Mach Corp <Ibm> ポート・テスト装置

Also Published As

Publication number Publication date
US5450416A (en) 1995-09-12
JP2522897B2 (ja) 1996-08-07

Similar Documents

Publication Publication Date Title
US6856138B2 (en) Time-domain reflectometer for testing terminated network cable
US6912606B2 (en) Generic serial bus architecture
EP0144496B1 (en) Method and apparatus for testing for wiring fault in a network
JP2522897B2 (ja) 通信ポ―トのテスト方法
US5586111A (en) In-line test switch for communications network
US5896415A (en) Device for out-of-band transmission on computer peripheral
CN211375588U (zh) 一种多调试接口切换电路
US6628619B1 (en) Automatic transmit-receive path configuration for a network tester
CN216851939U (zh) 引脚信号处理装置及引脚信号处理电路
JP3023852B2 (ja) 回線診断制御方式
JP3472891B2 (ja) 制御通信システム
JPS5819616Y2 (ja) デ−タ伝送路試験器
JPH04107036A (ja) 通信プロトコル適合性検査装置
JP2508580B2 (ja) バス終端制御システム
JP2005024402A (ja) 通信機能付きケーブルチェッカ
KR910005333B1 (ko) 가입자 시험장치의 제어회로
JP2000174848A (ja) 通信制御装置
JPH01226022A (ja) 入出力インタフェース回路の折返し診断回路
CN118041843A (zh) 一种可堆叠的poe交换机测试系统及方法
JP2002011927A (ja) 画像形成装置およびオプション機器ならびに配線異常検出方法
Cohen Testing the subscriber interface to the ARINC 629 current mode bus
JPH07111488A (ja) 並列入出力信号線の検査装置
JPH05102891A (ja) 伝送装置の試験方式
JPH02104052A (ja) ループチェック装置
JPH01146276A (ja) 信号伝送用ケーブルの接続確認方法