JPH06102534A - 薄膜トランジスタアレイ - Google Patents
薄膜トランジスタアレイInfo
- Publication number
- JPH06102534A JPH06102534A JP25096492A JP25096492A JPH06102534A JP H06102534 A JPH06102534 A JP H06102534A JP 25096492 A JP25096492 A JP 25096492A JP 25096492 A JP25096492 A JP 25096492A JP H06102534 A JPH06102534 A JP H06102534A
- Authority
- JP
- Japan
- Prior art keywords
- film
- liquid crystal
- layer
- film transistor
- thin film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133308—Support structures for LCD panels, e.g. frames or bezels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133374—Constructional arrangements; Manufacturing methods for displaying permanent signs or marks
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
(57)【要約】
【目的】アクティブマトリクス液晶表示パネルの型名、
ロット番号、製造番号などの管理記号を工程数を増やす
こと無く表示すること。 【構成】最初のパターニング工程で形成されたCr管理
記号NOをゲート絶縁膜GIで覆い、ソース、ドレイン
電極となる別層のCrエッチング時に一緒に除去されな
いようにする。管理記号はXYプロッタを利用してフォ
トレジストRST上に描くことによって、パネル1枚ご
とに異なる記号を簡単に形成できるようにする。
ロット番号、製造番号などの管理記号を工程数を増やす
こと無く表示すること。 【構成】最初のパターニング工程で形成されたCr管理
記号NOをゲート絶縁膜GIで覆い、ソース、ドレイン
電極となる別層のCrエッチング時に一緒に除去されな
いようにする。管理記号はXYプロッタを利用してフォ
トレジストRST上に描くことによって、パネル1枚ご
とに異なる記号を簡単に形成できるようにする。
Description
【0001】
【産業上の利用分野】本発明は、薄膜トランジスタアレ
イに係り、特に、薄膜トランジスタ等を使用したアクテ
ィブ・マトリクス方式の液晶表示装置に関する。
イに係り、特に、薄膜トランジスタ等を使用したアクテ
ィブ・マトリクス方式の液晶表示装置に関する。
【0002】
【従来の技術】アクティブ・マトリクス方式の液晶表示
装置は、マトリクス状に配列された複数の画素電極のそ
れぞれに対応して非線形素子(スイッチング素子)を設
けたものである。各画素における液晶は理論的には常時
駆動(デューティ比 1.0)されているので、時分割駆動
方式を採用している、いわゆる単純マトリクス方式と比
べてアクティブ方式はコントラストが良く、特にカラー
液晶表示装置では欠かせない技術となりつつある。スイ
ッチング素子として代表的なものとしては薄膜トランジ
スタ(TFT)がある。
装置は、マトリクス状に配列された複数の画素電極のそ
れぞれに対応して非線形素子(スイッチング素子)を設
けたものである。各画素における液晶は理論的には常時
駆動(デューティ比 1.0)されているので、時分割駆動
方式を採用している、いわゆる単純マトリクス方式と比
べてアクティブ方式はコントラストが良く、特にカラー
液晶表示装置では欠かせない技術となりつつある。スイ
ッチング素子として代表的なものとしては薄膜トランジ
スタ(TFT)がある。
【0003】なお、薄膜トランジスタを使用したアクテ
ィブ・マトリクス方式の液晶表示装置は、例えば特開昭
63−309921号公報や、「冗長構成を採用した1
2.5型アクティブ・マトリクス方式カラー液晶ディスプ
レイ」、日経エレクトロニクス、頁193〜210、1986年12
月15日、日経マグロウヒル社発行、で知られている。
ィブ・マトリクス方式の液晶表示装置は、例えば特開昭
63−309921号公報や、「冗長構成を採用した1
2.5型アクティブ・マトリクス方式カラー液晶ディスプ
レイ」、日経エレクトロニクス、頁193〜210、1986年12
月15日、日経マグロウヒル社発行、で知られている。
【0004】
【発明が解決しようとする課題】液晶表示装置等では表
示パネルに、型名、ロット番号、製造番号等の管理番号
を表示しておくと、製造中の管理や出荷後の管理等に便
利である。
示パネルに、型名、ロット番号、製造番号等の管理番号
を表示しておくと、製造中の管理や出荷後の管理等に便
利である。
【0005】通常の半導体や液晶表示デバイスでは、写
真処理により各層のパターンを形成するとき、それにあ
わせて製品の型名をパターニングしている。しかし、ロ
ットごとや個々の製品ごとに管理番号を付けようとした
ら、その度に写真処理用のマスクを作成したり、交換し
なければならず現実的ではない。
真処理により各層のパターンを形成するとき、それにあ
わせて製品の型名をパターニングしている。しかし、ロ
ットごとや個々の製品ごとに管理番号を付けようとした
ら、その度に写真処理用のマスクを作成したり、交換し
なければならず現実的ではない。
【0006】本発明の一つの目的は製品の管理記号を表
示した薄膜トランジスタアレイを提供することにある。
示した薄膜トランジスタアレイを提供することにある。
【0007】本発明の他の目的は製品の管理記号を個々
の製品ごとに表示できる薄膜トランジスタアレイを提供
することにある。
の製品ごとに表示できる薄膜トランジスタアレイを提供
することにある。
【0008】
【課題を解決するための手段】本発明の一実施例によれ
ば、最初のパターン形成工程であるCr外部接続端子形
成の際、同時に製造番号管理パターンを形成し、この管
理パターンをゲート絶縁層で覆った薄膜トランジスタア
レイが提供される。
ば、最初のパターン形成工程であるCr外部接続端子形
成の際、同時に製造番号管理パターンを形成し、この管
理パターンをゲート絶縁層で覆った薄膜トランジスタア
レイが提供される。
【0009】
【作用】管理パターンをゲート絶縁膜で覆っているた
め、あとのソース、ドレインCr膜のエッチング時に一
緒に除去されるしまうことが無くなり、またそのために
工程数が増えることも無い。
め、あとのソース、ドレインCr膜のエッチング時に一
緒に除去されるしまうことが無くなり、またそのために
工程数が増えることも無い。
【0010】
【実施例】本発明、本発明の更に他の目的及び本発明の
更に他の特徴は図面を参照した以下の説明から明らかと
なるであろう。
更に他の特徴は図面を参照した以下の説明から明らかと
なるであろう。
【0011】《アクティブ・マトリクス液晶表示装置》
以下、アクティブ・マトリクス方式のカラー液晶表示
装置にこの発明を適用した実施例を説明する。なお、以
下説明する図面で、同一機能を有するものは同一符号を
付け、その繰り返しの説明は省略する。
以下、アクティブ・マトリクス方式のカラー液晶表示
装置にこの発明を適用した実施例を説明する。なお、以
下説明する図面で、同一機能を有するものは同一符号を
付け、その繰り返しの説明は省略する。
【0012】《マトリクス部の概要》図2はこの発明が
適用されるアクティブ・マトリクス方式カラー液晶表示
装置の一画素とその周辺を示す平面図、図3は図2の3
−3切断線における断面を示す図、図4は図2の4−4
切断線における断面図である。
適用されるアクティブ・マトリクス方式カラー液晶表示
装置の一画素とその周辺を示す平面図、図3は図2の3
−3切断線における断面を示す図、図4は図2の4−4
切断線における断面図である。
【0013】図2に示すように、各画素は隣接する2本
の走査信号線(ゲート信号線または水平信号線)GL
と、隣接する2本の映像信号線(ドレイン信号線または
垂直信号線)DLとの交差領域内(4本の信号線で囲ま
れた領域内)に配置されている。各画素は薄膜トランジ
スタTFT、透明画素電極ITO1および保持容量素子
Caddを含む。走査信号線GLは図では左右方向に延在
し、上下方向に複数本配置されている。映像信号線DL
は上下方向に延在し、左右方向に複数本配置されてい
る。
の走査信号線(ゲート信号線または水平信号線)GL
と、隣接する2本の映像信号線(ドレイン信号線または
垂直信号線)DLとの交差領域内(4本の信号線で囲ま
れた領域内)に配置されている。各画素は薄膜トランジ
スタTFT、透明画素電極ITO1および保持容量素子
Caddを含む。走査信号線GLは図では左右方向に延在
し、上下方向に複数本配置されている。映像信号線DL
は上下方向に延在し、左右方向に複数本配置されてい
る。
【0014】図3に示すように、液晶層LCを基準にし
て下部透明ガラス基板SUB1側には薄膜トランジスタ
TFTおよび透明画素電極ITO1が形成され、上部透
明ガラス基板SUB2側にはカラーフィルタFIL、遮
光用ブラックマトリクスパターンBMが形成されてい
る。透明ガラス基板SUB1、SUB2の両面にはディ
ップ処理等によって形成された酸化シリコン膜SIOが
設けられている。
て下部透明ガラス基板SUB1側には薄膜トランジスタ
TFTおよび透明画素電極ITO1が形成され、上部透
明ガラス基板SUB2側にはカラーフィルタFIL、遮
光用ブラックマトリクスパターンBMが形成されてい
る。透明ガラス基板SUB1、SUB2の両面にはディ
ップ処理等によって形成された酸化シリコン膜SIOが
設けられている。
【0015】上部透明ガラス基板SUB2の内側(液晶
LC側)の表面には、遮光膜BM、カラーフィルタFI
L、保護膜PSV2、共通透明画素電極ITO2(CO
M)および上部配向膜ORI2が順次積層して設けられ
ている。
LC側)の表面には、遮光膜BM、カラーフィルタFI
L、保護膜PSV2、共通透明画素電極ITO2(CO
M)および上部配向膜ORI2が順次積層して設けられ
ている。
【0016】《マトリクス周辺の概要》図5は上下のガ
ラス基板SUB1,SUB2を含む表示パネルPNLの
マトリクス(AR)周辺の要部平面を、図6はその周辺
部を更に誇張した平面を、図7は図5及び図6のパネル
左上角部に対応するシール部SL付近の拡大平面を示す
図である。また、図8は図3の断面を中央にして、左側
に図7の8a−8a切断線における断面を、右側に映像
信号駆動回路が接続されるべき外部接続端子DTM付近
の断面を示す図である。同様に図9は、左側に走査回路
が接続されるべき外部接続端子GTM付近の断面を、右
側に外部接続端子が無いところのシール部付近の断面を
示す図である。
ラス基板SUB1,SUB2を含む表示パネルPNLの
マトリクス(AR)周辺の要部平面を、図6はその周辺
部を更に誇張した平面を、図7は図5及び図6のパネル
左上角部に対応するシール部SL付近の拡大平面を示す
図である。また、図8は図3の断面を中央にして、左側
に図7の8a−8a切断線における断面を、右側に映像
信号駆動回路が接続されるべき外部接続端子DTM付近
の断面を示す図である。同様に図9は、左側に走査回路
が接続されるべき外部接続端子GTM付近の断面を、右
側に外部接続端子が無いところのシール部付近の断面を
示す図である。
【0017】このパネルの製造では、小さいサイズであ
ればスループット向上のため1枚のガラス基板で複数個
分のデバイスを同時に加工してから分割し、大きいサイ
ズであれば製造設備の共用のためどの品種でも標準化さ
れた大きさのガラス基板を加工してから各品種に合った
サイズに小さくし、いずれの場合も一通りの工程を経て
からガラスを切断する。図5〜図7は後者の例を示すも
ので、図5、図6の両図とも上下基板SUB1,SUB
2の切断後を、図7は切断前を表しており、LNは両基
板の切断前の縁を、CT1とCT2はそれぞれ基板SU
B1,SUB2の切断すべき位置を示す。いずれの場合
も、完成状態では外部接続端子群Tg,Td(添字略)
が存在する(図で上下辺と左辺の)部分はそれらを露出
するように上側基板SUB2の大きさが下側基板SUB
1よりも内側に制限されている。端子群Tg,Tdはそ
れぞれ後述する走査回路接続用端子GTM、映像信号回
路接続用端子DTMとそれらの引出配線部を集積回路チ
ップCHIが搭載されたテープキャリアパッケージTC
P(図18、図19)の単位に複数本まとめて名付けた
ものである。各群のマトリクス部から外部接続端子部に
至るまでの引出配線は、両端に近づくにつれ傾斜してい
る。これは、パッケージTCPの配列ピッチ及び各パッ
ケージTCPにおける接続端子ピッチに表示パネルPN
Lの端子DTM,GTMを合わせるためである。
ればスループット向上のため1枚のガラス基板で複数個
分のデバイスを同時に加工してから分割し、大きいサイ
ズであれば製造設備の共用のためどの品種でも標準化さ
れた大きさのガラス基板を加工してから各品種に合った
サイズに小さくし、いずれの場合も一通りの工程を経て
からガラスを切断する。図5〜図7は後者の例を示すも
ので、図5、図6の両図とも上下基板SUB1,SUB
2の切断後を、図7は切断前を表しており、LNは両基
板の切断前の縁を、CT1とCT2はそれぞれ基板SU
B1,SUB2の切断すべき位置を示す。いずれの場合
も、完成状態では外部接続端子群Tg,Td(添字略)
が存在する(図で上下辺と左辺の)部分はそれらを露出
するように上側基板SUB2の大きさが下側基板SUB
1よりも内側に制限されている。端子群Tg,Tdはそ
れぞれ後述する走査回路接続用端子GTM、映像信号回
路接続用端子DTMとそれらの引出配線部を集積回路チ
ップCHIが搭載されたテープキャリアパッケージTC
P(図18、図19)の単位に複数本まとめて名付けた
ものである。各群のマトリクス部から外部接続端子部に
至るまでの引出配線は、両端に近づくにつれ傾斜してい
る。これは、パッケージTCPの配列ピッチ及び各パッ
ケージTCPにおける接続端子ピッチに表示パネルPN
Lの端子DTM,GTMを合わせるためである。
【0018】透明ガラス基板SUB1、SUB2の間に
はその縁に沿って、液晶封入口INJを除き、液晶LC
を封止するようにシールパターンSLが形成される。シ
ール材は例えばエポキシ樹脂から成る。上部透明ガラス
基板SUB2側の共通透明画素電極ITO2は、少なく
とも一箇所において、本実施例ではパネルの4角で銀ペ
ースト材AGPによって下部透明ガラス基板SUB1側
に形成されたその引出配線INTに接続されている。こ
の引出配線INTは後述するゲート端子GTM、ドレイ
ン端子DTMと同一製造工程で形成される。
はその縁に沿って、液晶封入口INJを除き、液晶LC
を封止するようにシールパターンSLが形成される。シ
ール材は例えばエポキシ樹脂から成る。上部透明ガラス
基板SUB2側の共通透明画素電極ITO2は、少なく
とも一箇所において、本実施例ではパネルの4角で銀ペ
ースト材AGPによって下部透明ガラス基板SUB1側
に形成されたその引出配線INTに接続されている。こ
の引出配線INTは後述するゲート端子GTM、ドレイ
ン端子DTMと同一製造工程で形成される。
【0019】配向膜ORI1、ORI2、透明画素電極
ITO1、共通透明画素電極ITO2、それぞれの層
は、シールパターンSLの内側に形成される。偏光板P
OL1、POL2はそれぞれ下部透明ガラス基板SUB
1、上部透明ガラス基板SUB2の外側の表面に形成さ
れている。液晶LCは液晶分子の向きを設定する下部配
向膜ORI1と上部配向膜ORI2との間でシールパタ
ーンSLで仕切られた領域に封入されている。下部配向
膜ORI1は下部透明ガラス基板SUB1側の保護膜P
SV1の上部に形成される。
ITO1、共通透明画素電極ITO2、それぞれの層
は、シールパターンSLの内側に形成される。偏光板P
OL1、POL2はそれぞれ下部透明ガラス基板SUB
1、上部透明ガラス基板SUB2の外側の表面に形成さ
れている。液晶LCは液晶分子の向きを設定する下部配
向膜ORI1と上部配向膜ORI2との間でシールパタ
ーンSLで仕切られた領域に封入されている。下部配向
膜ORI1は下部透明ガラス基板SUB1側の保護膜P
SV1の上部に形成される。
【0020】この液晶表示装置は、下部透明ガラス基板
SUB1側、上部透明ガラス基板SUB2側で別個に種
々の層を積み重ね、シールパターンSLを基板SUB2
側に形成し、下部透明ガラス基板SUB1と上部透明ガ
ラス基板SUB2とを重ね合わせ、シール材SLの開口
部INJから液晶LCを注入し、注入口INJをエポキ
シ樹脂などで封止し、上下基板を切断することによって
組み立てられる。
SUB1側、上部透明ガラス基板SUB2側で別個に種
々の層を積み重ね、シールパターンSLを基板SUB2
側に形成し、下部透明ガラス基板SUB1と上部透明ガ
ラス基板SUB2とを重ね合わせ、シール材SLの開口
部INJから液晶LCを注入し、注入口INJをエポキ
シ樹脂などで封止し、上下基板を切断することによって
組み立てられる。
【0021】《実施例の特徴点》次に、図1、図5及び
図7を参照して実施例の特徴点、要点を説明するが、個
々の具体的な構成や他の部分との関連性などは《アクテ
ィブ・マトリクス液晶表示装置》以降の説明を参照され
たい。なお、図7の一部分を拡大し、管理記号パターン
を示したのが図1の(a)であり、同図(b)は(a)
のb−b切断線における断面図、(c)は写真処理時に
おける(b)に対応する断面図である。
図7を参照して実施例の特徴点、要点を説明するが、個
々の具体的な構成や他の部分との関連性などは《アクテ
ィブ・マトリクス液晶表示装置》以降の説明を参照され
たい。なお、図7の一部分を拡大し、管理記号パターン
を示したのが図1の(a)であり、同図(b)は(a)
のb−b切断線における断面図、(c)は写真処理時に
おける(b)に対応する断面図である。
【0022】Aは管理番号表示領域であり、NOはその
中に描かれた管理記号である。管理記号NOの具体例
「99XYZ」は、下2桁の「YZ」は液晶表示パネル
の型名を表し、「X」はロット番号を表し、「99」は
そのロットのパネル番号であり、従って、本例における
記号はいわゆる機種の型名と製造番号を一緒に表したも
のといえる。
中に描かれた管理記号である。管理記号NOの具体例
「99XYZ」は、下2桁の「YZ」は液晶表示パネル
の型名を表し、「X」はロット番号を表し、「99」は
そのロットのパネル番号であり、従って、本例における
記号はいわゆる機種の型名と製造番号を一緒に表したも
のといえる。
【0023】管理記号NOは後述するCr導電層g1で
形成され、後述するゲート絶縁層GI及び保護膜PSV
1で覆われている。従って、後述するCr導電層d2を
エッチングするとき、管理記号NOはゲート絶縁層GI
があるため一緒に除去される心配は無い。また、SiN
保護膜PSV1のエッチング時、管理記号NOを覆うS
iNゲート絶縁膜GIが一緒に除去されることも無く、
管理記号NOは両方の絶縁膜で外部から保護されること
になる。
形成され、後述するゲート絶縁層GI及び保護膜PSV
1で覆われている。従って、後述するCr導電層d2を
エッチングするとき、管理記号NOはゲート絶縁層GI
があるため一緒に除去される心配は無い。また、SiN
保護膜PSV1のエッチング時、管理記号NOを覆うS
iNゲート絶縁膜GIが一緒に除去されることも無く、
管理記号NOは両方の絶縁膜で外部から保護されること
になる。
【0024】管理記号は、図5に示すように、左上角部
分Aだけでなく、例えば左下角B、ドレイン接続端子群
Td間のスペースC、最終的には切断して除去される部
分Dなどに形成してもよい。
分Aだけでなく、例えば左下角B、ドレイン接続端子群
Td間のスペースC、最終的には切断して除去される部
分Dなどに形成してもよい。
【0025】次に、管理記号パターンの形成方法を図1
の(C)を参照して説明する。
の(C)を参照して説明する。
【0026】RSTはポジ型のフォトレジストであり、
基板SUB1上に全面塗布し、乾燥し、ベークした状態
を示している。INKはXYプロッタで描いたインク層
であり、本実施例では可変桁であるロット番号の「X」
と基板番号の「99」がプロッタでフォトレジスト上に
描かれる。また、同じ品種では固定される型名の「Y
Z」は端子群Td、Tgなどと一緒にフォトマスクでパ
ターンが決定される。このような状態で露光すれば管理
記号NOや端子パターン等に光が当たらず、その後の現
像工程で残ったままとなる。
基板SUB1上に全面塗布し、乾燥し、ベークした状態
を示している。INKはXYプロッタで描いたインク層
であり、本実施例では可変桁であるロット番号の「X」
と基板番号の「99」がプロッタでフォトレジスト上に
描かれる。また、同じ品種では固定される型名の「Y
Z」は端子群Td、Tgなどと一緒にフォトマスクでパ
ターンが決定される。このような状態で露光すれば管理
記号NOや端子パターン等に光が当たらず、その後の現
像工程で残ったままとなる。
【0027】このように、プロッタを使用して管理番号
を描くことによって、パネルごとに管理番号を簡単に変
えることができる。
を描くことによって、パネルごとに管理番号を簡単に変
えることができる。
【0028】なお、フォトレジストRSTとしてネガ型
を使用した場合はフォトマスクにごみなどが残っていて
も、端子間の短絡不良にはならないというメリットがあ
り、この場合フォトマスクは領域Aの内側は文字「Y
Z」を除き透明、外側は端子部等パターンを残す部分を
除いて黒にすれば良く、管理記号NOは結果として白抜
き文字として表示される。
を使用した場合はフォトマスクにごみなどが残っていて
も、端子間の短絡不良にはならないというメリットがあ
り、この場合フォトマスクは領域Aの内側は文字「Y
Z」を除き透明、外側は端子部等パターンを残す部分を
除いて黒にすれば良く、管理記号NOは結果として白抜
き文字として表示される。
【0029】他方、本実施例のようにフォトレジストR
STとしてポジ型を使用した場合はフォトマスクにごみ
などが残っていても、端子の断線不良にはならないとい
うメリットや、管理記号NOが白抜きでなく通常の文字
として表示されるので、特にCrのように黒色でない材
料を使用した場合見やすいというメリットがある。
STとしてポジ型を使用した場合はフォトマスクにごみ
などが残っていても、端子の断線不良にはならないとい
うメリットや、管理記号NOが白抜きでなく通常の文字
として表示されるので、特にCrのように黒色でない材
料を使用した場合見やすいというメリットがある。
【0030】《薄膜トランジスタTFT》次に、図2、
図3に戻り、TFT基板SUB1側の構成を詳しく説明
する。
図3に戻り、TFT基板SUB1側の構成を詳しく説明
する。
【0031】薄膜トランジスタTFTは、ゲート電極G
Tに正のバイアスを印加すると、ソース−ドレイン間の
チャネル抵抗が小さくなり、バイアスを零にすると、チ
ャネル抵抗は大きくなるように動作する。
Tに正のバイアスを印加すると、ソース−ドレイン間の
チャネル抵抗が小さくなり、バイアスを零にすると、チ
ャネル抵抗は大きくなるように動作する。
【0032】各画素には複数(2つ)の薄膜トランジス
タTFT1、TFT2が冗長して設けられる。薄膜トラ
ンジスタTFT1、TFT2のそれぞれは、実質的に同
一サイズ(チャネル長、チャネル幅が同じ)で構成さ
れ、ゲート電極GT、ゲート絶縁膜GI、i型(真性、
intrinsic、導電型決定不純物がドープされていない)
非晶質シリコン(Si)からなるi型半導体層AS、一
対のソース電極SD1、ドレイン電極SD2を有す。な
お、ソース、ドレインは本来その間のバイアス極性によ
って決まるもので、この液晶表示装置の回路ではその極
性は動作中反転するので、ソース、ドレインは動作中入
れ替わると理解されたい。しかし、以下の説明では、便
宜上一方をソース、他方をドレインと固定して表現す
る。
タTFT1、TFT2が冗長して設けられる。薄膜トラ
ンジスタTFT1、TFT2のそれぞれは、実質的に同
一サイズ(チャネル長、チャネル幅が同じ)で構成さ
れ、ゲート電極GT、ゲート絶縁膜GI、i型(真性、
intrinsic、導電型決定不純物がドープされていない)
非晶質シリコン(Si)からなるi型半導体層AS、一
対のソース電極SD1、ドレイン電極SD2を有す。な
お、ソース、ドレインは本来その間のバイアス極性によ
って決まるもので、この液晶表示装置の回路ではその極
性は動作中反転するので、ソース、ドレインは動作中入
れ替わると理解されたい。しかし、以下の説明では、便
宜上一方をソース、他方をドレインと固定して表現す
る。
【0033】《ゲート電極GT》ゲート電極GTは走査
信号線GLから垂直方向に突出する形状で構成されてい
る(T字形状に分岐されている)。ゲート電極GTは薄
膜トランジスタTFT1、TFT2のそれぞれの能動領
域を越えるよう突出している。薄膜トランジスタTFT
1、TFT2のそれぞれのゲート電極GTは、一体に
(共通のゲート電極として)構成されており、走査信号
線GLに連続して形成されている。本例では、ゲート電
極GTは、単層の第2導電膜g2で形成されている。第
2導電膜g2としては例えばスパッタで形成されたアル
ミニウム(Al)膜が用いられ、その上にはAlの陽極
酸化膜AOFが設けられている。
信号線GLから垂直方向に突出する形状で構成されてい
る(T字形状に分岐されている)。ゲート電極GTは薄
膜トランジスタTFT1、TFT2のそれぞれの能動領
域を越えるよう突出している。薄膜トランジスタTFT
1、TFT2のそれぞれのゲート電極GTは、一体に
(共通のゲート電極として)構成されており、走査信号
線GLに連続して形成されている。本例では、ゲート電
極GTは、単層の第2導電膜g2で形成されている。第
2導電膜g2としては例えばスパッタで形成されたアル
ミニウム(Al)膜が用いられ、その上にはAlの陽極
酸化膜AOFが設けられている。
【0034】このゲート電極GTはi型半導体層ASを
完全に覆うよう(下方からみて)それより大き目に形成
され、i型半導体層ASに外光やバックライト光が当た
らないよう工夫されている。
完全に覆うよう(下方からみて)それより大き目に形成
され、i型半導体層ASに外光やバックライト光が当た
らないよう工夫されている。
【0035】《走査信号線GL》走査信号線GLは第2
導電膜g2で構成されている。この走査信号線GLの第
2導電膜g2はゲート電極GTの第2導電膜g2と同一
製造工程で形成され、かつ一体に構成されている。ま
た、走査信号線GL上にもAlの陽極酸化膜AOFが設
けられている。
導電膜g2で構成されている。この走査信号線GLの第
2導電膜g2はゲート電極GTの第2導電膜g2と同一
製造工程で形成され、かつ一体に構成されている。ま
た、走査信号線GL上にもAlの陽極酸化膜AOFが設
けられている。
【0036】《絶縁膜GI》絶縁膜GIは、薄膜トラン
ジスタTFT1、TFT2において、ゲート電極GTと
共に半導体層ASに電界を与えるためのゲート絶縁膜と
して使用される。絶縁膜GIはゲート電極GTおよび走
査信号線GLの上層に形成されている。絶縁膜GIとし
ては例えばプラズマCVDで形成された窒化シリコン膜
が選ばれ、1200〜2700Åの厚さに(本実施例で
は、2000Å程度)形成される。ゲート絶縁膜GIは
図7に示すように、マトリクス部ARの全体を囲むよう
に形成され、周辺部は外部接続端子DTM,GTMを露
出するよう除去されている。絶縁膜GIは走査信号線G
Lと映像信号線DLの電気的絶縁にも寄与している。
ジスタTFT1、TFT2において、ゲート電極GTと
共に半導体層ASに電界を与えるためのゲート絶縁膜と
して使用される。絶縁膜GIはゲート電極GTおよび走
査信号線GLの上層に形成されている。絶縁膜GIとし
ては例えばプラズマCVDで形成された窒化シリコン膜
が選ばれ、1200〜2700Åの厚さに(本実施例で
は、2000Å程度)形成される。ゲート絶縁膜GIは
図7に示すように、マトリクス部ARの全体を囲むよう
に形成され、周辺部は外部接続端子DTM,GTMを露
出するよう除去されている。絶縁膜GIは走査信号線G
Lと映像信号線DLの電気的絶縁にも寄与している。
【0037】《i型半導体層AS》i型半導体層AS
は、本例では薄膜トランジスタTFT1、TFT2のそ
れぞれに独立した島となるよう形成され、非晶質シリコ
ンで、200〜2200Åの厚さに(本実施例では、2
000Å程度の膜厚)で形成される。層d0はオーミッ
クコンタクト用のリン(P)をドープしたN(+)型非晶
質シリコン半導体層であり、下側にi型半導体層ASが
存在し、上側に導電層d2(d3)が存在するところの
みに残されている。
は、本例では薄膜トランジスタTFT1、TFT2のそ
れぞれに独立した島となるよう形成され、非晶質シリコ
ンで、200〜2200Åの厚さに(本実施例では、2
000Å程度の膜厚)で形成される。層d0はオーミッ
クコンタクト用のリン(P)をドープしたN(+)型非晶
質シリコン半導体層であり、下側にi型半導体層ASが
存在し、上側に導電層d2(d3)が存在するところの
みに残されている。
【0038】i型半導体層ASは走査信号線GLと映像
信号線DLとの交差部(クロスオーバ部)の両者間にも
設けられている。この交差部のi型半導体層ASは交差
部における走査信号線GLと映像信号線DLとの短絡を
低減する。
信号線DLとの交差部(クロスオーバ部)の両者間にも
設けられている。この交差部のi型半導体層ASは交差
部における走査信号線GLと映像信号線DLとの短絡を
低減する。
【0039】《透明画素電極ITO1》透明画素電極I
TO1は液晶表示部の画素電極の一方を構成する。
TO1は液晶表示部の画素電極の一方を構成する。
【0040】透明画素電極ITO1は薄膜トランジスタ
TFT1のソース電極SD1および薄膜トランジスタT
FT2のソース電極SD1の両方に接続されている。こ
のため、薄膜トランジスタTFT1、TFT2のうちの
1つに欠陥が発生しても、その欠陥が副作用をもたらす
場合はレーザ光等によって適切な箇所を切断し、そうで
ない場合は他方の薄膜トランジスタが正常に動作してい
るので放置すれば良い。透明画素電極ITO1は第1導
電膜d1によって構成されており、この第1導電膜d1
はスパッタリングで形成された透明導電膜(Indium-Tin
-Oxide ITO:ネサ膜)からなり、1000〜200
0Åの厚さに(本実施例では、1400Å程度の膜厚)
形成される。
TFT1のソース電極SD1および薄膜トランジスタT
FT2のソース電極SD1の両方に接続されている。こ
のため、薄膜トランジスタTFT1、TFT2のうちの
1つに欠陥が発生しても、その欠陥が副作用をもたらす
場合はレーザ光等によって適切な箇所を切断し、そうで
ない場合は他方の薄膜トランジスタが正常に動作してい
るので放置すれば良い。透明画素電極ITO1は第1導
電膜d1によって構成されており、この第1導電膜d1
はスパッタリングで形成された透明導電膜(Indium-Tin
-Oxide ITO:ネサ膜)からなり、1000〜200
0Åの厚さに(本実施例では、1400Å程度の膜厚)
形成される。
【0041】《ソース電極SD1、ドレイン電極SD
2》ソース電極SD1、ドレイン電極SD2のそれぞれ
は、N(+)型半導体層d0に接触する第2導電膜d2と
その上に形成された第3導電膜d3とから構成されてい
る。
2》ソース電極SD1、ドレイン電極SD2のそれぞれ
は、N(+)型半導体層d0に接触する第2導電膜d2と
その上に形成された第3導電膜d3とから構成されてい
る。
【0042】第2導電膜d2はスパッタで形成したクロ
ム(Cr)膜を用い、500〜1000Åの厚さに(本
実施例では、600Å程度)で形成される。Cr膜は膜
厚を厚く形成するとストレスが大きくなるので、200
0Å程度の膜厚を越えない範囲で形成する。Cr膜はN
(+)型半導体層d0との接着性を良好にし、第3導電膜
d3のAlがN(+)型半導体層d0に拡散することを防
止する(いわゆるバリア層の)目的で使用される。第2
導電膜d2として、Cr膜の他に高融点金属(Mo、T
i、Ta、W)膜、高融点金属シリサイド(MoS
i2、TiSi2、TaSi2、WSi2)膜を用いてもよ
い。
ム(Cr)膜を用い、500〜1000Åの厚さに(本
実施例では、600Å程度)で形成される。Cr膜は膜
厚を厚く形成するとストレスが大きくなるので、200
0Å程度の膜厚を越えない範囲で形成する。Cr膜はN
(+)型半導体層d0との接着性を良好にし、第3導電膜
d3のAlがN(+)型半導体層d0に拡散することを防
止する(いわゆるバリア層の)目的で使用される。第2
導電膜d2として、Cr膜の他に高融点金属(Mo、T
i、Ta、W)膜、高融点金属シリサイド(MoS
i2、TiSi2、TaSi2、WSi2)膜を用いてもよ
い。
【0043】第3導電膜d3はAlのスパッタリングで
3000〜5000Åの厚さに(本実施例では、400
0Å程度)形成される。Al膜はCr膜に比べてストレ
スが小さく、厚い膜厚に形成することが可能で、ソース
電極SD1、ドレイン電極SD2および映像信号線DL
の抵抗値を低減したり、ゲート電極GTやi型半導体層
ASに起因する段差乗り越えを確実にする(ステップカ
バーレッジを良くする)働きがある。
3000〜5000Åの厚さに(本実施例では、400
0Å程度)形成される。Al膜はCr膜に比べてストレ
スが小さく、厚い膜厚に形成することが可能で、ソース
電極SD1、ドレイン電極SD2および映像信号線DL
の抵抗値を低減したり、ゲート電極GTやi型半導体層
ASに起因する段差乗り越えを確実にする(ステップカ
バーレッジを良くする)働きがある。
【0044】第2導電膜d2、第3導電膜d3を同じマ
スクパターンでパターニングした後、同じマスクを用い
て、あるいは第2導電膜d2、第3導電膜d3をマスク
として、N(+)型半導体層d0が除去される。つまり、
i型半導体層AS上に残っていたN(+)型半導体層d0
は第2導電膜d2、第3導電膜d3以外の部分がセルフ
アラインで除去される。このとき、N(+)型半導体層d
0はその厚さ分は全て除去されるようエッチングされる
ので、i型半導体層ASも若干その表面部分がエッチン
グされるが、その程度はエッチング時間で制御すればよ
い。
スクパターンでパターニングした後、同じマスクを用い
て、あるいは第2導電膜d2、第3導電膜d3をマスク
として、N(+)型半導体層d0が除去される。つまり、
i型半導体層AS上に残っていたN(+)型半導体層d0
は第2導電膜d2、第3導電膜d3以外の部分がセルフ
アラインで除去される。このとき、N(+)型半導体層d
0はその厚さ分は全て除去されるようエッチングされる
ので、i型半導体層ASも若干その表面部分がエッチン
グされるが、その程度はエッチング時間で制御すればよ
い。
【0045】《映像信号線DL》映像信号線DLはソー
ス電極SD1、ドレイン電極SD2と同層の第2導電膜
d2、第3導電膜d3で構成されている。
ス電極SD1、ドレイン電極SD2と同層の第2導電膜
d2、第3導電膜d3で構成されている。
【0046】《保護膜PSV1》薄膜トランジスタTF
Tおよび透明画素電極ITO1上には保護膜PSV1が
設けられている。保護膜PSV1は主に薄膜トランジス
タTFTを湿気等から保護するために形成されており、
透明性が高くしかも耐湿性の良いものを使用する。保護
膜PSV1はたとえばプラズマCVD装置で形成した酸
化シリコン膜や窒化シリコン膜で形成されており、1μ
m程度の膜厚で形成する。
Tおよび透明画素電極ITO1上には保護膜PSV1が
設けられている。保護膜PSV1は主に薄膜トランジス
タTFTを湿気等から保護するために形成されており、
透明性が高くしかも耐湿性の良いものを使用する。保護
膜PSV1はたとえばプラズマCVD装置で形成した酸
化シリコン膜や窒化シリコン膜で形成されており、1μ
m程度の膜厚で形成する。
【0047】保護膜PSV1は図7に示すように、マト
リクス部ARの全体を囲むように形成され、周辺部は外
部接続端子DTM,GTMを露出するよう除去され、ま
た上基板側SUB2の共通電極COMを下側基板SUB
1の外部接続端子接続用引出配線INTに銀ペーストA
GPで接続する部分も除去されている。保護膜PSV1
とゲート絶縁膜GIの厚さ関係に関しては、前者は保護
効果を考え厚くされ、後者はトランジスタの相互コンダ
クタンスgmを薄くされる。従って図7に示すように、
保護効果の高い保護膜PSV1は周辺部もできるだけ広
い範囲に亘って保護するようゲート絶縁膜GIよりも大
きく形成されている。
リクス部ARの全体を囲むように形成され、周辺部は外
部接続端子DTM,GTMを露出するよう除去され、ま
た上基板側SUB2の共通電極COMを下側基板SUB
1の外部接続端子接続用引出配線INTに銀ペーストA
GPで接続する部分も除去されている。保護膜PSV1
とゲート絶縁膜GIの厚さ関係に関しては、前者は保護
効果を考え厚くされ、後者はトランジスタの相互コンダ
クタンスgmを薄くされる。従って図7に示すように、
保護効果の高い保護膜PSV1は周辺部もできるだけ広
い範囲に亘って保護するようゲート絶縁膜GIよりも大
きく形成されている。
【0048】《遮光膜BM》上部透明ガラス基板SUB
2側には、外部光又はバックライト光がi型半導体層A
Sに入射しないよう遮光膜BMが設けられている。図2
に示す遮光膜BMの閉じた多角形の輪郭線は、その内側
が遮光膜BMが形成されない開口を示している。遮光膜
BMは光に対する遮蔽性が高いたとえばアルミニウム膜
やクロム膜等で形成されており、本実施例ではクロム膜
がスパッタリングで1300Å程度の厚さに形成され
る。
2側には、外部光又はバックライト光がi型半導体層A
Sに入射しないよう遮光膜BMが設けられている。図2
に示す遮光膜BMの閉じた多角形の輪郭線は、その内側
が遮光膜BMが形成されない開口を示している。遮光膜
BMは光に対する遮蔽性が高いたとえばアルミニウム膜
やクロム膜等で形成されており、本実施例ではクロム膜
がスパッタリングで1300Å程度の厚さに形成され
る。
【0049】従って、薄膜トランジスタTFT1、TF
T2のi型半導体層ASは上下にある遮光膜BMおよび
大き目のゲート電極GTによってサンドイッチにされ、
外部の自然光やバックライト光が当たらなくなる。遮光
膜BMは各画素の周囲に格子状に形成され(いわゆるブ
ラックマトリクス)、この格子で1画素の有効表示領域
が仕切られている。従って、各画素の輪郭が遮光膜BM
によってはっきりとし、コントラストが向上する。つま
り、遮光膜BMはi型半導体層ASに対する遮光とブラ
ックマトリクスとの2つの機能をもつ。
T2のi型半導体層ASは上下にある遮光膜BMおよび
大き目のゲート電極GTによってサンドイッチにされ、
外部の自然光やバックライト光が当たらなくなる。遮光
膜BMは各画素の周囲に格子状に形成され(いわゆるブ
ラックマトリクス)、この格子で1画素の有効表示領域
が仕切られている。従って、各画素の輪郭が遮光膜BM
によってはっきりとし、コントラストが向上する。つま
り、遮光膜BMはi型半導体層ASに対する遮光とブラ
ックマトリクスとの2つの機能をもつ。
【0050】透明画素電極ITO1のラビング方向の根
本側のエッジ部分(図2右下部分)も遮光膜BMによっ
て遮光されているので、上記部分にドメインが発生した
としても、ドメインが見えないので、表示特性が劣化す
ることはない。
本側のエッジ部分(図2右下部分)も遮光膜BMによっ
て遮光されているので、上記部分にドメインが発生した
としても、ドメインが見えないので、表示特性が劣化す
ることはない。
【0051】遮光膜BMは図6に示すように周辺部にも
額縁状に形成され、そのパターンはドット状に複数の開
口を設けた図2に示すマトリクス部のパターンと連続し
て形成されている。周辺部の遮光膜BMは図6〜図9に
示すように、シール部SLの外側に延長され、パソコン
等の実装機に起因する反射光等の漏れ光がマトリクス部
に入り込むのを防いでいる。他方、この遮光膜BMは基
板SUB2の縁よりも約0.3〜1.0mm程内側に留
められ、基板SUB2の切断領域を避けて形成されてい
る。
額縁状に形成され、そのパターンはドット状に複数の開
口を設けた図2に示すマトリクス部のパターンと連続し
て形成されている。周辺部の遮光膜BMは図6〜図9に
示すように、シール部SLの外側に延長され、パソコン
等の実装機に起因する反射光等の漏れ光がマトリクス部
に入り込むのを防いでいる。他方、この遮光膜BMは基
板SUB2の縁よりも約0.3〜1.0mm程内側に留
められ、基板SUB2の切断領域を避けて形成されてい
る。
【0052】《カラーフィルタFIL》カラーフィルタ
FILは画素に対向する位置に赤、緑、青の繰り返しで
ストライプ状に形成される。カラーフィルタFILは透
明画素電極ITO1の全てを覆うように大き目に形成さ
れ、遮光膜BMはカラーフィルタFILおよび透明画素
電極ITO1のエッジ部分と重なるよう透明画素電極I
TO1の周縁部より内側に形成されている。
FILは画素に対向する位置に赤、緑、青の繰り返しで
ストライプ状に形成される。カラーフィルタFILは透
明画素電極ITO1の全てを覆うように大き目に形成さ
れ、遮光膜BMはカラーフィルタFILおよび透明画素
電極ITO1のエッジ部分と重なるよう透明画素電極I
TO1の周縁部より内側に形成されている。
【0053】カラーフィルタFILは次のように形成す
ることができる。まず、上部透明ガラス基板SUB2の
表面にアクリル系樹脂等の染色基材を形成し、フォトリ
ソグラフィ技術で赤色フィルタ形成領域以外の染色基材
を除去する。この後、染色基材を赤色染料で染め、固着
処理を施し、赤色フィルタRを形成する。つぎに、同様
な工程を施すことによって、緑色フィルタG、青色フィ
ルタBを順次形成する。
ることができる。まず、上部透明ガラス基板SUB2の
表面にアクリル系樹脂等の染色基材を形成し、フォトリ
ソグラフィ技術で赤色フィルタ形成領域以外の染色基材
を除去する。この後、染色基材を赤色染料で染め、固着
処理を施し、赤色フィルタRを形成する。つぎに、同様
な工程を施すことによって、緑色フィルタG、青色フィ
ルタBを順次形成する。
【0054】《保護膜PSV2》保護膜PSV2はカラ
ーフィルタFILの染料が液晶LCに漏れることを防止
するために設けられている。保護膜PSV2はたとえば
アクリル樹脂、エポキシ樹脂等の透明樹脂材料で形成さ
れている。
ーフィルタFILの染料が液晶LCに漏れることを防止
するために設けられている。保護膜PSV2はたとえば
アクリル樹脂、エポキシ樹脂等の透明樹脂材料で形成さ
れている。
【0055】《共通透明画素電極ITO2》共通透明画
素電極ITO2は、下部透明ガラス基板SUB1側に画
素ごとに設けられた透明画素電極ITO1に対向し、液
晶LCの光学的な状態は各画素電極ITO1と共通透明
画素電極ITO2との間の電位差(電界)に応答して変
化する。この共通透明画素電極ITO2にはコモン電圧
Vcomが印加されるように構成されている。本実施例で
は、コモン電圧Vcomは映像信号線DLに印加される最
小レベルの駆動電圧Vdminと最大レベルの駆動電圧V
dmaxとの中間直流電位に設定されるが、映像信号駆動
回路で使用される集積回路の電源電圧を約半分に低減し
たい場合は、交流電圧を印加すれば良い。なお、共通透
明画素電極ITO2の平面形状は図6、図7を参照され
たい。
素電極ITO2は、下部透明ガラス基板SUB1側に画
素ごとに設けられた透明画素電極ITO1に対向し、液
晶LCの光学的な状態は各画素電極ITO1と共通透明
画素電極ITO2との間の電位差(電界)に応答して変
化する。この共通透明画素電極ITO2にはコモン電圧
Vcomが印加されるように構成されている。本実施例で
は、コモン電圧Vcomは映像信号線DLに印加される最
小レベルの駆動電圧Vdminと最大レベルの駆動電圧V
dmaxとの中間直流電位に設定されるが、映像信号駆動
回路で使用される集積回路の電源電圧を約半分に低減し
たい場合は、交流電圧を印加すれば良い。なお、共通透
明画素電極ITO2の平面形状は図6、図7を参照され
たい。
【0056】《保持容量素子Caddの構造》透明画素電
極ITO1は、薄膜トランジスタTFTと接続される端
部と反対側の端部において、隣りの走査信号線GLと重
なるように形成されている。この重ね合わせは、図4か
らも明らかなように、透明画素電極ITO1を一方の電
極PL2とし、隣りの走査信号線GLを他方の電極PL
1とする保持容量素子(静電容量素子)Caddを構成す
る。この保持容量素子Caddの誘電体膜は、薄膜トラン
ジスタTFTのゲート絶縁膜として使用される絶縁膜G
Iおよび陽極酸化膜AOFで構成されている。
極ITO1は、薄膜トランジスタTFTと接続される端
部と反対側の端部において、隣りの走査信号線GLと重
なるように形成されている。この重ね合わせは、図4か
らも明らかなように、透明画素電極ITO1を一方の電
極PL2とし、隣りの走査信号線GLを他方の電極PL
1とする保持容量素子(静電容量素子)Caddを構成す
る。この保持容量素子Caddの誘電体膜は、薄膜トラン
ジスタTFTのゲート絶縁膜として使用される絶縁膜G
Iおよび陽極酸化膜AOFで構成されている。
【0057】保持容量素子Caddは走査信号線GLの第
2導電膜g2の幅を広げた部分に形成されている。な
お、映像信号線DLと交差する部分の第2導電膜g2は
映像信号線DLとの短絡の確率を小さくするため細くさ
れている。
2導電膜g2の幅を広げた部分に形成されている。な
お、映像信号線DLと交差する部分の第2導電膜g2は
映像信号線DLとの短絡の確率を小さくするため細くさ
れている。
【0058】保持容量素子Caddの電極PL1の段差部
において透明画素電極ITO1が断線しても、その段差
をまたがるように形成された第2導電膜d2および第3
導電膜d3で構成された島領域によってその不良は補償
される。
において透明画素電極ITO1が断線しても、その段差
をまたがるように形成された第2導電膜d2および第3
導電膜d3で構成された島領域によってその不良は補償
される。
【0059】《ゲート端子部》図10は表示マトリクス
の走査信号線GLからその外部接続端子GTMまでの接
続構造を示す図であり、(A)は平面であり(B)は
(A)のB−B切断線における断面を示している。な
お、同図は図7下方付近に対応し、斜め配線の部分は便
宜状一直線状で表した。
の走査信号線GLからその外部接続端子GTMまでの接
続構造を示す図であり、(A)は平面であり(B)は
(A)のB−B切断線における断面を示している。な
お、同図は図7下方付近に対応し、斜め配線の部分は便
宜状一直線状で表した。
【0060】AOは写真処理用のマスクパターン、言い
換えれば選択的陽極酸化のホトレジストパターンであ
る。従って、このホトレジストは陽極酸化後除去され、
図に示すパターンAOは完成品としては残らないが、ゲ
ート配線GLには断面図に示すように酸化膜AOFが選
択的に形成されるのでその軌跡が残る。平面図におい
て、ホトレジストの境界線AOを基準にして左側はレジ
ストで覆い陽極酸化をしない領域、右側はレジストから
露出され陽極酸化される領域である。陽極酸化されたA
L層g2は表面にその酸化物Al2O3膜AOFが形成さ
れ下方の導電部は体積が減少する。勿論、陽極酸化はそ
の導電部が残るように適切な時間、電圧などを設定して
行われる。マスクパターンAOは走査線GLに単一の直
線では交差せず、クランク状に折れ曲がって交差させて
いる。
換えれば選択的陽極酸化のホトレジストパターンであ
る。従って、このホトレジストは陽極酸化後除去され、
図に示すパターンAOは完成品としては残らないが、ゲ
ート配線GLには断面図に示すように酸化膜AOFが選
択的に形成されるのでその軌跡が残る。平面図におい
て、ホトレジストの境界線AOを基準にして左側はレジ
ストで覆い陽極酸化をしない領域、右側はレジストから
露出され陽極酸化される領域である。陽極酸化されたA
L層g2は表面にその酸化物Al2O3膜AOFが形成さ
れ下方の導電部は体積が減少する。勿論、陽極酸化はそ
の導電部が残るように適切な時間、電圧などを設定して
行われる。マスクパターンAOは走査線GLに単一の直
線では交差せず、クランク状に折れ曲がって交差させて
いる。
【0061】図中AL層g2は、判り易くするためハッ
チを施してあるが、陽極化成されない領域は櫛状にパタ
ーニングされている。これは、Al層の幅が広いと表面
にホイスカが発生するので、1本1本の幅は狭くし、そ
れらを複数本並列に束ねた構成とすることにより、ホイ
スカの発生を防ぎつつ、断線の確率や導電率の犠牲を最
低限に押さえる狙いである。従って、本例では櫛の根本
に相当する部分もマスクAOに沿ってずらしている。
チを施してあるが、陽極化成されない領域は櫛状にパタ
ーニングされている。これは、Al層の幅が広いと表面
にホイスカが発生するので、1本1本の幅は狭くし、そ
れらを複数本並列に束ねた構成とすることにより、ホイ
スカの発生を防ぎつつ、断線の確率や導電率の犠牲を最
低限に押さえる狙いである。従って、本例では櫛の根本
に相当する部分もマスクAOに沿ってずらしている。
【0062】ゲート端子GTMは酸化珪素SIO層と接
着性が良くAl等よりも耐電触性の高いCr層g1と、
更にその表面を保護し画素電極ITO1と同レベル(同
層、同時形成)の透明導電層d1とで構成されている。
なお、ゲート絶縁膜GI上及びその側面部に形成された
導電層d2及びd3は、導電層d3やd2のエッチング
時ピンホール等が原因で導電層g2やg1が一緒にエッ
チングされないようその領域をホトレジストで覆ってい
た結果として残っているものである。又、ゲート絶縁膜
GIを乗り越えて右方向に延長されたITO層d1は同
様な対策を更に万全とさせたものである。
着性が良くAl等よりも耐電触性の高いCr層g1と、
更にその表面を保護し画素電極ITO1と同レベル(同
層、同時形成)の透明導電層d1とで構成されている。
なお、ゲート絶縁膜GI上及びその側面部に形成された
導電層d2及びd3は、導電層d3やd2のエッチング
時ピンホール等が原因で導電層g2やg1が一緒にエッ
チングされないようその領域をホトレジストで覆ってい
た結果として残っているものである。又、ゲート絶縁膜
GIを乗り越えて右方向に延長されたITO層d1は同
様な対策を更に万全とさせたものである。
【0063】平面図において、ゲート絶縁膜GIはその
境界線よりも右側に、保護膜PSV1もその境界線より
も右側に形成されており、左端に位置する端子部GTM
はそれらから露出し外部回路との電気的接触ができるよ
うになっている。図では、ゲート線GLとゲート端子の
一つの対のみが示されているが、実際はこのような対が
図7に示すように上下に複数本並べられ端子群Tg(図
6、図7)が構成され、ゲート端子の左端は、製造過程
では、基板の切断領域CT1を越えて延長され配線SH
gによって短絡される。製造過程におけるこのような短
絡線SHgは陽極化成時の給電と、配向膜ORI1のラ
ビング時等の静電破壊防止に役立つ。
境界線よりも右側に、保護膜PSV1もその境界線より
も右側に形成されており、左端に位置する端子部GTM
はそれらから露出し外部回路との電気的接触ができるよ
うになっている。図では、ゲート線GLとゲート端子の
一つの対のみが示されているが、実際はこのような対が
図7に示すように上下に複数本並べられ端子群Tg(図
6、図7)が構成され、ゲート端子の左端は、製造過程
では、基板の切断領域CT1を越えて延長され配線SH
gによって短絡される。製造過程におけるこのような短
絡線SHgは陽極化成時の給電と、配向膜ORI1のラ
ビング時等の静電破壊防止に役立つ。
【0064】《ドレイン端子DTM》図11は映像信号
線DLからその外部接続端子DTMまでの接続を示す図
であり、(A)はその平面を示し、(B)は(A)のB
−B切断線における断面を示す。なお、同図は図7右上
付近に対応し、図面の向きは便宜上変えてあるが右端方
向が基板SUB1の上端部(又は下端部)に該当する。
線DLからその外部接続端子DTMまでの接続を示す図
であり、(A)はその平面を示し、(B)は(A)のB
−B切断線における断面を示す。なお、同図は図7右上
付近に対応し、図面の向きは便宜上変えてあるが右端方
向が基板SUB1の上端部(又は下端部)に該当する。
【0065】TSTdは検査端子でありここには外部回
路は接続されないが、プローブ針等を接触できるよう配
線部より幅が広げられている。同様に、ドレイン端子D
TMも外部回路との接続ができるよう配線部より幅が広
げられている。検査端子TSTdと外部接続ドレイン端
子DTMは上下方向に千鳥状に複数交互に配列され、検
査端子TSTdは図に示すとおり基板SUB1の端部に
到達することなく終端しているが、ドレイン端子DTM
は、図7に示すように端子群Td(添字省略)を構成し
基板SUB1の切断線CT1を越えて更に延長され、製
造過程中は静電破壊防止のためその全てが互いに配線S
Hdによって短絡される。検査端子TSTdが存在する
映像信号線DLのマトリクスを挟んで反対側にはドレイ
ン接続端子が接続され、逆にドレイン接続端子DTMが
存在する映像信号線DLのマトリクスを挟んで反対側に
は検査端子が接続される。
路は接続されないが、プローブ針等を接触できるよう配
線部より幅が広げられている。同様に、ドレイン端子D
TMも外部回路との接続ができるよう配線部より幅が広
げられている。検査端子TSTdと外部接続ドレイン端
子DTMは上下方向に千鳥状に複数交互に配列され、検
査端子TSTdは図に示すとおり基板SUB1の端部に
到達することなく終端しているが、ドレイン端子DTM
は、図7に示すように端子群Td(添字省略)を構成し
基板SUB1の切断線CT1を越えて更に延長され、製
造過程中は静電破壊防止のためその全てが互いに配線S
Hdによって短絡される。検査端子TSTdが存在する
映像信号線DLのマトリクスを挟んで反対側にはドレイ
ン接続端子が接続され、逆にドレイン接続端子DTMが
存在する映像信号線DLのマトリクスを挟んで反対側に
は検査端子が接続される。
【0066】ドレイン接続端子DTMは前述したゲート
端子GTMと同様な理由でCr層g1及びITO層d1
の2層で形成されており、ゲート絶縁膜GIを除去した
部分で映像信号線DLと接続されている。ゲート絶縁膜
GIの端部上に形成された半導体層ASはゲート絶縁膜
GIの縁をテーパ状にエッチングするためのものであ
る。端子DTM上では外部回路との接続を行うため保護
膜PSV1は勿論のこと取り除かれている。AOは前述
した陽極酸化マスクでありその境界線はマトリクス全体
をを大きく囲むように形成され、図ではその境界線から
左側がマスクで覆われるが、この図で覆われない部分に
は層g2が存在しないのでこのパターンは直接は関係し
ない。
端子GTMと同様な理由でCr層g1及びITO層d1
の2層で形成されており、ゲート絶縁膜GIを除去した
部分で映像信号線DLと接続されている。ゲート絶縁膜
GIの端部上に形成された半導体層ASはゲート絶縁膜
GIの縁をテーパ状にエッチングするためのものであ
る。端子DTM上では外部回路との接続を行うため保護
膜PSV1は勿論のこと取り除かれている。AOは前述
した陽極酸化マスクでありその境界線はマトリクス全体
をを大きく囲むように形成され、図ではその境界線から
左側がマスクで覆われるが、この図で覆われない部分に
は層g2が存在しないのでこのパターンは直接は関係し
ない。
【0067】マトリクス部からドレイン端子部DTMま
での引出配線は図8の(C)部にも示されるように、ド
レイン端子部DTMと同じレベルの層d1,g1のすぐ
上に映像信号線DLと同じレベルの層d2,d3がシー
ルパターンSLの途中まで積層された構造になっている
が、これは断線の確率を最小限に押さえ、電触し易いA
l層d3を保護膜PSV1やシールパターンSLででき
るだけ保護する狙いである。
での引出配線は図8の(C)部にも示されるように、ド
レイン端子部DTMと同じレベルの層d1,g1のすぐ
上に映像信号線DLと同じレベルの層d2,d3がシー
ルパターンSLの途中まで積層された構造になっている
が、これは断線の確率を最小限に押さえ、電触し易いA
l層d3を保護膜PSV1やシールパターンSLででき
るだけ保護する狙いである。
【0068】《表示装置全体等価回路》表示マトリクス
部の等価回路とその周辺回路の結線図を図12に示す。
同図は回路図ではあるが、実際の幾何学的配置に対応し
て描かれている。ARは複数の画素を二次元状に配列し
たマトリクス・アレイである。
部の等価回路とその周辺回路の結線図を図12に示す。
同図は回路図ではあるが、実際の幾何学的配置に対応し
て描かれている。ARは複数の画素を二次元状に配列し
たマトリクス・アレイである。
【0069】図中、Xは映像信号線DLを意味し、添字
G、BおよびRがそれぞれ緑、青および赤画素に対応し
て付加されている。Yは走査信号線GLを意味し、添字
1,2,3,…,endは走査タイミングの順序に従って
付加されている。
G、BおよびRがそれぞれ緑、青および赤画素に対応し
て付加されている。Yは走査信号線GLを意味し、添字
1,2,3,…,endは走査タイミングの順序に従って
付加されている。
【0070】映像信号線X(添字省略)は交互に上側
(または奇数)映像信号駆動回路He、下側(または偶
数)映像信号駆動回路Hoに接続されている。
(または奇数)映像信号駆動回路He、下側(または偶
数)映像信号駆動回路Hoに接続されている。
【0071】走査信号線Y(添字省略)は垂直走査回路
Vに接続されている。
Vに接続されている。
【0072】SUPは1つの電圧源から複数の分圧した
安定化された電圧源を得るための電源回路やホスト(上
位演算処理装置)からのCRT(陰極線管)用の情報を
TFT液晶表示装置用の情報に交換する回路を含む回路
である。
安定化された電圧源を得るための電源回路やホスト(上
位演算処理装置)からのCRT(陰極線管)用の情報を
TFT液晶表示装置用の情報に交換する回路を含む回路
である。
【0073】《保持容量素子Caddの働き》保持容量素
子Caddは、薄膜トランジスタTFTがスイッチングす
るとき、中点電位(画素電極電位)Vlcに対するゲート
電位変化ΔVgの影響を低減するように働く。この様子
を式で表すと、次のようになる。
子Caddは、薄膜トランジスタTFTがスイッチングす
るとき、中点電位(画素電極電位)Vlcに対するゲート
電位変化ΔVgの影響を低減するように働く。この様子
を式で表すと、次のようになる。
【0074】 ΔVlc={Cgs/(Cgs+Cadd+Cpix)}×ΔVg ここで、Cgsは薄膜トランジスタTFTのゲート電極G
Tとソース電極SD1との間に形成される寄生容量、C
pixは透明画素電極ITO1(PIX)と共通透明画素
電極ITO2(COM)との間に形成される容量、ΔV
lcはΔVgによる画素電極電位の変化分を表わす。この
変化分ΔVlcは液晶LCに加わる直流成分の原因となる
が、保持容量Caddを大きくすればする程、その値を小
さくすることができる。また、保持容量素子Caddは放
電時間を長くする作用もあり、薄膜トランジスタTFT
がオフした後の映像情報を長く蓄積する。液晶LCに印
加される直流成分の低減は、液晶LCの寿命を向上し、
液晶表示画面の切り替え時に前の画像が残るいわゆる焼
き付きを低減することができる。
Tとソース電極SD1との間に形成される寄生容量、C
pixは透明画素電極ITO1(PIX)と共通透明画素
電極ITO2(COM)との間に形成される容量、ΔV
lcはΔVgによる画素電極電位の変化分を表わす。この
変化分ΔVlcは液晶LCに加わる直流成分の原因となる
が、保持容量Caddを大きくすればする程、その値を小
さくすることができる。また、保持容量素子Caddは放
電時間を長くする作用もあり、薄膜トランジスタTFT
がオフした後の映像情報を長く蓄積する。液晶LCに印
加される直流成分の低減は、液晶LCの寿命を向上し、
液晶表示画面の切り替え時に前の画像が残るいわゆる焼
き付きを低減することができる。
【0075】前述したように、ゲート電極GTはi型半
導体層ASを完全に覆うよう大きくされている分、ソー
ス電極SD1、ドレイン電極SD2とのオーバラップ面
積が増え、従って寄生容量Cgsが大きくなり、中点電位
Vlcはゲート(走査)信号Vgの影響を受け易くなると
いう逆効果が生じる。しかし、保持容量素子Caddを設
けることによりこのデメリットも解消することができ
る。
導体層ASを完全に覆うよう大きくされている分、ソー
ス電極SD1、ドレイン電極SD2とのオーバラップ面
積が増え、従って寄生容量Cgsが大きくなり、中点電位
Vlcはゲート(走査)信号Vgの影響を受け易くなると
いう逆効果が生じる。しかし、保持容量素子Caddを設
けることによりこのデメリットも解消することができ
る。
【0076】保持容量素子Caddの保持容量は、画素の
書込特性から、液晶容量Cpixに対して4〜8倍(4・C
pix<Cadd<8・Cpix)、寄生容量Cgsに対して8〜3
2倍(8・Cgs<Cadd<32・Cgs)程度の値に設定す
る。
書込特性から、液晶容量Cpixに対して4〜8倍(4・C
pix<Cadd<8・Cpix)、寄生容量Cgsに対して8〜3
2倍(8・Cgs<Cadd<32・Cgs)程度の値に設定す
る。
【0077】保持容量電極線としてのみ使用される初段
の走査信号線GL(Y0)は共通透明画素電極ITO2
(Vcom)と同じ電位にする。図7の例では、初段の走
査信号線は端子GT0、引出線INT、端子DT0及び
外部配線を通じて共通電極COMに短絡される。或い
は、初段の保持容量電極線Y0は最終段の走査信号線Ye
ndに接続、Vcom以外の直流電位点(交流接地点)に接
続するかまたは垂直走査回路Vから1つ余分に走査パル
スY0を受けるように接続してもよい。
の走査信号線GL(Y0)は共通透明画素電極ITO2
(Vcom)と同じ電位にする。図7の例では、初段の走
査信号線は端子GT0、引出線INT、端子DT0及び
外部配線を通じて共通電極COMに短絡される。或い
は、初段の保持容量電極線Y0は最終段の走査信号線Ye
ndに接続、Vcom以外の直流電位点(交流接地点)に接
続するかまたは垂直走査回路Vから1つ余分に走査パル
スY0を受けるように接続してもよい。
【0078】《製造方法》つぎに、上述した液晶表示装
置の基板SUB1側の製造方法について図13〜図15
を参照して説明する。なお同図において、中央の文字は
工程名の略称であり、左側は図3に示す画素部分、右側
は図10に示すゲート端子付近の断面形状でみた加工の
流れを示す。工程Dを除き工程A〜工程Iは各写真処理
に対応して区分けしたもので、各工程のいずれの断面図
も写真処理後の加工が終わりフォトレジストを除去した
段階を示している。なお、写真処理とは本説明ではフォ
トレジストの塗布からマスクを使用した選択露光を経て
それを現像するまでの一連の作業を示すものとし、繰返
しの説明は避ける。以下区分けした工程に従って、説明
する。
置の基板SUB1側の製造方法について図13〜図15
を参照して説明する。なお同図において、中央の文字は
工程名の略称であり、左側は図3に示す画素部分、右側
は図10に示すゲート端子付近の断面形状でみた加工の
流れを示す。工程Dを除き工程A〜工程Iは各写真処理
に対応して区分けしたもので、各工程のいずれの断面図
も写真処理後の加工が終わりフォトレジストを除去した
段階を示している。なお、写真処理とは本説明ではフォ
トレジストの塗布からマスクを使用した選択露光を経て
それを現像するまでの一連の作業を示すものとし、繰返
しの説明は避ける。以下区分けした工程に従って、説明
する。
【0079】工程A、図13 7059ガラス(商品名)からなる下部透明ガラス基板
SUB1の両面に酸化シリコン膜SIOをディップ処理
により設けたのち、500℃、60分間のベークを行な
う。下部透明ガラス基板SUB1上に膜厚が1100Å
のクロムからなる第1導電膜g1をスパッタリングによ
り設け、写真処理後、エッチング液として硝酸第2セリ
ウムアンモニウム溶液で第1導電膜g1を選択的にエッ
チングする。それによって、ゲート端子GTM、ドレイ
ン端子DTM、ゲート端子GTMを接続する陽極酸化バ
スラインSHg、ドレイン端子DTMを短絡するバスラ
インSHd、陽極酸化バスラインSHgに接続された陽
極酸化パッド(図示せず)を形成する。
SUB1の両面に酸化シリコン膜SIOをディップ処理
により設けたのち、500℃、60分間のベークを行な
う。下部透明ガラス基板SUB1上に膜厚が1100Å
のクロムからなる第1導電膜g1をスパッタリングによ
り設け、写真処理後、エッチング液として硝酸第2セリ
ウムアンモニウム溶液で第1導電膜g1を選択的にエッ
チングする。それによって、ゲート端子GTM、ドレイ
ン端子DTM、ゲート端子GTMを接続する陽極酸化バ
スラインSHg、ドレイン端子DTMを短絡するバスラ
インSHd、陽極酸化バスラインSHgに接続された陽
極酸化パッド(図示せず)を形成する。
【0080】工程B、図13 膜厚が2800ÅのAl−Pd、Al−Si、Al−S
i−Ti、Al−Si−Cu等からなる第2導電膜g2
をスパッタリングにより設ける。写真処理後、リン酸と
硝酸と氷酢酸との混酸液で第2導電膜g2を選択的にエ
ッチングする。
i−Ti、Al−Si−Cu等からなる第2導電膜g2
をスパッタリングにより設ける。写真処理後、リン酸と
硝酸と氷酢酸との混酸液で第2導電膜g2を選択的にエ
ッチングする。
【0081】工程C、図13 写真処理後(前述した陽極酸化マスクAO形成後)、3
%酒石酸をアンモニアによりPH6.25±0.05に調
整した溶液をエチレングリコール液で1:9に稀釈した
液からなる陽極酸化液中に基板SUB1を浸漬し、化成
電流密度が0.5mA/cm2になるように調整する(定
電流化成)。次に所定のAl2O3膜厚が得られるのに必
要な化成電圧125Vに達するまで陽極酸化を行う。そ
の後この状態で数10分保持することが望ましい(定電
圧化成)。これは均一なAl2O3膜を得る上で大事なこ
とである。それによって、導電膜g2を陽極酸化され、
走査信号線GL、ゲート電極GTおよび電極PL1上に
膜厚が1800Åの陽極酸化膜AOFが形成される。
%酒石酸をアンモニアによりPH6.25±0.05に調
整した溶液をエチレングリコール液で1:9に稀釈した
液からなる陽極酸化液中に基板SUB1を浸漬し、化成
電流密度が0.5mA/cm2になるように調整する(定
電流化成)。次に所定のAl2O3膜厚が得られるのに必
要な化成電圧125Vに達するまで陽極酸化を行う。そ
の後この状態で数10分保持することが望ましい(定電
圧化成)。これは均一なAl2O3膜を得る上で大事なこ
とである。それによって、導電膜g2を陽極酸化され、
走査信号線GL、ゲート電極GTおよび電極PL1上に
膜厚が1800Åの陽極酸化膜AOFが形成される。
【0082】工程D、図14 プラズマCVD装置にアンモニアガス、シランガス、窒
素ガスを導入して、膜厚が2000Åの窒化Si膜を設
け、プラズマCVD装置にシランガス、水素ガスを導入
して、膜厚が2000Åのi型非晶質Si膜を設けたの
ち、プラズマCVD装置に水素ガス、ホスフィンガスを
導入して、膜厚が300ÅのN(+)型非晶質Si膜を設
ける。
素ガスを導入して、膜厚が2000Åの窒化Si膜を設
け、プラズマCVD装置にシランガス、水素ガスを導入
して、膜厚が2000Åのi型非晶質Si膜を設けたの
ち、プラズマCVD装置に水素ガス、ホスフィンガスを
導入して、膜厚が300ÅのN(+)型非晶質Si膜を設
ける。
【0083】工程E、図14 写真処理後、ドライエッチングガスとしてSF6、CC
l4を使用してN(+)型非晶質Si膜、i型非晶質Si
膜を選択的にエッチングすることにより、i型半導体層
ASの島を形成する。
l4を使用してN(+)型非晶質Si膜、i型非晶質Si
膜を選択的にエッチングすることにより、i型半導体層
ASの島を形成する。
【0084】工程F、図14 写真処理後、ドライエッチングガスとしてSF6を使用
して、窒化Si膜を選択的にエッチングする。
して、窒化Si膜を選択的にエッチングする。
【0085】工程G、図15 膜厚が1400ÅのITO膜からなる第1導電膜d1を
スパッタリングにより設ける。写真処理後、エッチング
液として塩酸と硝酸との混酸液で第1導電膜d1を選択
的にエッチングすることにより、ゲート端子GTM、ド
レイン端子DTMの最上層および透明画素電極ITO1
を形成する。
スパッタリングにより設ける。写真処理後、エッチング
液として塩酸と硝酸との混酸液で第1導電膜d1を選択
的にエッチングすることにより、ゲート端子GTM、ド
レイン端子DTMの最上層および透明画素電極ITO1
を形成する。
【0086】工程H、図15 膜厚が600ÅのCrからなる第2導電膜d2をスパッ
タリングにより設け、さらに膜厚が4000ÅのAl−
Pd、Al−Si、Al−Si−Ti、Al−Si−C
u等からなる第3導電膜d3をスパッタリングにより設
ける。写真処理後、第3導電膜d3を工程Bと同様な液
でエッチングし、第2導電膜d2を工程Aと同様な液で
エッチングし、映像信号線DL、ソース電極SD1、ド
レイン電極SD2を形成する。つぎに、ドライエッチン
グ装置にCCl4、SF6を導入して、N(+)型非晶質S
i膜をエッチングすることにより、ソースとドレイン間
のN(+)型半導体層d0を選択的に除去する。
タリングにより設け、さらに膜厚が4000ÅのAl−
Pd、Al−Si、Al−Si−Ti、Al−Si−C
u等からなる第3導電膜d3をスパッタリングにより設
ける。写真処理後、第3導電膜d3を工程Bと同様な液
でエッチングし、第2導電膜d2を工程Aと同様な液で
エッチングし、映像信号線DL、ソース電極SD1、ド
レイン電極SD2を形成する。つぎに、ドライエッチン
グ装置にCCl4、SF6を導入して、N(+)型非晶質S
i膜をエッチングすることにより、ソースとドレイン間
のN(+)型半導体層d0を選択的に除去する。
【0087】工程I、図15 プラズマCVD装置にアンモニアガス、シランガス、窒
素ガスを導入して、膜厚が1μmの窒化Si膜を設け
る。写真処理後、ドライエッチングガスとしてSF6を
使用した写真蝕刻技術で窒化Si膜を選択的にエッチン
グすることによって、保護膜PSV1を形成する。
素ガスを導入して、膜厚が1μmの窒化Si膜を設け
る。写真処理後、ドライエッチングガスとしてSF6を
使用した写真蝕刻技術で窒化Si膜を選択的にエッチン
グすることによって、保護膜PSV1を形成する。
【0088】《液晶表示モジュールの全体構成》図16
は、液晶表示モジュールMDLの各構成部品を示す分解
斜視図である。
は、液晶表示モジュールMDLの各構成部品を示す分解
斜視図である。
【0089】SHDは金属板から成る枠状のシールドケ
ース(メタルフレーム)、LCWその表示窓、PNLは
液晶表示パネル、SPBは光拡散板、MFRは中間フレ
ーム、BLはバックライト、BLSはバックライト支持
体、LCAは下側ケースであり、図に示すような上下の
配置関係で各部材が積み重ねられてモジュールMDLが
組み立てられる。
ース(メタルフレーム)、LCWその表示窓、PNLは
液晶表示パネル、SPBは光拡散板、MFRは中間フレ
ーム、BLはバックライト、BLSはバックライト支持
体、LCAは下側ケースであり、図に示すような上下の
配置関係で各部材が積み重ねられてモジュールMDLが
組み立てられる。
【0090】モジュールMDLは、シールドケースSH
Dに設けられた爪CLとフックFKによって全体が固定
されるようになっている。
Dに設けられた爪CLとフックFKによって全体が固定
されるようになっている。
【0091】中間フレームMFRは表示窓LCWに対応
する開口が設けられるように枠状に形成され、その枠部
分には拡散板SPB、バックライト支持体BLS並びに
各種回路部品の形状や厚みに応じた凹凸や、放熱用の開
口が設けられている。
する開口が設けられるように枠状に形成され、その枠部
分には拡散板SPB、バックライト支持体BLS並びに
各種回路部品の形状や厚みに応じた凹凸や、放熱用の開
口が設けられている。
【0092】下側ケースLCAはバックライト光の反射
体も兼ねており、効率のよい反射ができるよう、蛍光管
BLに対応して反射山RMが形成されている。
体も兼ねており、効率のよい反射ができるよう、蛍光管
BLに対応して反射山RMが形成されている。
【0093】《表示パネルPNLと駆動回路基板PCB
1》図17は、図5等に示した表示パネルPNLに映像
信号駆動回路He、Hoと垂直走査回路Vを接続した状
態を示す上面図である。
1》図17は、図5等に示した表示パネルPNLに映像
信号駆動回路He、Hoと垂直走査回路Vを接続した状
態を示す上面図である。
【0094】CHIは表示パネルPNLを駆動させる駆
動ICチップ(下側の3個は垂直走査回路側の駆動IC
チップ、左右の6個ずつは映像信号駆動回路側の駆動I
Cチップ)である。TCPは図18、図19で後述する
ように駆動用ICチップCHIがテープ・オートメイテ
ィド・ボンディング法(TAB)により実装されたテー
プキャリアパッケージ、PCB1は上記TCPやコンデ
ンサCDS等が実装された駆動回路基板で、3つに分割
されている。FGPはフレームグランドパッドであり、
シールドケースSHDに切り込んで設けられたバネ状の
破片FGが半田付けされる。FCは下側の駆動回路基板
PCB1と左側の駆動回路基板PCB1、および下側の
駆動回路基板PCB1と右側の駆動回路基板PCB1と
を電気的に接続するフラットケーブルである。フラット
ケーブルFCとしては図に示すように、複数のリード線
(りん青銅の素材にSn鍍金を施したもの)をストライ
プ状のポリエチレン層とポリビニルアルコール層とでサ
ンドイッチして支持したものを使用する。
動ICチップ(下側の3個は垂直走査回路側の駆動IC
チップ、左右の6個ずつは映像信号駆動回路側の駆動I
Cチップ)である。TCPは図18、図19で後述する
ように駆動用ICチップCHIがテープ・オートメイテ
ィド・ボンディング法(TAB)により実装されたテー
プキャリアパッケージ、PCB1は上記TCPやコンデ
ンサCDS等が実装された駆動回路基板で、3つに分割
されている。FGPはフレームグランドパッドであり、
シールドケースSHDに切り込んで設けられたバネ状の
破片FGが半田付けされる。FCは下側の駆動回路基板
PCB1と左側の駆動回路基板PCB1、および下側の
駆動回路基板PCB1と右側の駆動回路基板PCB1と
を電気的に接続するフラットケーブルである。フラット
ケーブルFCとしては図に示すように、複数のリード線
(りん青銅の素材にSn鍍金を施したもの)をストライ
プ状のポリエチレン層とポリビニルアルコール層とでサ
ンドイッチして支持したものを使用する。
【0095】《TCPの接続構造》図18は走査信号駆
動回路Vや映像信号駆動回路He,Hoを構成する、集
積回路チップCHIがフレキシブル配線基板に搭載され
たテープキャリアパッケージTCPの断面構造を示す図
であり、図19はそれを液晶表示パネルの、本例では映
像信号回路用端子DTMに接続した状態を示す要部断面
図である。
動回路Vや映像信号駆動回路He,Hoを構成する、集
積回路チップCHIがフレキシブル配線基板に搭載され
たテープキャリアパッケージTCPの断面構造を示す図
であり、図19はそれを液晶表示パネルの、本例では映
像信号回路用端子DTMに接続した状態を示す要部断面
図である。
【0096】同図において、TTBは集積回路CHIの
入力端子・配線部であり、TTMは集積回路CHIの出
力端子・配線部であり、例えばCuから成り、それぞれ
の内側の先端部(通称インナーリード)には集積回路C
HIのボンディングパッドPADがいわゆるフェースダ
ウンボンディング法により接続される。端子TTB,T
TMの外側の先端部(通称アウターリード)はそれぞれ
半導体集積回路チップCHIの入力及び出力に対応し、
半田付け等によりCRT/TFT変換回路・電源回路S
UPに、異方性導電膜ACFによって液晶表示パネルP
NLに接続される。パッケージTCPは、その先端部が
パネルPNL側の接続端子DTMを露出した保護膜PS
V1を覆うようにパネルに接続されており、従って、外
部接続端子DTM(GTM)は保護膜PSV1かパッケ
ージTCPの少なくとも一方で覆われるので電触に対し
て強くなる。
入力端子・配線部であり、TTMは集積回路CHIの出
力端子・配線部であり、例えばCuから成り、それぞれ
の内側の先端部(通称インナーリード)には集積回路C
HIのボンディングパッドPADがいわゆるフェースダ
ウンボンディング法により接続される。端子TTB,T
TMの外側の先端部(通称アウターリード)はそれぞれ
半導体集積回路チップCHIの入力及び出力に対応し、
半田付け等によりCRT/TFT変換回路・電源回路S
UPに、異方性導電膜ACFによって液晶表示パネルP
NLに接続される。パッケージTCPは、その先端部が
パネルPNL側の接続端子DTMを露出した保護膜PS
V1を覆うようにパネルに接続されており、従って、外
部接続端子DTM(GTM)は保護膜PSV1かパッケ
ージTCPの少なくとも一方で覆われるので電触に対し
て強くなる。
【0097】BF1はポリイミド等からなるベースフィ
ルムであり、SRSは半田付けの際半田が余計なところ
へつかないようにマスクするためのソルダレジスト膜で
ある。シールパターンSLの外側の上下ガラス基板の隙
間は洗浄後エポキシ樹脂EPX等により保護され、パッ
ケージTCPと上側基板SUB2の間には更にシリコー
ン樹脂SILが充填され保護が多重化されている。
ルムであり、SRSは半田付けの際半田が余計なところ
へつかないようにマスクするためのソルダレジスト膜で
ある。シールパターンSLの外側の上下ガラス基板の隙
間は洗浄後エポキシ樹脂EPX等により保護され、パッ
ケージTCPと上側基板SUB2の間には更にシリコー
ン樹脂SILが充填され保護が多重化されている。
【0098】《駆動回路基板PCB2》中間フレームM
FRに保持・収納される液晶表示部LCDの駆動回路基
板PCB2は、図31に示すように、L字形をしてお
り、IC、コンデンサ、抵抗等の電子部品が搭載されて
いる。この駆動回路基板PCB2には、1つの電圧源か
ら複数の分圧した安定化された電圧源を得るための電源
回路や、ホスト(上位演算処理装置)からのCRT(陰
極線管)用の情報をTFT液晶表示装置用の情報に変換
する回路を含む回路SUPが搭載されている。CJは外
部と接続される図示しないコネクタが接続されるコネク
タ接続部である。駆動回路基板PCB2とインバータ回
路基板PCB3とはバックライトケーブルにより中間フ
レームMFRに設けたコネクタ穴を介して電気的に接続
される。
FRに保持・収納される液晶表示部LCDの駆動回路基
板PCB2は、図31に示すように、L字形をしてお
り、IC、コンデンサ、抵抗等の電子部品が搭載されて
いる。この駆動回路基板PCB2には、1つの電圧源か
ら複数の分圧した安定化された電圧源を得るための電源
回路や、ホスト(上位演算処理装置)からのCRT(陰
極線管)用の情報をTFT液晶表示装置用の情報に変換
する回路を含む回路SUPが搭載されている。CJは外
部と接続される図示しないコネクタが接続されるコネク
タ接続部である。駆動回路基板PCB2とインバータ回
路基板PCB3とはバックライトケーブルにより中間フ
レームMFRに設けたコネクタ穴を介して電気的に接続
される。
【0099】駆動回路基板PCB1と駆動回路基板PC
B2とは折り曲げ可能なフラットケーブルFCにより電
気的に接続されている。組立て時、駆動回路基板PCB
2は、フラットケーブルFCを180°折り曲げることに
より駆動回路基板PCB1の裏側に重ねられ、中間フレ
ームMFRの所定の凹部に嵌合される。
B2とは折り曲げ可能なフラットケーブルFCにより電
気的に接続されている。組立て時、駆動回路基板PCB
2は、フラットケーブルFCを180°折り曲げることに
より駆動回路基板PCB1の裏側に重ねられ、中間フレ
ームMFRの所定の凹部に嵌合される。
【0100】以上、本発明を実施例に沿って説明したが
本発明はこれらに限定されるものではなく、例えば本発
明はエレクトロルミネセントと薄膜トランジスタを使用
した表示装置にも適用できる。また、管理記号NOはゲ
ート電極GTと同じAl材料を使用してもよい。
本発明はこれらに限定されるものではなく、例えば本発
明はエレクトロルミネセントと薄膜トランジスタを使用
した表示装置にも適用できる。また、管理記号NOはゲ
ート電極GTと同じAl材料を使用してもよい。
【0101】
【発明の効果】本発明の実施例によれば、アクティブマ
トリクス液晶表示パネルの型名、ロット番号、製造番号
などの管理記号を工程数を増やすこと無く表示できる。
トリクス液晶表示パネルの型名、ロット番号、製造番号
などの管理記号を工程数を増やすこと無く表示できる。
【0102】また、最初のパターニング工程で形成され
たCr管理記号NOをゲート絶縁膜GIで覆っているの
で、Cr管理記号NOがソース、ドレイン電極となる別
層のCrエッチング時に一緒に除去されることはない。
更には、管理記号はXYプロッタを利用してフォトレジ
ストRST上に描いているので、パネル1枚ごとに異な
る記号を簡単に形成できる。
たCr管理記号NOをゲート絶縁膜GIで覆っているの
で、Cr管理記号NOがソース、ドレイン電極となる別
層のCrエッチング時に一緒に除去されることはない。
更には、管理記号はXYプロッタを利用してフォトレジ
ストRST上に描いているので、パネル1枚ごとに異な
る記号を簡単に形成できる。
【図1】本発明の一実施例を示す図である。
【図2】この発明が適用されるアクティブ・マトリック
ス方式のカラー液晶表示装置の液晶表示部の一画素とそ
の周辺を示す要部平面図である。
ス方式のカラー液晶表示装置の液晶表示部の一画素とそ
の周辺を示す要部平面図である。
【図3】図2の3−3切断線における1画素とその周辺
を示す断面図である。
を示す断面図である。
【図4】図2の4−4切断線における付加容量Caddの
断面図である。
断面図である。
【図5】表示パネルのマトリクス周辺部の構成を説明す
るための平面図である。
るための平面図である。
【図6】図5の周辺部をやや誇張し更に具体的に説明す
るためのパネル平面図である。
るためのパネル平面図である。
【図7】上下基板の電気的接続部を含む表示パネルの角
部の拡大平面図である。
部の拡大平面図である。
【図8】マトリクスの画素部を中央に、両側にパネル角
付近と映像信号端子部付近を示す断面図である。
付近と映像信号端子部付近を示す断面図である。
【図9】左側に走査信号端子、右側に外部接続端子の無
いパネル縁部分を示す断面図である。
いパネル縁部分を示す断面図である。
【図10】ゲート端子GTMとゲート配線GLの接続部
近辺を示す平面と断面の図である。
近辺を示す平面と断面の図である。
【図11】ドレイン端子DTMと映像信号線DLとの接
続部付近を示す平面と断面の図である。
続部付近を示す平面と断面の図である。
【図12】アクティブ・マトリックス方式のカラー液晶
表示装置のマトリクス部とその周辺を含む回路図であ
る。
表示装置のマトリクス部とその周辺を含む回路図であ
る。
【図13】基板SUB1側の工程A〜Cの製造工程を示
す画素部とゲート端子部の断面図のフローチャートであ
る。
す画素部とゲート端子部の断面図のフローチャートであ
る。
【図14】基板SUB1側の工程D〜Fの製造工程を示
す画素部とゲート端子部の断面図のフローチャートであ
る。
す画素部とゲート端子部の断面図のフローチャートであ
る。
【図15】基板SUB1側の工程G〜Iの製造工程を示
す画素部とゲート端子部の断面図のフローチャートであ
る。
す画素部とゲート端子部の断面図のフローチャートであ
る。
【図16】液晶表示モジュールの分解斜視図である。
【図17】液晶表示パネルに周辺の駆動回路を実装した
状態を示す上面図である。
状態を示す上面図である。
【図18】駆動回路を構成する集積回路チップCHIが
フレキシブル配線基板に搭載されたテープキャリアパッ
ケージTCPの断面構造を示す図である。
フレキシブル配線基板に搭載されたテープキャリアパッ
ケージTCPの断面構造を示す図である。
【図19】テープキャリアパッケージTCPを液晶表示
パネルPNLの映像信号回路用端子DTMに接続した状
態を示す要部断面図である。
パネルPNLの映像信号回路用端子DTMに接続した状
態を示す要部断面図である。
【図20】周辺駆動回路基板PCB1(上面が見える)
と電源回路回路基板PCB2(下面が見える)との接続
状態を示す上面図である。
と電源回路回路基板PCB2(下面が見える)との接続
状態を示す上面図である。
NO…管理記号、RST…フォトレジスト、INK…イ
ンク層、SUB…透明ガラス基板、GL…走査信号線、
DL…映像信号線、GI…絶縁膜、GT…ゲート電極、
AS…i型半導体層、SD…ソース電極またはドレイン
電極、PSV…保護膜、BM…遮光膜、LC…液晶、T
FT…薄膜トランジスタ、ITO…透明画素電極、g、
d…導電膜、Cadd…保持容量素子、AOF…陽極酸化
膜、AO…陽極酸化マスク、GTM…ゲート端子、DT
M…ドレイン端子、SHD…シールドケース、PNL…
液晶表示パネル、SPB…光拡散板、MFR…中間フレ
ーム、BL…バックライト、BLS…バックライト支持
体、LCA…下側ケース、RM…バックライト光反射
山、(以上添字省略)。
ンク層、SUB…透明ガラス基板、GL…走査信号線、
DL…映像信号線、GI…絶縁膜、GT…ゲート電極、
AS…i型半導体層、SD…ソース電極またはドレイン
電極、PSV…保護膜、BM…遮光膜、LC…液晶、T
FT…薄膜トランジスタ、ITO…透明画素電極、g、
d…導電膜、Cadd…保持容量素子、AOF…陽極酸化
膜、AO…陽極酸化マスク、GTM…ゲート端子、DT
M…ドレイン端子、SHD…シールドケース、PNL…
液晶表示パネル、SPB…光拡散板、MFR…中間フレ
ーム、BL…バックライト、BLS…バックライト支持
体、LCA…下側ケース、RM…バックライト光反射
山、(以上添字省略)。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 菊元 淳 千葉県茂原市早野3300番地 株式会社日立 製作所茂原工場内
Claims (4)
- 【請求項1】絶縁基板と、該基板上に形成されゲート電
極を形成すべき第1レベルの導電層と、上記ゲート電極
上に形成された第1レベルの絶縁層と、該第1レベルの
絶縁層上に形成され能動領域を形成すべき半導体層と、
該半導体層上でソース、ドレイン電極を形成すべき第2
レベルの導電層と、上記基板上に形成され、上記第1レ
ベルの絶縁層によって覆われ、かつ上記第2レベルの導
電層と同じ材質を含む不透明導電膜から成る管理記号パ
ターンとを具備して成ることを特徴とする薄膜トランジ
スタアレイ。 - 【請求項2】上記不透明導電膜は外部接続端子を形成す
る層であることを特徴とする請求項1記載の薄膜トラン
ジスタアレイ。 - 【請求項3】上記不透明導電膜は上記第1レベルの導電
層であることを特徴とする請求項1または2記載の薄膜
トランジスタアレイ。 - 【請求項4】上記ソース、ドレイン電極、上記能動領域
及び上記管理記号パターンを第2レベルの絶縁層で覆う
ことを特徴とする請求項1乃至3のいずれかに記載の薄
膜トランジスタアレイ。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25096492A JPH06102534A (ja) | 1992-09-21 | 1992-09-21 | 薄膜トランジスタアレイ |
US08/124,187 US5477357A (en) | 1992-09-21 | 1993-09-21 | Liquid crystal display device having a management symbol pattern formed on a substrate |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25096492A JPH06102534A (ja) | 1992-09-21 | 1992-09-21 | 薄膜トランジスタアレイ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH06102534A true JPH06102534A (ja) | 1994-04-15 |
Family
ID=17215643
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP25096492A Pending JPH06102534A (ja) | 1992-09-21 | 1992-09-21 | 薄膜トランジスタアレイ |
Country Status (2)
Country | Link |
---|---|
US (1) | US5477357A (ja) |
JP (1) | JPH06102534A (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100496578B1 (ko) * | 2002-03-28 | 2005-06-22 | 산요덴키가부시키가이샤 | 일렉트로 루미네센스 표시 장치의 제조 방법 |
KR100572809B1 (ko) * | 1997-03-18 | 2006-10-04 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 디바이스 제조방법, 반도체 디바이스, 및 전계발광 디스플레이 디바이스 |
KR100752547B1 (ko) * | 2000-12-29 | 2007-08-29 | 엘지.필립스 엘시디 주식회사 | 액정표시장치용 어레이 기판의 아이디 마크 및 그의 형성방법 |
KR100993455B1 (ko) * | 2003-12-30 | 2010-11-09 | 엘지디스플레이 주식회사 | 아이디 마크가 형성된 액정표시장치 및 그 제조방법 |
WO2012029281A1 (ja) * | 2010-09-03 | 2012-03-08 | シャープ株式会社 | アクティブマトリクス基板及びその製造方法並びに表示装置 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5402254B1 (en) * | 1990-10-17 | 1998-09-22 | Hitachi Ltd | Liquid crystal display device with tfts in which pixel electrodes are formed in the same plane as the gate electrodes with anodized oxide films before the deposition of silicon |
US5739880A (en) * | 1995-12-01 | 1998-04-14 | Hitachi, Ltd. | Liquid crystal display device having a shielding film for shielding light from a light source |
KR100485746B1 (ko) * | 1998-03-20 | 2005-08-10 | 삼성전자주식회사 | 화상면이 보호되는 평판디스플레이장치 |
US6547616B1 (en) * | 1998-04-15 | 2003-04-15 | Fujitsu Display Technologies Corporation | Display, its manufacture, ink coating apparatus, all suitable for narrowing display frame |
BR9900252A (pt) | 1999-02-02 | 2000-08-29 | Companhia Brasileira Carbureto | Recipiente de aço inoxidável para a formação de eletrodos de autocozimento para a utilização em baixos-fornos elétricos de redução |
BR9900253A (pt) | 1999-02-02 | 2000-08-29 | Companhia Brasileira Carbureto | Recipiente de alumìnio e aço inoxidável a formação de eletrodos de autocozimento para a utilização em baixos-fornos elétricos de redução |
US7288420B1 (en) | 1999-06-04 | 2007-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing an electro-optical device |
JP2001075501A (ja) * | 1999-07-02 | 2001-03-23 | Seiko Instruments Inc | 表示装置、及び、表示装置の検査方法 |
US6332049B1 (en) | 2000-01-22 | 2001-12-18 | Global Fia, Inc. | Luminescence detector with liquid-core waveguide |
TW200746022A (en) * | 2006-04-19 | 2007-12-16 | Ignis Innovation Inc | Stable driving scheme for active matrix displays |
WO2012070484A1 (ja) * | 2010-11-26 | 2012-05-31 | シャープ株式会社 | 表示装置およびその製造方法 |
US20200035709A1 (en) * | 2018-07-30 | 2020-01-30 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Method for manufacturing thin-film transistor array substrate and thin-film transistor array substrate |
CN110764294B (zh) * | 2019-06-11 | 2020-11-24 | 惠科股份有限公司 | 一种显示面板和显示装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3140907A1 (de) * | 1981-10-15 | 1983-05-05 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Fluessigkristallanzeigezelle |
US4855806A (en) * | 1985-08-02 | 1989-08-08 | General Electric Company | Thin film transistor with aluminum contacts and nonaluminum metallization |
US4704559A (en) * | 1986-02-25 | 1987-11-03 | Seiko Instruments & Electronics Ltd. | Matrix type multi-color display device |
JPH01234827A (ja) * | 1988-03-16 | 1989-09-20 | Hitachi Ltd | 液晶表示素子 |
JPH0814669B2 (ja) * | 1988-04-20 | 1996-02-14 | シャープ株式会社 | マトリクス型表示装置 |
JPH0221612A (ja) * | 1988-07-11 | 1990-01-24 | Hitachi Ltd | 写真処理方法 |
JP3209424B2 (ja) * | 1990-06-11 | 2001-09-17 | セイコーエプソン株式会社 | 液晶表示装置 |
JP2734183B2 (ja) * | 1990-07-19 | 1998-03-30 | 日本電気株式会社 | 液晶表示素子 |
-
1992
- 1992-09-21 JP JP25096492A patent/JPH06102534A/ja active Pending
-
1993
- 1993-09-21 US US08/124,187 patent/US5477357A/en not_active Expired - Fee Related
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100572809B1 (ko) * | 1997-03-18 | 2006-10-04 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 디바이스 제조방법, 반도체 디바이스, 및 전계발광 디스플레이 디바이스 |
US7141462B2 (en) | 1997-03-18 | 2006-11-28 | Semiconductor Energy Laboratory Co., Ltd. | Substrate of semiconductor device and fabrication method thereof as well as semiconductor device and fabrication method thereof |
KR100752547B1 (ko) * | 2000-12-29 | 2007-08-29 | 엘지.필립스 엘시디 주식회사 | 액정표시장치용 어레이 기판의 아이디 마크 및 그의 형성방법 |
KR100496578B1 (ko) * | 2002-03-28 | 2005-06-22 | 산요덴키가부시키가이샤 | 일렉트로 루미네센스 표시 장치의 제조 방법 |
KR100993455B1 (ko) * | 2003-12-30 | 2010-11-09 | 엘지디스플레이 주식회사 | 아이디 마크가 형성된 액정표시장치 및 그 제조방법 |
WO2012029281A1 (ja) * | 2010-09-03 | 2012-03-08 | シャープ株式会社 | アクティブマトリクス基板及びその製造方法並びに表示装置 |
Also Published As
Publication number | Publication date |
---|---|
US5477357A (en) | 1995-12-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3184853B2 (ja) | 液晶表示装置 | |
JPH07146481A (ja) | 液晶表示基板 | |
JPH06102534A (ja) | 薄膜トランジスタアレイ | |
JPH06102536A (ja) | 薄膜トランジスタアレイ | |
JPH0794744A (ja) | Misトランジスタ | |
JP3272848B2 (ja) | 液晶表示素子 | |
JPH05232494A (ja) | 液晶表示装置 | |
JPH06347825A (ja) | 液晶表示装置およびその製造方法 | |
JPH06250221A (ja) | 液晶表示基板の製造方法 | |
JPH08190087A (ja) | 液晶表示パネル作製用透明絶縁基板およびその各種特性検査方法 | |
JPH06265922A (ja) | 液晶表示装置 | |
JP3311838B2 (ja) | 液晶表示装置 | |
JPH07333636A (ja) | 液晶表示装置 | |
JPH0792489A (ja) | 液晶表示装置 | |
JPH06258667A (ja) | 液晶表示装置 | |
JPH06265919A (ja) | 液晶表示装置 | |
JPH06242465A (ja) | 液晶表示基板 | |
JPH06268218A (ja) | 薄膜トランジスタの製造法 | |
JPH06308529A (ja) | 薄膜トランジスタ基板、液晶表示パネル及び液晶表示装置 | |
JPH0736052A (ja) | Al合金層を配線層として備える基板とその製造方法 | |
JPH07239478A (ja) | 半導体装置 | |
JPH08136950A (ja) | 液晶表示基板 | |
JPH06258666A (ja) | 液晶表示装置 | |
JPH06265934A (ja) | 液晶表示装置 | |
JPH0720464A (ja) | 液晶表示装置 |