JPH0582676A - 混成集積回路 - Google Patents

混成集積回路

Info

Publication number
JPH0582676A
JPH0582676A JP24358691A JP24358691A JPH0582676A JP H0582676 A JPH0582676 A JP H0582676A JP 24358691 A JP24358691 A JP 24358691A JP 24358691 A JP24358691 A JP 24358691A JP H0582676 A JPH0582676 A JP H0582676A
Authority
JP
Japan
Prior art keywords
circuit element
wire
hybrid integrated
integrated circuit
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24358691A
Other languages
English (en)
Inventor
Noriaki Sakamoto
則明 坂本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP24358691A priority Critical patent/JPH0582676A/ja
Publication of JPH0582676A publication Critical patent/JPH0582676A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

(57)【要約】 【目的】 冷熱サイクル時に発生する応力による素子と
導体とを接続するワイヤ線の断線を防止する。 【構成】 基板(1)上に搭載されたチップ状の回路素
子(4)の表面に、素子(4)の熱膨張係数と近似させ
た低αの樹脂薄膜(6)を被覆する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、混成集積回路に関し、
特にベアチップ実装型の混成集積回路に関する。
【0002】
【従来の技術】一般的な混成集積回路は、例えばセラミ
ックスあるいはアルミニウム等の金属基板上に形成され
た銅材を材料とする導電路上にトランジスタ、チップ抵
抗、チップコンデンサ等の複数の回路素子が固着されて
所望機能を有した混成集積回路が形成される。また、高
密度実装化に伴い基板上にLSI、VLSI等のベアチ
ップが搭載された多種多用の混成集積回路が出現してい
る。
【0003】前述したLSI、VLSI等のベアチップ
をアルミニウム基板上に搭載した場合、耐湿信頼性を確
保するために、図5に示す如く、ベアチップ(21)と
ベアチップ表面の電極と導電路(22)を接続する、例
えばAl等のワイヤ線(23)をエポキシ樹脂(24)
で被覆する。かかる、エポキシ樹脂の熱膨張係数は基板
の熱膨張係数と略同一となるように調整されているため
に、基板とエポキシ樹脂との密着性が良く、水分が浸入
しにくくなり、耐湿信頼性が向上する。本出願人は、エ
ポキシ樹脂と基板の両者の熱膨張係数を合せることに関
して既に出願済である(特願平3−118812号参
照)。
【0004】
【発明が解決しようとする課題】前述したように、エポ
キシ樹脂の封止剤と基板の熱膨張係数をマッチングさせ
ることで、両者の密着性が向上する反面、エポキシ樹脂
とベアチップとの熱膨張係数の差が著しく異なるため
に、温度変化(温度サイクル)により、封止剤とベアチ
ップとの接着部に繰返し応力が加わり、ベアチップ表面
でのワイヤボンディング部のネック切れあるいは電極か
ら剥離するという不良が発生する問題がある。
【0005】かかる、不良は本発明者の実験によると、
ベアチップのコーナ部に集中し、また、ワイヤ断線不良
となった周辺でチップ表面と封止剤の界面が剥離すると
いうことが判明した。これは、冷熱サイクルを繰返すこ
とで、最大応力がコーナ部に加わる。従ってそのコーナ
部で剥離が生じ、接着力でおさえられていたせん断方向
の歪がワイヤボンディング部に加わり、断線するものと
考えられている。
【0006】これを図6のA及びBに基づいて説明す
る。図6のAは、熱衝撃によってエポキシ樹脂とチップ
との熱膨張係数の差によるせん断方向への応力が加わっ
ているが、エポキシ樹脂がチップと接着しているため
に、せん断方向の動きを抑制している。それに対して、
図6のBは、熱衝撃を繰返すことによって、最大応力が
加わるチップコーナ部でエポキシ樹脂が剥離し(斜線領
域)、せん断方向の歪がワイヤのボンディング部に加わ
り、最終的に断線に至るものである。
【0007】また、図7は、チップサイズの大きさを異
ならしめてワイヤ断線不良実験を行った結果である。実
験条件として、アルミニウム基板上に形成された銅箔上
にベアチップをAgペーストを介して固着搭載し、ベア
チップと銅箔とをAlワイヤ線でボンディングし、ベア
チップとワイヤ線をエポキシ樹脂で封止したものを−5
5℃/5min〜150℃/5min(液相)の熱衝撃
試験を行った。図7において、(A)はチップサイズが
5.47×8.05、(B)はチップサイズが5.16
×6.2であり、夫々10個のチップが用いられた。
【0008】図7からわかるように、チップサイズが小
さい(B)は2000サイクル時で不良が発生し、チッ
プサイズが大きい(A)は500サイクル時で不良が発
生している。チップサイズがある程度小さいものはワイ
ヤ曲線不良の発生率は2000サイクル時でも低いため
環境条件が厳しい車載用の混成集積回路としても用いる
ことは可能である。
【0009】しかし、チップサイズが比較的大きいもの
は500サイクルで不良が発生し、前述したように使用
環境条件が厳しい車載用の混成集積回路として実装する
ことができないということが確認された。
【0010】
【課題を解決するための手段】本発明は上述した課題を
解決して為されたものであり、所望形状の導電路が形成
された硬質基板と、前記導電路の所定位置のパッド上に
固着されたチップ状の回路素子と、前記回路素子の近傍
に延在された複数の前記導電路と前記回路素子の電極と
を接続する複数のワイヤ線と、前記回路素子と前記ワイ
ヤ線を密封封止する封止樹脂とを具備し、前記封止樹脂
層はシリコン系樹脂が用いられ、前記回路素子上面に熱
膨張係数の低い絶縁樹脂膜を形成したことを特徴とす
る。
【0011】また、このような混成集積回路であって、
前記絶縁樹脂膜は溶剤性フェノール系エポキシ樹脂を用
いたことを特徴とする。また、このような混成集積回路
であって、前記絶縁樹脂膜は前記回路素子上のみ形成し
たことを特徴とする。また、このような混成集積回路で
あって、前記ワイヤ線はアルミニウム線を用いたことを
特徴とする。
【0012】また、このような混成集積回路であって、
前記硬質基板はアルミニウム基板を用いたことを特徴と
する。
【0013】
【作用】この様に本発明の混成集積回路では、チップ状
の回路素子上には熱膨張係数の低い絶縁樹脂膜が形成さ
れているため、絶縁樹脂膜とチップ状素子との熱膨張係
数の差が著しく緩和される。その結果、絶縁樹脂膜とチ
ップ状素子との界面での温度変化(温度サイクル)によ
る剥離が抑制される。またチップ素子上の電極と接続さ
れるワイヤ線のネック部は絶縁樹脂膜によって補強され
る構造となるため、温度サイクルによるせん断力がワイ
ヤ線のネック部に生じたとしても断線する恐れはない。
【0014】
【実施例】以下に、図1乃至図4に示した実施例に基づ
いて、本発明の混成集積回路を説明する。図1は本発明
の混成集積回路の要部拡大断面図であり、(1)は硬質
基板、(2)は絶縁樹脂層、(3)は導電路、(4)は
チップ状の回路素子、(5)はワイヤ線、(6)は絶縁
樹脂薄膜、(7)はシリコン樹脂層である。
【0015】硬質基板(1)は、例えばアルミニウム基
板等の金属基板が用いられる。かかるアルミニウム基板
表面には周知の陽極酸化技術により酸化アルミニウム膜
が形成されている。この基板(1)の一主面にはエポキ
シ樹脂等の絶縁樹脂層(2)を介して所望形状の導電路
(3)が形成される。かかる、導電路(3)は銅箔によ
り形成され、例えば前述した絶縁樹脂層(2)と銅箔と
がクラッド状に一体化された材料を基板(1)上に貼着
し、所定のエッチング技術によってパターン化される。
【0016】図1からでは明らかにされてないが、導電
路(3)は基板(1)の略全面の領域に形成されてお
り、所定の位置に回路素子を固着するパッド(3A)が
形成され、かかるパッド(3A)の周辺近傍には複数の
導電路(3)が延在形成されている。各パッド(3A)
上には複数の回路素子(4)が固着搭載される。例え
ば、トランジスタ、チップ抵抗等の回路素子及びLS
I、VLSI等のチップ状の回路素子(4)がAgペー
スト等の接着剤(8)を介してパッド(3A)上に固着
される。一方、回路素子(4)上の電極と導電路(3)
との接続は約20〜40μ径のAlワイヤ線(5)によ
り、超音波ボンディング等の接続手段を用いて電気的に
接続される。
【0017】本発明の特徴とするところは、チップ状の
回路素子(4)上に熱膨張係数の低い絶縁樹脂薄膜
(6)(以下樹脂薄膜という)を設けるところにある。
かかる樹脂薄膜(6)の熱膨張係数は、回路素子(4)
の熱膨張係数と略同一かあるいは近似した値にまで低く
設定されている。即ち、回路素子(4)の熱膨張係数は
約3〜4×10-6/℃と比較的低いために、本実施例で
用いられる樹脂薄膜(6)の熱膨張係数はシリカ等のフ
ィラーを高密度充填し約10×10-6/℃に調整されて
いる。
【0018】本発明に用いられる樹脂薄膜(6)につい
て、更に述べると、樹脂薄膜(6)は前述したように、
回路素子(4)上に薄く形成する必要があるために溶剤
性のフェノール硬化系エポキシ樹脂が用いられる。溶剤
性のフェノール硬化系樹脂は液状であるためにフィラー
が高密度充填されているにもかかわらず約100μ〜5
00μ程度の膜厚の樹脂薄膜(6)を回路素子上に容易
に形成することができる。回路素子(4)上に樹脂薄膜
(6)を形成する場合、前述したように樹脂が溶剤性で
あるために、回路素子(4)の大きさに対応した適量の
樹脂をポッティングし、加熱処理するだけで形成でき
る。即ち、回路素子(4)上の略全面には前述した樹脂
薄膜(6)が形成されるために、ワイヤ線(5)のネッ
ク部(5A)は樹脂薄膜(6)によって補強されること
になる。
【0019】本実施例では、樹脂薄膜(6)の樹脂材料
として、溶剤性のフェノール硬化性樹脂を用いたが、そ
の他の材料として酸無水物硬化系エポキシ樹脂あるいは
アミン硬化系エポキシ樹脂を用いることができる。しか
し、それらの中でフェノール系硬化樹脂が一番耐湿性が
優れているため本実施例ではフェノール硬化系を用い
た。
【0020】ところで、前述した樹脂は回路素子(4)
表面に直接コーティングされるために耐湿信頼性を確保
する必要があるために高純度化された樹脂が用いられて
いる。本実施例で用いられた樹脂は硬化物中の不純物イ
オン濃度が非常に低く(Cl -10ppm,Na+2〜3
ppm)、LSI用のトランスファーモールド樹脂と同
レベルまで高純度化されている。従って、回路素子
(4)との密着性が良く、水分が浸入しにくいため、高
い耐湿信頼性が得られる。また、α線によるソフトエラ
ーを発生しやすいDRAM等のチップ状回路素子を実装
する場合であっても問題はない。
【0021】このように、本発明に依れば、回路素子
(4)上に低い熱膨張率を有する樹脂薄膜(6)を形成
することにより、回路素子(4)と樹脂薄膜(6)との
熱膨張係数がマッチングされるため、冷熱サイクル時に
おいても素子(4)と樹脂薄膜(6)との界面が剥離し
ない。従って、厳しい冷熱サイクル条件下でせん断力が
回路素子(4)のコーナ部に加わったとしても、前述し
たように回路素子(4)と樹脂薄膜(6)の界面が剥離
せず、又ワイヤ線(5)のネック部(5A)が樹脂薄膜
(6)によって補強されているために、ワイヤ線(5)
の固着強度が増加し、従来のようなヒートサイクル時に
おけるワイヤ線断線不良を著しく抑制することができ
る。
【0022】その結果、比較的大型のチップ状の回路素
子(4)であっても、本発明を用いることで、使用環境
の厳しい、例えば車載用の混成集積回路基板上に実装し
ても十分な信頼性が確認されている。ところで、図2及
び図3は、Alワイヤ線の引張り試験の結果を示す分布
グラフである。図2はコーティングなしの状態で行った
もので、図3は本発明の樹脂薄膜(6)を回路素子
(4)上に形成して行ったものである。測定条件として
は、アルミニウム基板上に形成した銅箔上に40μ径の
Alワイヤを64本ボンディングしたLSIチップを1
0個測定した。また、図4に示すようにテンションゲー
ジの先に取付けたカギ状の針金(10)をAlワイヤ線
(5)のループにかけて、ひき上げていき、断線したと
きのゲージの目盛りを読んだものである。
【0023】図2に示すように、コーティングなし構造
では、引張強度が5.4g〜16.3g内の間で分布
し、その平均引張強度は12.3gである。また、ほと
んどの断線モードがLSI側のボンディング部のネック
切れであった。それに対して、図3の薄膜を形成した構
造では引張強度が10.9g〜20g内で分布し、その
平均引張強度は15.3gである。図2及び図3を比較
すると図3の方が分布範囲が挟まく、且つ引張強度も向
上していることがわかる。また、図3の断線モードは全
て基板側のボンディング部のネック切れであった。従っ
て、前述したように、大型のDRAM等のチップ状の回
路素子(4)を基板(1)上にダイボンドし、環境条件
及び高信頼性が要求される、例えば車載用等の混成集積
回路として用いることができる。
【0024】ところで、前述したように回路素子(4)
上に樹脂薄膜(6)を形成した後、図1に示すように回
路素子(4)と複数のワイヤ線(5)はシリコーンゲル
(7)で完全に封止される。かかる、シリコーンゲル
(7)によりワイヤ線(5)の腐食が防止される。ま
た、シリコーンゲル(7)は極めて低弾性のために、冷
熱サイクル時に膨張収縮してもワイヤ線(5)を断線さ
せるだけの応力が発生しないので、シリコーンゲル
(7)によりワイヤ線(5)が断線されることはない。
更に、冷熱サイクルによる発生する回路素子(4)と基
板(1)間の熱膨張係数の差による応力は、ワイヤ線
(5)のループ形状部分で緩和吸収されるためにワイヤ
線(5)のボンディング部に何んら問題は発生しない。
【0025】
【発明の効果】以上に詳細した如く、本発明に依れば、
使用環境条件及び高信頼性が要求される車載用の混成集
積回路基板上に比較的大型のチップ状の回路素子を実装
したとしても、冷熱サイクル時に回路素子と導体とを接
続するワイヤ線が断線することがない。その結果、本発
明を用いることで、極めて高信頼性の混成集積回路を提
供することができる。
【0026】また、前述したように、大型のチップ状の
回路素子をダイボンドできるために厳しい環境化で使用
できる混成集積回路の高密度実装化を実況できる。その
結果、高密度且つ極めて小型化された混成集積回路を提
供することができる。
【図面の簡単な説明】
【図1】図1は本発明を説明する混成集積回路の要部拡
大断面図である。
【図2】図2はワイヤ線引張り試験のデータである。
【図3】図3はワイヤ線張り試験のデータである。
【図4】図4は図2及び図3の試験の状態を示す断面図
である。
【図5】図5は従来の混成集積回路を示す断面図であ
る。
【図6】図6は熱衝撃がワイヤ線のネック部に加わると
きの説明図である。
【図7】図7はワイヤ線の断線不良率を示す特性図であ
る。
【符号の説明】
(1) 基板 (2) 絶縁樹脂層 (3) 導電路 (4) 回路素子 (5) ワイヤ線 (6) 樹脂薄膜 (7) シリコーンゲル

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 所望形状の導電路が形成された硬質基板
    と、前記導電路の所定位置のパッド上に固着されたチッ
    プ状の回路素子と、前記回路素子の近傍に延在された複
    数の前記導電路と前記回路素子の電極とを接続する複数
    のワイヤ線と、前記回路素子と前記ワイヤ線を密封封止
    する封止樹脂とを具備し、前記封止樹脂層はシリコン系
    樹脂が用いられ、前記回路素子上面に熱膨張係数の低い
    絶縁樹脂膜を形成したことを特徴とする混成集積回路。
  2. 【請求項2】 前記絶縁樹脂膜は溶剤性フェノール系エ
    ポキシ樹脂を用いたことを特徴とする請求項1記載の混
    成集積回路。
  3. 【請求項3】 前記絶縁樹脂膜は前記回路素子上のみに
    形成したことを特徴とする請求項1又は2記載の混成集
    積回路。
  4. 【請求項4】 前記ワイヤ線はアルミニウム線を用いた
    ことを特徴とする請求項1記載の混成集積回路。
  5. 【請求項5】 前記硬質基板はアルミニウム基板を用い
    たことを特徴とする請求項1記載の混成集積回路。
JP24358691A 1991-09-24 1991-09-24 混成集積回路 Pending JPH0582676A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24358691A JPH0582676A (ja) 1991-09-24 1991-09-24 混成集積回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24358691A JPH0582676A (ja) 1991-09-24 1991-09-24 混成集積回路

Publications (1)

Publication Number Publication Date
JPH0582676A true JPH0582676A (ja) 1993-04-02

Family

ID=17106023

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24358691A Pending JPH0582676A (ja) 1991-09-24 1991-09-24 混成集積回路

Country Status (1)

Country Link
JP (1) JPH0582676A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7633157B2 (en) * 2005-12-13 2009-12-15 Micron Technology, Inc. Microelectronic devices having a curved surface and methods for manufacturing the same
JP2013191642A (ja) * 2012-03-12 2013-09-26 Mitsubishi Materials Corp パワーモジュール及びその製造方法
US11616024B2 (en) 2020-01-31 2023-03-28 Kabushiki Kaisha Toshiba Storage device including semiconductor chips sealed with resin on metal plate

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7633157B2 (en) * 2005-12-13 2009-12-15 Micron Technology, Inc. Microelectronic devices having a curved surface and methods for manufacturing the same
US7888188B2 (en) 2005-12-13 2011-02-15 Micron Technology, Inc. Method of fabicating a microelectronic die having a curved surface
JP2013191642A (ja) * 2012-03-12 2013-09-26 Mitsubishi Materials Corp パワーモジュール及びその製造方法
US11616024B2 (en) 2020-01-31 2023-03-28 Kabushiki Kaisha Toshiba Storage device including semiconductor chips sealed with resin on metal plate

Similar Documents

Publication Publication Date Title
US6576993B2 (en) Packages formed by attaching a semiconductor chip to a leadframe with a footprint of about the same size as the chip
US5888849A (en) Method for fabricating an electronic package
JPH0582676A (ja) 混成集積回路
JPH0582677A (ja) 混成集積回路
JPH0582678A (ja) 混成集積回路
JPH0590448A (ja) 混成集積回路
KR100438876B1 (ko) 칩모듈
US6673656B2 (en) Semiconductor chip package and manufacturing method thereof
JPH01192125A (ja) 半導体装置の実装構造
JP2754534B2 (ja) 半導体装置及びその製造方法
JPH05109927A (ja) 混成集積回路及びその製造方法
JPH0590449A (ja) 混成集積回路
JPH05259223A (ja) フィルムキャリアテープ
JPH1116939A (ja) 半導体装置及びその製造方法
JP2707984B2 (ja) 半導体装置
JP3145892B2 (ja) 樹脂封止型半導体装置
KR19980044545A (ko) 내부 리드를 지지하기 위한 보강재를 갖는 탭 테이프
JPS5848932A (ja) 半導体装置の製法
JPH05251602A (ja) ハイブリッドicの製造方法
JPH04150061A (ja) 半導体装置
JPH10326849A (ja) Bga型半導体装置の製造方法
JPS6329533A (ja) 半導体装置
JPH0525182B2 (ja)
JPH1116929A (ja) 電子部品の製造方法
JPS59208763A (ja) 樹脂封止型電子装置