JPH05736B2 - - Google Patents

Info

Publication number
JPH05736B2
JPH05736B2 JP61297173A JP29717386A JPH05736B2 JP H05736 B2 JPH05736 B2 JP H05736B2 JP 61297173 A JP61297173 A JP 61297173A JP 29717386 A JP29717386 A JP 29717386A JP H05736 B2 JPH05736 B2 JP H05736B2
Authority
JP
Japan
Prior art keywords
initial program
input
output control
central processing
processing unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP61297173A
Other languages
English (en)
Japanese (ja)
Other versions
JPS63149750A (ja
Inventor
Shinji Uchida
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP29717386A priority Critical patent/JPS63149750A/ja
Publication of JPS63149750A publication Critical patent/JPS63149750A/ja
Publication of JPH05736B2 publication Critical patent/JPH05736B2/ja
Granted legal-status Critical Current

Links

JP29717386A 1986-12-12 1986-12-12 イニシャルプログラムロード方法 Granted JPS63149750A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29717386A JPS63149750A (ja) 1986-12-12 1986-12-12 イニシャルプログラムロード方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29717386A JPS63149750A (ja) 1986-12-12 1986-12-12 イニシャルプログラムロード方法

Publications (2)

Publication Number Publication Date
JPS63149750A JPS63149750A (ja) 1988-06-22
JPH05736B2 true JPH05736B2 (OSRAM) 1993-01-06

Family

ID=17843122

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29717386A Granted JPS63149750A (ja) 1986-12-12 1986-12-12 イニシャルプログラムロード方法

Country Status (1)

Country Link
JP (1) JPS63149750A (OSRAM)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3205184B2 (ja) * 1994-08-12 2001-09-04 三菱鉛筆株式会社 焼成鉛筆芯及びその製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS593610A (ja) * 1982-06-30 1984-01-10 Fujitsu Ltd Iplリトライ処理方式
JPS593612A (ja) * 1982-06-30 1984-01-10 Fujitsu Ltd イニシヤル・プログラム・ロ−ド処理方式
JPS59168528A (ja) * 1983-03-16 1984-09-22 Nippon Telegr & Teleph Corp <Ntt> イニシヤル・プログラム・ロ−ド方式

Also Published As

Publication number Publication date
JPS63149750A (ja) 1988-06-22

Similar Documents

Publication Publication Date Title
JP4056471B2 (ja) プロセッサに譲渡するためのシステム
US6085333A (en) Method and apparatus for synchronization of code in redundant controllers in a swappable environment
JPH09325905A (ja) 記憶制御装置
JPWO1997010549A1 (ja) 電子計算機システム
JPH05181823A (ja) 区画区分式プロセス環境における区画間制御のための方法及び装置
JPH02267634A (ja) 割込み処理装置
WO1997010549A1 (fr) Systeme de calcul electronique
US5146605A (en) Direct control facility for multiprocessor network
JP3765201B2 (ja) 計算機システム
JPH05233162A (ja) データ退避方式および保守機能を備えたデータ処理システム
US20070005861A1 (en) Fault tolerant computer system
JP2001022599A (ja) フォールトトレラント・システム,フォールトトレラント処理方法およびフォールトトレラント制御用プログラム記録媒体
JP2001216171A (ja) 仮想計算機システム
JPH05736B2 (OSRAM)
JP3512627B2 (ja) Iplにおける代替パスおよび二重化によるロードボリュームi/o制御管理方式
JP2001229042A (ja) ディスク制御装置
JPS6269309A (ja) 周辺装置初期化制御方式
JPH03229331A (ja) 情報処理装置
JPH0727468B2 (ja) 二重化情報処理装置
JP2762453B2 (ja) 入出力構成変更方法
JPH07219793A (ja) 処理プロセス間で制御の移転を行うシステムおよび方法
JP2000099360A (ja) 2重系システム
JPS62243498A (ja) 主記憶装置管理方式
JPH02213964A (ja) メモリコピー方法
JPS6024648A (ja) 仮想計算機システム内組入れ中央処理装置決定処理方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees