JPH0564425A - 昇圧コンバータの過電流検出回路 - Google Patents
昇圧コンバータの過電流検出回路Info
- Publication number
- JPH0564425A JPH0564425A JP24512391A JP24512391A JPH0564425A JP H0564425 A JPH0564425 A JP H0564425A JP 24512391 A JP24512391 A JP 24512391A JP 24512391 A JP24512391 A JP 24512391A JP H0564425 A JPH0564425 A JP H0564425A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- input
- overcurrent
- operational amplifier
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Dc-Dc Converters (AREA)
Abstract
(57)【要約】
【目的】 リアクトルを流れる瞬時過電流を検出して昇
圧コンバータをゲートロックし、半導体スイッチング素
子を保護する。 【構成】 電流検出器の検出信号と基準電流値とを比較
するオペアンプ,オペアンプの出力パルス幅を広げるワ
ンショット・マルチ,フリップ・フロップおよびPWM
ゲート信号とフリップ・フロップの出力信号を入力して
昇圧コンバータの駆動信号を制御するANDゲートによ
って構成した。
圧コンバータをゲートロックし、半導体スイッチング素
子を保護する。 【構成】 電流検出器の検出信号と基準電流値とを比較
するオペアンプ,オペアンプの出力パルス幅を広げるワ
ンショット・マルチ,フリップ・フロップおよびPWM
ゲート信号とフリップ・フロップの出力信号を入力して
昇圧コンバータの駆動信号を制御するANDゲートによ
って構成した。
Description
【0001】
【産業上の利用分野】この発明は、UPS(Uninterrup
tiblePower System)に使用する昇圧コンバータにおけ
る過電流検出回路に関するものである。
tiblePower System)に使用する昇圧コンバータにおけ
る過電流検出回路に関するものである。
【0002】
【従来の技術】昇圧コンバータの過電流保護のために、
昇圧用リアクトルに流れる電流をホール素子を使用した
電流検出器で検出し、リアクトルの電流量に応じて昇圧
コンバータを構成する半導体スイッチング素子のゲート
幅を制御していた。図3は従来技術による昇圧コンバー
タの過電流検出回路であり、リアクトル101と昇圧コ
ンバータ103の間に電流検出器102が設けられてお
り、昇圧コンバータ103の出力側にはダイオード10
4と平滑コンデンサ105が設けられていた。
昇圧用リアクトルに流れる電流をホール素子を使用した
電流検出器で検出し、リアクトルの電流量に応じて昇圧
コンバータを構成する半導体スイッチング素子のゲート
幅を制御していた。図3は従来技術による昇圧コンバー
タの過電流検出回路であり、リアクトル101と昇圧コ
ンバータ103の間に電流検出器102が設けられてお
り、昇圧コンバータ103の出力側にはダイオード10
4と平滑コンデンサ105が設けられていた。
【0003】
【発明が解決しようとする課題】電流検出器102の検
出信号は過電流検出回路106において処理され、昇圧
コンバータ103を制御する駆動信号として出力され
る。従来技術による過電流検出は平均化された過電流値
であるので応答が遅く、瞬時の過大電流に対する半導体
スイッチング素子の保護は充分ではなかった。この発明
は、上述した従来方式の過電流検出回路の欠点を解決す
るためになされたものであって、瞬時の過電流を検出し
て急速に昇圧コンバータを制御することのできる過電流
検出回路を提供することを目的とするものである。
出信号は過電流検出回路106において処理され、昇圧
コンバータ103を制御する駆動信号として出力され
る。従来技術による過電流検出は平均化された過電流値
であるので応答が遅く、瞬時の過大電流に対する半導体
スイッチング素子の保護は充分ではなかった。この発明
は、上述した従来方式の過電流検出回路の欠点を解決す
るためになされたものであって、瞬時の過電流を検出し
て急速に昇圧コンバータを制御することのできる過電流
検出回路を提供することを目的とするものである。
【0004】
【課題を解決するための手段】上述した目的を達成する
ために、この発明による昇圧コンバータの過電流検出回
路は、リアクトルを流れる過電流を検出する電流検出器
の検出信号と基準電流値とを比較するオペアンプ、この
オペアンプの出力信号をワンショット・マルチを介して
セット入力とするフリップ・フロップ、およびPWMゲ
ート信号と前記フリップ・フロップの出力信号とを入力
するANDゲートによって構成し、前記ANDゲートの
出力信号を前記昇圧コンバータを制御する駆動信号とす
るものである。
ために、この発明による昇圧コンバータの過電流検出回
路は、リアクトルを流れる過電流を検出する電流検出器
の検出信号と基準電流値とを比較するオペアンプ、この
オペアンプの出力信号をワンショット・マルチを介して
セット入力とするフリップ・フロップ、およびPWMゲ
ート信号と前記フリップ・フロップの出力信号とを入力
するANDゲートによって構成し、前記ANDゲートの
出力信号を前記昇圧コンバータを制御する駆動信号とす
るものである。
【0005】
【作用】ホール素子を用いた電流検出器によってリアク
トルを流れるパルス電流を検出しオペアンプに入力させ
る。オペアンプにおいて、予め設定した基準電流値と電
流検出器による検出値とを比較し、この検出値が基準電
流値以上であるとオペアンプが作動してワンショット・
マルチ、フリップ・フロップおよびANDゲートを介し
て瞬時に昇圧コンバータをゲートロックする駆動信号が
送出される。
トルを流れるパルス電流を検出しオペアンプに入力させ
る。オペアンプにおいて、予め設定した基準電流値と電
流検出器による検出値とを比較し、この検出値が基準電
流値以上であるとオペアンプが作動してワンショット・
マルチ、フリップ・フロップおよびANDゲートを介し
て瞬時に昇圧コンバータをゲートロックする駆動信号が
送出される。
【0006】
【実施例】以下この発明による実施例を図面を参照しな
がら説明する。
がら説明する。
【0007】図1は、この発明の実施例を示す昇圧コン
バータの過電流検出回路の構成を示すブロック回路図で
ある。図1において、電流検出器からの検出信号はダイ
オード1を介してオペアンプ2の非反転入力端子へ入力
され、分圧抵抗11と12によって構成された基準電流
値は反転入力端子に入力されている。また、13はフィ
ードバック抵抗である。オペアンプ2の出力信号は、ワ
ンショット・マルチ3に付帯して設けられたコンデンサ
14と抵抗15によって定まる時定数によりパルス幅が
決められる。前記ワンショット・マルチ3の出力パルス
はフリップ・フロップ4を介してPWMゲート信号と共
にANDゲート5へ入力され、その出力信号は昇圧コン
バータの駆動信号となる。
バータの過電流検出回路の構成を示すブロック回路図で
ある。図1において、電流検出器からの検出信号はダイ
オード1を介してオペアンプ2の非反転入力端子へ入力
され、分圧抵抗11と12によって構成された基準電流
値は反転入力端子に入力されている。また、13はフィ
ードバック抵抗である。オペアンプ2の出力信号は、ワ
ンショット・マルチ3に付帯して設けられたコンデンサ
14と抵抗15によって定まる時定数によりパルス幅が
決められる。前記ワンショット・マルチ3の出力パルス
はフリップ・フロップ4を介してPWMゲート信号と共
にANDゲート5へ入力され、その出力信号は昇圧コン
バータの駆動信号となる。
【0008】次に、この発明による昇圧コンバータの過
電流検出回路の動作を図2に示すタイムチャートによっ
て説明する。S2 はオペアンプ2に予め設定された基準
電流値であり、電流検出器からの検出信号S1 とがオペ
アンプ2において比較される。図2から明らかなよう
に、S1 で示すパルス電流がS2 より大きくなるとオペ
アンプ2から出力信号S3 が出力される。ワンショット
・マルチ3においてS3 のパルス幅は広げられてS4 と
なり、フリップ・フロップ4のセット入力端子Sに入力
される。PWMゲート信号S6 と前記フリップ・フロッ
プ4の出力信号S5 はANDゲート5へ入力され、その
出力信号は昇圧コンバータの駆動信号S7 となる。即
ち、オペアンプ2の出力信号によってPWMゲート信号
S6 はS7 で示すように“L”となり昇圧コンバータを
ゲートロックさせる。
電流検出回路の動作を図2に示すタイムチャートによっ
て説明する。S2 はオペアンプ2に予め設定された基準
電流値であり、電流検出器からの検出信号S1 とがオペ
アンプ2において比較される。図2から明らかなよう
に、S1 で示すパルス電流がS2 より大きくなるとオペ
アンプ2から出力信号S3 が出力される。ワンショット
・マルチ3においてS3 のパルス幅は広げられてS4 と
なり、フリップ・フロップ4のセット入力端子Sに入力
される。PWMゲート信号S6 と前記フリップ・フロッ
プ4の出力信号S5 はANDゲート5へ入力され、その
出力信号は昇圧コンバータの駆動信号S7 となる。即
ち、オペアンプ2の出力信号によってPWMゲート信号
S6 はS7 で示すように“L”となり昇圧コンバータを
ゲートロックさせる。
【0009】
【発明の効果】以上説明したように、この発明による昇
圧コンバータの過電流検出回路は、基準電流値と電流検
出器の検出信号を入力するオペアンプ,ワンショット・
マルチ、フリップ・フロップおよびANDゲートによっ
て構成されており、リアクトルを流れる瞬時の過電流を
検出してPWMゲート信号の送出を停止させる。従っ
て、昇圧コンバータを構成する半導体スイッチング素子
を瞬時の過電流から保護することができる。
圧コンバータの過電流検出回路は、基準電流値と電流検
出器の検出信号を入力するオペアンプ,ワンショット・
マルチ、フリップ・フロップおよびANDゲートによっ
て構成されており、リアクトルを流れる瞬時の過電流を
検出してPWMゲート信号の送出を停止させる。従っ
て、昇圧コンバータを構成する半導体スイッチング素子
を瞬時の過電流から保護することができる。
【図1】この発明による実施例を示す昇圧コンバータの
過電流検出回路のブロック回路図。
過電流検出回路のブロック回路図。
【図2】この発明の過電流検出回路のタイムチャート。
【図3】昇圧コンバータの概略図。
1 ダイオード 2 オペアンプ 3 ワンショット・マルチ 4 フリップ・フロップ 5 ANDゲート 11,12,13,15 抵抗 14 コンデンサ
Claims (1)
- 【請求項1】 昇圧コンバータの入力側に設けられた電
流検出器において検出した過電流検出信号と、 予め設定した基準電流値とをオペアンプにおいて比較
し、前記オペアンプの出力信号をワンショット・マルチ
において増幅したうえでフリップ・フロップのセット入
力として入力させ、前記フリップ・フロップの出力信号
とPWMゲート信号とをANDゲートに入力させ、前記
ANDゲートの論理積を前記コンバータを制御する駆動
信号とすることを特徴とする昇圧コンバータの過電流検
出回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24512391A JPH0564425A (ja) | 1991-08-30 | 1991-08-30 | 昇圧コンバータの過電流検出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24512391A JPH0564425A (ja) | 1991-08-30 | 1991-08-30 | 昇圧コンバータの過電流検出回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0564425A true JPH0564425A (ja) | 1993-03-12 |
Family
ID=17128967
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP24512391A Pending JPH0564425A (ja) | 1991-08-30 | 1991-08-30 | 昇圧コンバータの過電流検出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0564425A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6796626B2 (en) | 2002-01-31 | 2004-09-28 | Canon Kabushiki Kaisha | Image printing apparatus |
US6831449B2 (en) | 2002-01-31 | 2004-12-14 | Canon Kabushiki Kaisha | Current determination circuit, and image printing apparatus having current determination circuit |
JP2020518225A (ja) * | 2017-05-04 | 2020-06-18 | アマゾン テクノロジーズ インコーポレイテッド | 航空機用のヒステリシス制御方式dc−dc昇圧変換器 |
-
1991
- 1991-08-30 JP JP24512391A patent/JPH0564425A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6796626B2 (en) | 2002-01-31 | 2004-09-28 | Canon Kabushiki Kaisha | Image printing apparatus |
US6831449B2 (en) | 2002-01-31 | 2004-12-14 | Canon Kabushiki Kaisha | Current determination circuit, and image printing apparatus having current determination circuit |
JP2020518225A (ja) * | 2017-05-04 | 2020-06-18 | アマゾン テクノロジーズ インコーポレイテッド | 航空機用のヒステリシス制御方式dc−dc昇圧変換器 |
US11469673B2 (en) | 2017-05-04 | 2022-10-11 | Amazon Technologies, Inc. | Hysteresis-controlled DC-DC boost converter for aerial vehicles |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4677356A (en) | DC motor drive control device | |
US6956359B2 (en) | Synchronous rectification for low voltage motor drive | |
JPH0564425A (ja) | 昇圧コンバータの過電流検出回路 | |
JPH0746828A (ja) | スイッチング電源回路 | |
JPS58105315A (ja) | Pwm制御変換器の制御装置 | |
JPS6223539B2 (ja) | ||
US4005283A (en) | Squaring circuit apparatus | |
JPH04295222A (ja) | 安定化電源回路 | |
JPS61244269A (ja) | スイツチング電源 | |
JP3411752B2 (ja) | Dcチョッパ回路によるモータ制御時の電流制限構造 | |
JPH0216862Y2 (ja) | ||
JPH0479784A (ja) | Pwm増幅器の電流制限回路 | |
JPH05316741A (ja) | 双方向電力変換装置 | |
JPH055835Y2 (ja) | ||
JP2836382B2 (ja) | 直流電源 | |
JPH1169789A (ja) | スイッチング電源装置 | |
JPH0524972Y2 (ja) | ||
JPS633650A (ja) | 過電流検出方式 | |
JPH03183357A (ja) | チョッパ制御装置 | |
JPH031893B2 (ja) | ||
JPS58175995A (ja) | インバ−タモ−タの保護回路 | |
JPH05146143A (ja) | 突入電流防止回路 | |
JPH0421362A (ja) | 電力変換装置 | |
JPH0246164A (ja) | チョッパ制御方式のインバータ装置 | |
JP2563057Y2 (ja) | 電流制御回路 |