JPH0561562A - 多相クロツク制御回路 - Google Patents

多相クロツク制御回路

Info

Publication number
JPH0561562A
JPH0561562A JP3224510A JP22451091A JPH0561562A JP H0561562 A JPH0561562 A JP H0561562A JP 3224510 A JP3224510 A JP 3224510A JP 22451091 A JP22451091 A JP 22451091A JP H0561562 A JPH0561562 A JP H0561562A
Authority
JP
Japan
Prior art keywords
clock
phase
stop
circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3224510A
Other languages
English (en)
Other versions
JP2653281B2 (ja
Inventor
Tsuneo Sawada
常雄 沢田
Hiroshi Komatsuda
浩 小松田
Mutsuyuki Kumagai
睦之 熊谷
Masayuki Katori
雅之 香取
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP3224510A priority Critical patent/JP2653281B2/ja
Publication of JPH0561562A publication Critical patent/JPH0561562A/ja
Application granted granted Critical
Publication of JP2653281B2 publication Critical patent/JP2653281B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】 本発明は、情報処理システムの多相クロック
制御回路に関し、多相クロックを形成する為の位相作成
回路を経済的に構築する。 【構成】 少なくとも、基準となるクロックを供給す
るクロック発生部と、外部からのクロック停止指示, 又
は、開始指示により、クロックストップ信号を発
生, 又は、解除を行うクロックストップ作成部と、上記
クロックから多相のクロックを生成して、該情報処
理システムに分配するクロック作成部とを備え、上記ク
ロックストップ作成部に、上記クロックを停止させる
為に、上記クロックストップ信号の位相を調整する位
相調整回路を設けて、上記クロック作成部で、上記クロ
ックを上記位相の調整制御されたクロックストップ信
号でゲートして、クロックを停止させたクロック信号
を生成し、該クロック信号から多相のクロックを生
成する為の位相作成回路を設けるように構成する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、基準となるクロックか
ら、多相のクロックを生成する為の多相クロック制御回
路に関する。
【0002】最近の情報処理システムの多様化, 複雑化
に伴い、該情報処理システムを動作させるクロックとし
て多相のものが使用されることが多い。この場合、でき
る限り、少ないハードウェア等で任意の多相クロックを
生成できることが要求される。
【0003】
【従来の技術】図3,図4は、従来の多相クロック制御
回路を説明する図であり、図3は、便宜上、ある一種の
ストップ信号に着目した構成例を示し、図4はその動作
タイムチャートを示している。実際には、種々のストッ
プ信号毎に、点線で囲まれた回路を有している。
【0004】本図においては、説明の便宜上、多相クロ
ックを生成する為の基本回路要素のみを示し、本発明の
構成に直接関係しない要素、例えば、回路素子, 配線経
路パスのバラツキ等を調整する素子等は省略してある。
【0005】先ず、図3に示した、従来の多相クロック
制御回路においては、クロックストップ作成部 2のクロ
ックストップ発生回路 21 において、外部からのクロッ
ク停止指示, 又は、開始指示に基づいて、クロック発
生部 1から供給される、基準となるクロックに同期し
たクロックストップ信号a を生成する。
【0006】次に、クロック作成部 3において、上記ク
ロック発生部 1から供給される基準となるクロック
に、位相作成回路 30aを挿入して、多相のクロック信号
tを生成し、上記クロックストップ作成部 2で生成さ
れたクロックストップ信号aには位相作成回路 30bを
挿入して、該多相のクロックtをゲートできるよう
に、該クロックストップ信号aの位相を制御し、ゲー
ト回路 31 で、上記多相のクロックtを、上記位相制
御された多相クロックストップ信号bでゲートして、
クロックストップの制御を受けた多相のクロックを出
力し、当該情報処理システムの各フリップフロップ(FF)
に分配する。{図4の動作タイムチャート参照}
【0007】
【発明が解決しようとする課題】この従来方式の特徴
は、図3,図4からも明らかなように、クロック信号
側のパスと、クロックストップ信号a側のパスの、そ
れぞれに、位相作成回路 30a,30bを有している点であ
り、これらの回路を使って、予め、定められた任意の位
相に制御した多相クロック信号tを、予め、定められ
た任意の位相に制御したクロックストップ信号bとで
ゲートするタイミングを保障している。
【0008】従って、この制御方式は、多相クロックの
種類が数少ないときには、あまり問題とはならないが、
クロックの位相が多い場合や,分周クロックなど、クロ
ックの種類が多い場合、上記クロックストップ信号a
の種類が多くなり、点線で囲まれた回路がクロックの種
類毎に必要となるため、位相作成回路が増えるという問
題があった。
【0009】又、図示しなかったが、上記位相作成を、
例えば、複数個のLSI内の遅延回路(LSI内におい
て、複数個のゲートを直列に接続した回路)と、該遅延
回路間の基盤配線による遅延を用いて行う場合には、該
遅延回路間を基盤配線で接続する為の入出力ピンが増加
するという問題があった。
【0010】本発明は上記従来の欠点に鑑み、情報処理
システムの多相クロック制御回路において、多相クロッ
クを形成する為の位相作成回路を経済的に構築すること
ができる多相クロック制御回路を提供することを目的と
するものである。
【0011】
【課題を解決するための手段】図1,図2は、本発明の
一実施例を示した図であり、図1は構成例を示し、図2
は動作タイムチャートを示している。上記の問題点は下
記の如くに構成した多相クロック制御回路によって解決
される。
【0012】情報処理システムのクロック制御回路にお
いて、少なくとも、基準となるクロックを供給するク
ロック発生部 1と、外部からのクロック停止指示, 又
は、開始指示により、クロックストップ信号を発
生, 又は、解除を行うクロックストップ作成部 2と、上
記基準となるクロックから多相のクロックを生成し
て、該情報処理システムに分配するクロック作成部 3と
を備え、上記クロックストップ作成部 2に、上記基準と
なるクロックを停止させる為に、上記クロックストッ
プ信号の位相を調整する位相調整回路 20 を設けて、
上記クロック作成部3で、上記基準となるクロックを
上記位相の調整制御されたクロックストップ信号によ
り、ゲート回路 (&) 31でゲートして、クロックを停止
させたクロック信号を生成し、該クロックストップ信
号の制御を受けたクロック信号から多相のクロック
を生成する為の位相作成回路 30を設けて、多相クロ
ックを生成するように構成する。
【0013】
【作用】即ち、本発明においては、従来の多相のクロッ
クtに対応して必要であった、複数個のクロックスト
ップ信号bに対応した位相作成回路 30b{図3参照}
を削除し、その代わりに、一定の遅延時間を与えて、上
記基準クロックをゲートしてストップさせる為の位相
調整回路 20 を設け、該クロックを上記位相調整回路
20 で位相調整されたクロックストップ信号で、クロ
ックパルスを停止させるゲート回路 (&) 31を、従来の
位相作成回路 30aの前に設けて、該ゲートしたクロック
を、位相作成回路 30 を用いて、複数個の位相ずれを
生成して、複数個の多相クロックを発生させるようにし
たものである。
【0014】上記位相調整回路 20 は、クロックストッ
プ信号aの遅延時間を、クロック信号のクロックパ
ルスをゲートするタイミングが最適となるように設定
し、該クロックと、該クロックをゲートするクロッ
クストップ信号のタイミング関係を保障するものであ
る。
【0015】この多相クロック制御回路では、分周クロ
ックなどクロックの種類が多い場合、ある一種のクロッ
クストップ信号について、図1の点線で囲まれた回路
が必要となるが、図3に示した従来回路に比べ、位相作
成回路 30 を、従来の位相作成回路 30a,30bの凡そ1/
2に削減することができる効果が得られる。又、上記位
相作成回路 30 の一部を、基盤の配線で行っているよう
な場合には、図示されていない複数個のLSI内の遅延
回路間の基盤配線に必要な入出力ピンを削減することが
できる。
【0016】
【実施例】以下本発明の実施例を図面によって詳述す
る。前述の図1,図2が、本発明の一実施例を示した図
である。
【0017】本発明においては、クロック発生部 1と、
外部からのクロック停止指示/開始指示に基づいて、
特定のクロックストップ信号a を生成するクロックス
トップ作成部 2と、当該情報処理システムの各フリップ
フロップ(FF)に、固有の位相のクロックを分配するクロ
ック作成部3とからなる多相クロック制御回路におい
て、上記クロックストップ信号aに対して、上記クロ
ック発生部 1から供給される、基準となるクロックの
クロックパルスを停止させる為の位相合わせを行う位相
調整回路 20 を設けて、該位相調整回路 20 で位相調整
されたクロックストップ信号を用いて、ゲート回路
(&) 31で、上記クロックをゲートした後、上記クロ
ック作成部 3内に設けられた位相作成回路 30 で、該ゲ
ートされたクロック信号から、多相のクロックを生
成して、該情報処理システムの各フリップフロップ(FF)
に供給する手段が、本発明を実施するのに必要な手段で
ある。尚、全図を通して同じ符号は同じ対象物を示して
いる。
【0018】以下、図1,図2によって、本発明の多相
クロック制御回路の構成と動作を説明する。先ず、図1
の構成例において、クロック発生部 1から、当該情報処
理システムの基準となるクロックが出力され、クロッ
クストップ作成部 2に供給される。
【0019】該クロックストップ作成部 2では、外部か
らクロック停止指示/開始指示信号を受信すると、ク
ロックストップ発生回路 21 において、上記クロック発
生部1からのクロックで同期化した、複数種類のクロ
ックストップ信号a を出力する。
【0020】図1は、該複数種類のクロックストップ信
号aの1種類についてのクロックストップ制御を行う
回路の構成例が、特に、点線で示した部分で示されてい
る。図2の動作タイムチャートに示したように、例え
ば、上記基準となるクロックのクロックパルスを停止
させる場合、該クロックの特定のクロックパルスを、
正確に停止させることができるように、位相調整回路 2
0 で、該特定のクロックストップ信号a の位相を調整
して、クロックストップ信号としてクロック作成部 3
に出力する。
【0021】該クロック作成部 3においては、上記クロ
ックを、上記位相の調整されたクロックストップ信号
で、ゲート回路 31 でゲートすることで、該クロック
ストップ信号が指示するクロックパルスを削除した
{図2の動作タイムチャートにおいては、該停止された
クロックパルスを点線で示す}クロックを得ることが
できる。
【0022】このようなクロックは、上記クロックス
トップ発生回路 21で生成される複数種類のクロックス
トップ信号a毎に得ることができる。このようにして
得られたクロックを、本発明においては、位相作成回
路 30で、複数個の位相ずれを生成して、複数個の位相
をもった多相クロックを生成し、対応したフリップフ
ロップ(FF)に分配する。
【0023】従って、本発明においては、従来の多相ク
ロックの各クロックtに対応した位相作成回路 30b
{図3参照}を不要とすることができる。このように、
本発明においては、クロック発生部 1と、外部からのク
ロック停止指示/開始指示に基づいて、特定のクロッ
クストップ信号a を生成するクロックストップ作成部
2と、当該情報処理システムの各フリップフロップ(FF)
に、固有の位相のクロックを分配するクロック作成部3
とからなる多相クロック制御回路において、上記クロッ
クストップ信号aに対して、上記クロック発生部1か
ら供給される、基準となるクロックのクロックパルス
を停止させる為の位相合わせを行う位相調整回路 20 を
設けて、該位相調整回路 20 で位相調整されたクロック
ストップ信号で、上記クロックをゲートした後、上
記クロック作成部 3内に設けられた位相作成回路 30
で、該ゲートされたクロック信号から、多相のクロッ
クを生成して、該情報処理システムの各フリップフロ
ップ(FF)に供給するようにした所に特徴がある。
【0024】
【発明の効果】以上、詳細に説明したように、本発明の
多相クロック制御回路は、情報処理システムのクロック
制御回路において、少なくとも、基準となるクロック
を供給するクロック発生部と、外部からのクロック停止
指示, 又は、開始指示により、クロックストップ信号
を発生, 又は、解除を行うクロックストップ作成部
と、上記基準となるクロックから多相のクロックを
生成して、該情報処理システムに分配するクロック作成
部とを備え、上記クロックストップ作成部に、上記基準
となるクロックを停止させる為に、上記クロックスト
ップ信号の位相を調整する位相調整回路を設けて、上
記クロック作成部で、上記基準となるクロックを上記
位相の調整制御されたクロックストップ信号でゲート
して、クロックを停止させたクロック信号を生成し、
該クロックストップの制御を受けたクロック信号から
多相のクロックを生成する為の位相作成回路を設けるよ
うにしたものであるので、位相作成回路を従来方式に比
較して、凡そ、1/2 に削減することができる効果があ
る。又、該位相作成の一部を、例えば、複数個のLSI
内の遅延回路間を基盤配線で接続し、その配線長を利用
して行っている場合には、該遅延回路間の基盤配線に必
要な入出力ピンの数を削減することができる効果もあ
る。
【図面の簡単な説明】
【図1】本発明の一実施例を示した図(その1)
【図2】本発明の一実施例を示した図(その2)
【図3】従来の多相クロック制御回路を説明する図(そ
の1)
【図4】従来の多相クロック制御回路を説明する図(そ
の2)
【符号の説明】
1 クロック発生部 2 クロック
ストップ作成部 20 位相調整回路 21 クロック
ストップ発生回路 3 クロック作成部 30 位相作成
回路 30a,30b 位相作成回路 31 ゲート回路 ,t クロック クロック停止指示/開始指示信号, 又は、クロッ
ク停止指示/開始指示 a, クロックストップ信号 ゲートされたクロック信号,クロックパルスの停
止制御を受けたクロック信号 多相クロック
───────────────────────────────────────────────────── フロントページの続き (72)発明者 香取 雅之 神奈川県川崎市中原区上小田中1015番地 富士通株式会社内

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】情報処理システムのクロック制御回路にお
    いて、少なくとも、基準となるクロック () を供給す
    るクロック発生部(1) と、外部からのクロック停止指
    示, 又は、開始指示 () により、クロックストップ信
    号 () を発生, 又は、解除を行うクロックストップ作
    成部(2) と、上記基準となるクロック ()から多相の
    クロック () を生成して、該情報処理システムに分配
    するクロック作成部(3)とを備え、 上記クロックストップ作成部(2) に、上記基準となるク
    ロック () を停止させる為に、上記クロックストップ
    信号 () の位相を調整する位相調整回路(20)を設け
    て、 上記クロック作成部(3) で、上記基準となるクロック
    () を上記位相の調整制御されたクロックストップ信
    号 () により、ゲート回路 (&)(31) でゲートして、
    クロックを停止させたクロック信号 () を生成し、 該クロックストップ信号 () の制御を受けたクロック
    信号() から多相のクロック () を生成する為の位
    相作成回路(30)を設けて、多相クロック ()を生成す
    ることを特徴とする多相クロック制御回路。
JP3224510A 1991-09-05 1991-09-05 多相クロック制御回路 Expired - Fee Related JP2653281B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3224510A JP2653281B2 (ja) 1991-09-05 1991-09-05 多相クロック制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3224510A JP2653281B2 (ja) 1991-09-05 1991-09-05 多相クロック制御回路

Publications (2)

Publication Number Publication Date
JPH0561562A true JPH0561562A (ja) 1993-03-12
JP2653281B2 JP2653281B2 (ja) 1997-09-17

Family

ID=16814932

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3224510A Expired - Fee Related JP2653281B2 (ja) 1991-09-05 1991-09-05 多相クロック制御回路

Country Status (1)

Country Link
JP (1) JP2653281B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2006087806A1 (ja) * 2005-02-18 2008-07-03 富士通株式会社 クロック生成装置、クロック生成方法、クロック生成プログラム、動作検証装置、動作検証方法及び動作検証プログラム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2006087806A1 (ja) * 2005-02-18 2008-07-03 富士通株式会社 クロック生成装置、クロック生成方法、クロック生成プログラム、動作検証装置、動作検証方法及び動作検証プログラム

Also Published As

Publication number Publication date
JP2653281B2 (ja) 1997-09-17

Similar Documents

Publication Publication Date Title
KR900008178B1 (ko) 위상동기 시스템
KR19990067278A (ko) 신호 분배 시스템
US4989175A (en) High speed on-chip clock phase generating system
KR100313255B1 (ko) 디지털주파수체배기용조합지연회로
EP0291335B1 (en) Generating clock pulses
JP2002524790A (ja) 同期多相クロック分配システム
JPH06332567A (ja) ディジタル・データ処理用の改善された刻時装置
JPH0561562A (ja) 多相クロツク制御回路
US4977581A (en) Multiple frequency clock system
JP3037237B2 (ja) 同期回路及びその同期方法及びlsi
JPH04233014A (ja) コンピュータ・システム
JP3349983B2 (ja) 半導体集積回路装置
JP2954191B1 (ja) 入出力制御装置および入出力制御方法、並びに記録媒体
JPH07503349A (ja) クロック同期化信号サンプリングにおけるデータ歪みの回避方法
JPH04291609A (ja) クロック切り替え制御装置
JPH0282812A (ja) クロック切換方式
JPH0293810A (ja) 信号発生方式
JP2710682B2 (ja) クロック切替回路
JPS59174016A (ja) クロツク分配システム
JPH1056362A (ja) ディジタル信号処理集積回路
JPS60160465A (ja) マルチインタラプト装置
JPH07249685A (ja) 半導体集積回路
JPS59123911A (ja) 位相調整方式
JPH049337B2 (ja)
JPS63101919A (ja) クロツク制御回路

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19970422

LAPS Cancellation because of no payment of annual fees