JPH0555234U - プログラマブルコントローラの制御システム - Google Patents

プログラマブルコントローラの制御システム

Info

Publication number
JPH0555234U
JPH0555234U JP10761291U JP10761291U JPH0555234U JP H0555234 U JPH0555234 U JP H0555234U JP 10761291 U JP10761291 U JP 10761291U JP 10761291 U JP10761291 U JP 10761291U JP H0555234 U JPH0555234 U JP H0555234U
Authority
JP
Japan
Prior art keywords
failure
output
control system
input
case
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10761291U
Other languages
English (en)
Inventor
一行 渕上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP10761291U priority Critical patent/JPH0555234U/ja
Publication of JPH0555234U publication Critical patent/JPH0555234U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Safety Devices In Control Systems (AREA)

Abstract

(57)【要約】 【目的】 PCシステムにおいて、2重化構成の場合は
稼動率は上がるが高価となり、1重化構成では故障時の
影響が大きい。この問題を解消するために安価で稼動率
の高いシステムを提供する。 【構成】 1重化構成を基本とし、故障時のバックアッ
プが必要な状態についてはPC−1,2に入出力すると
共にデータトラッキングを行う。PC−1,2に入出力
する制御対象は、通常時はPC−1(2)より制御し、
PC−1(2)故障でPC−2(1)によりバックアッ
プする。

Description

【考案の詳細な説明】
【0001】
【産業上の利用分野】
この考案は、プラント/プロセス制御装置としてPCを用い、補機や弁等の制 御を行う場合に、経済性と稼動性を考慮して構成するPCの制御システムに関す るものである。
【0002】
【従来の技術】
図.2、図.3は従来のPCシステム構成を示すもので、図.2は待機冗長の 2重化構成、図.3は1重化構成を示している。図.2,3の1は演算処理部で 1aは主系、1bは従系を示す。また、2は入出力部でプラント/プロセスとの 信号入出力を行う。3は、1a故障時に1bでバックアップする場合の制御の連 続性を維持する(バンプレス)ためのデータトラッキング、4は1a,1bの切 替部を示す。
【0003】 次に動作について説明する。図.2の待機冗長2重化方式の場合、通常状態で は2の入出力部は1aと接続され、1aの演算処理結果が2より出力されると共 に1bに伝送される。1bでは1a故障時にバックアップする為に入出力はせず 待機状態にある。1a故障時には1bの演算処理結果を2より出力することによ り、機能維持する制御システムである。 図.3は1重化システム構成であり、1,1´および2,2´は各々、別の制 御対象を制御監視する独立の構成である。従って制御演算部1または1´が故障 の場合はそのPCが制御している機能はすべて喪失することになる。
【0004】
【考案が解決しようとする課題】
従来のPCシステム構成の場合、図.1,2とも一長一短ある。即ち、図.1 の場合、2重化されているので、制御演算部1a故障時にも1bでバックアップ できるが、演算部を2重に設ける必要があり高価となる。また、図.2の場合は システム構成はシンプルで安価であるが、故障時に機能維持できず影響が大きい 。
【0005】 この考案は上記のような問題点を解消するためになされたもので、PC故障時 の影響範囲を小さくし、かつ安価PC構成を提供することを目的としている。
【0006】
【課題を解決するための手段】
この考案に係るPCシステム構成は、1重化システム構成を基本としながらも 、PC故障時の影響を小さくするために、2重化の場合と同様PC−1,2間で データトラッキングし、故障時にも機能維持が必要な重要機能についてはPC− 1(2)故障でPC−2(1)でバックアップする。
【0007】
【作用】
この考案においては、PC−1(2)よりPC−2(1)に対し、常時データ トラッキングしているので、1重化構成でありながら、PC−1(2)故障時に も、バンプレスで機能維持が可能である。
【0008】
【実施例】
実施例1. 以下、この考案の一実施例を図について説明する。図1において1は演算処理 部、2は1の入出力部、3はPC−1,2間のデータトラッキング部を示す。
【0009】 PC−1,2は各々、別々の制御対象を制御監視するPCであるが、故障時に も機能維持が必要な制御対象の入出力についてはPC−1,2の両方に入出力す る。
【0010】 PC−1,2の両方に入出力する制御対象は、通常時はPC−1(2)より制 御し、PC−1(2)故障でPC−2(1)によりバックアップする。
【0011】 故障時にも機能維持が必要な制御対象は、通常時はPC−1(2)で制御・監 視されている。ここでPC−1の演算結果は出力部より出力すると同時にPC− 2でバックアップが必要な機能の演算結果はPC−2にデータトラッキングされ る。この状態で、PC−2(1)がPC−1(2)故障を検知した場合は、PC −2(1)の出力により機能維持される。
【0012】 実施例2. なお、上記実施例では、PC−1,2の関係で示したが、PCが3台以上の場 合も同様である。また、PC間のデータトラッキングはPC−1,2間の通信ま たはデータバスなどのデータウェイのいずれでも可能である。
【0013】
【考案の効果】
以上のように、この考案によればPCのシステム構成を1重化構成を基本とし ながらも、重要機能については機能バックアップできるようにデータトラッキン グを行う構成としたので、PCシステムとして安価で稼動率の高いシステム構成 を得られる効果がある。
【図面の簡単な説明】
【図1】この考案の一実施例によるPCシステム構成で
ある。
【図2】従来の待機冗長2重化システム構成である。
【図3】従来の1重化システム構成である。
【符号の説明】
1 演算処理部 2 入出力部 3 データトラッキング部 4 2重系切替部 5 プラント/プロセス

Claims (1)

    【実用新案登録請求の範囲】
  1. 【請求項1】 操作監視盤およびプラント/プロセスよ
    りの信号を受けて論理動作するプログラムコントローラ
    の経済性と稼動性を考慮して構成するプログラムコント
    ローラの制御システム。
JP10761291U 1991-12-27 1991-12-27 プログラマブルコントローラの制御システム Pending JPH0555234U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10761291U JPH0555234U (ja) 1991-12-27 1991-12-27 プログラマブルコントローラの制御システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10761291U JPH0555234U (ja) 1991-12-27 1991-12-27 プログラマブルコントローラの制御システム

Publications (1)

Publication Number Publication Date
JPH0555234U true JPH0555234U (ja) 1993-07-23

Family

ID=14463590

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10761291U Pending JPH0555234U (ja) 1991-12-27 1991-12-27 プログラマブルコントローラの制御システム

Country Status (1)

Country Link
JP (1) JPH0555234U (ja)

Similar Documents

Publication Publication Date Title
JPH0555234U (ja) プログラマブルコントローラの制御システム
JPH05314075A (ja) オンラインコンピュータ装置
JP2815436B2 (ja) 協調分散制御システム
JP3298239B2 (ja) 二重化制御システムの等値化方法
JPH08316957A (ja) 二重化ネットワーク管理システム
JPH04268643A (ja) 情報処理システム
JPH0540649A (ja) 冗長切り換え方式
JP2871372B2 (ja) 二重化プロセッサ装置
JPS60222945A (ja) 異常時等のバツクアツプシステム
JPH01120652A (ja) 入出力装置監視時間設定方式
JP2704137B2 (ja) 現用・予備切り換え方式
JP2564397B2 (ja) 二重化システムのデータ出力装置
JP3105025B2 (ja) 二重化制御装置
JPH0588926A (ja) 監視制御系の自動切替回路
JPS60251443A (ja) プログラマブルコントロ−ラのバツクアツプ装置
JP3271698B2 (ja) 周辺装置電源切断システム
JPH0650001Y2 (ja) 二重化デジタル制御装置
JP2592676B2 (ja) 系切り替え方式
JPS5995664A (ja) 監視制御装置
JPH03206529A (ja) コンピュータシステム
JP2000076149A (ja) チャネル二重化式通信ドライバ
JPS6394341A (ja) 二重化電子計算機システムの外部制御方式
JPS6033602A (ja) 制御システム
JPS61221941A (ja) プログラマブルコントロ−ラのバツクアツプ装置
JPH02244229A (ja) システム管理方式