JPH05251934A - 検波器 - Google Patents

検波器

Info

Publication number
JPH05251934A
JPH05251934A JP5018492A JP5018492A JPH05251934A JP H05251934 A JPH05251934 A JP H05251934A JP 5018492 A JP5018492 A JP 5018492A JP 5018492 A JP5018492 A JP 5018492A JP H05251934 A JPH05251934 A JP H05251934A
Authority
JP
Japan
Prior art keywords
frequency
signal
sample
circuit
sample clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5018492A
Other languages
English (en)
Inventor
Koji Matsuyama
幸二 松山
Hideto Furukawa
秀人 古川
Tomonori Sato
知紀 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP5018492A priority Critical patent/JPH05251934A/ja
Publication of JPH05251934A publication Critical patent/JPH05251934A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】 【目的】振幅変調波またはnPSK変調波を復調する検
波器に関し、同一の解像度を得るために、入力信号周波
数を従来のほぼ1/2にすることを目的とする。 【構成】サンプルホールド回路1で、入力信号を周波数
2fsのサンプルクロックでサンプリングし、分周回路
2で、サンプルクロックを2分周して周波数fsのサン
プルクロックを発生し、符号反転信号発生回路3で、周
波数fsのサンプルクロックに応じて交互に符号反転を
繰り返す信号を発生し、乗算器4で、サンプルホールド
回路1の出力信号と符号反転信号発生回路3の出力信号
とを乗算して検波出力を発生する。また排他的論理和回
路17で、上述のサンプルホールド回路1の出力信号
と、分周回路2の出力信号との排他的論理和を求めて検
波出力を発生することで構成する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、振幅変調波またはnP
SK変調波を復調する検波器に関し、特に同一のIF
(中間周波数)信号から2倍の解像度(分解能)を有す
る復調信号を得ることができる検波器に関するものであ
る。
【0002】搬送波の有する振幅情報または位相情報を
利用して、所要の情報を伝達する通信方式は、すでに各
種のものが知られている。このような通信方式において
は、振幅変調波またはnPSK波からなるIF信号を、
一定周期で間引きサンプリングすることによって、検波
して復調する。
【0003】このような振幅変調波またはnPSK変調
波を復調する検波器は、なるべく低いIF信号によっ
て、同一解像度の検波出力を得られるものであることが
要望される。
【0004】
【従来の技術】従来の、振幅変調波またはnPSK変調
波を復調する検波器におけるサンプリング方式は、IF
信号をその1周期あたり1サンプル以下でサンプリング
するものであった。
【0005】図5は、従来の検波器の構成を示したもの
であって、振幅変調波に対する場合を例示し、11はI
F信号から間引き信号を発生する、サンプルホールド回
路を示している。また図6は、図5に示された検波器に
おける各部信号を示すタイミングチャートである。
【0006】図5において、サンプルホールド回路11
は、ベースバンド信号を担送する周波数fcの入力IF
信号を、周波数fsのサンプルクロックごとにサンプリ
ングし、次のサンプルクロックまでホールドして、図6
に示すような、折り返し周波数fdに従って大きさが変
化するサンプル値を、間引き信号として出力することに
よって、入力IF信号をベースバンド信号に周波数変換
する。
【0007】
【発明が解決しようとする課題】図5に示された従来の
検波器においては、入力IF周波数fcの1周期あたり
1サンプル以下の場合、1シンボルあたりのサンプル数
を例えばNとしたいときは、IF周波数fcをデータレ
ートfbのN倍とする必要がある。
【0008】従って、サンプル数を多くして解像度を上
げるためにNの値を大きくとると、IF周波数が高くな
って、回路の消費電力が増大するので不利であるという
問題があった。
【0009】本発明は、このような従来技術の課題を解
決しようとするものであって、この種検波器において、
従来と同等の解像度を得るために、IF周波数を従来の
検波器と比較してほぼ1/2にすることができる、改良
された検波器を提供することを目的としている。
【0010】
【課題を解決するための手段】図1は本発明の原理的構
成を示したものである。本発明は、図1に示すように、
入力信号を検波してベースバンド信号に周波数変換する
振幅変調またはnPSK変調波の復調器において、入力
信号を周波数2fsのサンプルクロックでサンプリング
するサンプルホールド回路1と、このサンプルクロック
を2分周して周波数fsのサンプルクロックを発生する
分周回路2と、この周波数fsのサンプルクロックに応
じて交互に符号反転を繰り返す信号を発生する符号反転
信号発生回路3と、サンプルホールド回路1の出力信号
と符号反転信号発生回路3の出力信号とを乗算して検波
出力を発生する乗算器4とを備えてなるものである。
【0011】また本発明は、入力信号を検波してnPS
K変調波を硬判定し、符号変化のタイミングで位相を判
別してベースバンド信号に周波数変換する復調器におい
て、入力信号を周波数2fsのサンプルクロックでサン
プリングするサンプルホールド回路1と、このサンプル
クロックを2分周して周波数fsのサンプルクロックを
発生する分周回路2と、サンプルホールド回路1の出力
信号と分周回路2の出力信号との排他的論理和を求めて
検波出力を発生する排他的論理和回路17とを備えてな
るものである。
【0012】
【作用】サンプルホールド回路1で、入力信号を周波数
2fsのサンプルクロックでサンプリングするととも
に、分周回路2で、このサンプルクロックを2分周して
周波数fsのサンプルクロックを発生し、符号反転信号
発生回路3で、この周波数fsのサンプルクロックに応
じて交互に符号反転を繰り返す信号を発生する。そし
て、乗算器4において、サンプルホールド回路1で得ら
れたサンプル値の信号と、符号反転信号発生回路3から
の信号とを乗算することによって、折り返し周波数fd
を有する、入力信号の検波出力を発生する。
【0013】このように本発明においては、入力信号を
サンプルクロック2fsでサンプリングして得られたサ
ンプル値を、2分周したサンプルクロックfsの0,1
に応じて交互に符号を反転することによって、間引き信
号を発生するので、同一入力周波数の信号からほぼ2倍
の解像度の検波出力を得ることができる。また解像度を
同一とする場合は、入力信号の周波数をほぼ1/2とす
ることができる。
【0014】また、サンプルホールド回路1で、入力信
号を周波数2fsのサンプルクロックでサンプリングす
るとともに、分周回路2で、このサンプルクロックを2
分周して周波数fsのサンプルクロックを発生する。そ
して、排他的論理和回路17において、サンプルホール
ド回路1で得られたサンプル値の信号と、分周回路2か
らの2分周したサンプルクロックとの排他的論理和を求
めることによって、折り返し周波数fdを有する、入力
信号の検波出力を発生する。
【0015】このように本発明においては、入力信号を
サンプルクロック2fsでサンプリングして得られたサ
ンプル値に対して、2分周したサンプルクロックfsに
よっで排他的論理和の演算を行って位相判定することに
よって、間引き信号を発生するので、1ビットの符号デ
ータの場合、同一入力周波数の信号からほぼ2倍の解像
度の検波出力を得ることができる。また解像度を同一と
する場合は、入力信号の周波数をほぼ1/2とすること
ができる。
【0016】
【実施例】図2は、本発明の一実施例の構成を示したも
のであって、図5におけると同じものを同じ番号で示
し、12はサンプルクロックを2分周したクロックを発
生する分周回路、13はセレクタ、14は0(−1)の
信号を発生する−1発生部、15は1(+1)の信号を
発生する1発生部、16は2入力を乗算する乗算器であ
る。
【0017】図3は、図2に示された検波器における各
部信号を示すタイミングチャートであって、本発明方式
の検波器の動作を説明するものである。
【0018】図2において、サンプルホールド回路11
は例えばアナログディジタル(A/D)変換器からな
り、ベースバンド信号を担送する周波数fcの入力IF
信号を、その2倍の周波数2fsのサンプルクロックで
サンプリングすることによって、図3に示すような、正
負の符号が交互に反転する、符号の異なる振幅のほぼ等
しいサンプル値からなる出力を発生する。この出力は、
乗算器16の一方の入力に加えられる。
【0019】一方、分周回路12は、サンプルクロック
を2分周して、周波数fsのクロックを発生する。セレ
クタ13は、クロックfsの0,1の変化に応じて、−
1発生部14と1発生部15の出力を交互に選択して、
乗算器16の他方の入力に加える。
【0020】これによって、乗算器16は、サンプルホ
ールド回路11のサンプル値の出力の符号を交互に反転
して、図3に示すような、折り返し周波数fdに従って
大きさが変化する間引き信号を出力することによって、
入力IF信号をベースバンド信号に周波数変換した出力
を発生する。
【0021】図3に示された間引き信号は、図6に示さ
れたサンプルホールド回路による間引き信号と比較し
て、2倍の解像度を有している。従って同一周波数fc
のIF信号から、2倍の解像度を有する折り返し周波数
fdの信号出力を得ることができる。
【0022】このように図2に示された実施例では、従
来例のように、周波数fcのIF信号をサンプルクロッ
クfsで間引きサンプルする代わりに、サンプル周波数
を2fsとして、サンプル出力の符号を交互に変えるこ
とによって、サンプル周波数fsでサンプルする場合の
2倍のサンプル数を得ることができる。
【0023】図4は、本発明の他の実施例を示したもの
であって、nPSK信号に対して硬判定し、符号変化の
タイミングで位相を判別する検波器を例示している。図
2におけると同じものを同じ番号で示し、17は排他的
論理和回路である。
【0024】図4に示された実施例においては、サンプ
ルホールド回路11において、1ビットの符号データを
担送する周波数fcのIF信号を、サンプルクロック2
fsごとにサンプリングして、これを排他的論理和回路
17の一方の入力に加える。また、サンプルクロックを
分周回路12において2分周してクロックfsを発生し
て、排他的論理和回路17の他方の入力に加える。
【0025】排他的論理和回路17においては、サンプ
ルホールド回路11からのサンプル値に対して位相判定
を行うことによって、周波数fcのIF信号から、折り
返し周波数fdのベースバンド信号に周波数変換する。
【0026】このように、1ビットの符号データの場合
は、図2に示された2分周器とセレクタおよび乗算器ま
たはこれらと同等の回路の代わりに、2分周器と排他的
論理和回路を用いることによって、同一IF周波数から
2倍の解像度の出力を得ることができる。
【0027】
【発明の効果】以上説明したように本発明によれば、振
幅変調波またはnPSK変調波を復調する検波器におい
て、従来の場合と比較して、同一入力周波数によってほ
ぼ2倍の解像度を得ることができる。また同一の解像度
を得るために、入力周波数をほぼ1/2にすることがで
きる。
【図面の簡単な説明】
【図1】本発明の原理的構成を示す図である。
【図2】本発明の一実施例の構成を示す図である。
【図3】図2に示された検波器における各部信号を示す
タイミングチャートである。
【図4】本発明の他の実施例を示す図である。
【図5】従来の検波器の構成を示す図である。
【図6】図5に示された検波器における各部信号を示す
タイミングチャートである。
【符号の説明】
1 サンプルホールド回路 2 分周回路 3 符号反転信号発生回路 4 乗算器 17 排他的論理和回路

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 入力信号を検波してベースバンド信号に
    周波数変換する振幅変調またはnPSK変調波の復調器
    において、 入力信号を周波数2fsのサンプルクロックでサンプリ
    ングするサンプルホールド回路(1)と、 該サンプルクロックを2分周して周波数fsのサンプル
    クロックを発生する分周回路(2)と、 該周波数fsのサンプルクロックに応じて交互に符号反
    転を繰り返す信号を発生する符号反転信号発生回路
    (3)と、 前記サンプルホールド回路(1)の出力信号と符号反転
    信号発生回路(3)の出力信号とを乗算して検波出力を
    発生する乗算器(4)とを備えてなることを特徴とする
    検波器。
  2. 【請求項2】 入力信号を検波してnPSK変調波を硬
    判定し、符号変化のタイミングで位相を判別してベース
    バンド信号に周波数変換する復調器において、 入力信号を周波数2fsのサンプルクロックでサンプリ
    ングするサンプルホールド回路(1)と、 該サンプルクロックを2分周して周波数fsのサンプル
    クロックを発生する分周回路(2)と、 前記サンプルホールド回路(1)の出力信号と分周回路
    (2)の出力信号との排他的論理和を求めて検波出力を
    発生する排他的論理和回路(17)とを備えてなること
    を特徴とする検波器。
JP5018492A 1992-03-09 1992-03-09 検波器 Pending JPH05251934A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5018492A JPH05251934A (ja) 1992-03-09 1992-03-09 検波器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5018492A JPH05251934A (ja) 1992-03-09 1992-03-09 検波器

Publications (1)

Publication Number Publication Date
JPH05251934A true JPH05251934A (ja) 1993-09-28

Family

ID=12852105

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5018492A Pending JPH05251934A (ja) 1992-03-09 1992-03-09 検波器

Country Status (1)

Country Link
JP (1) JPH05251934A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016152584A (ja) * 2015-02-19 2016-08-22 三菱電機株式会社 受信機

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016152584A (ja) * 2015-02-19 2016-08-22 三菱電機株式会社 受信機

Similar Documents

Publication Publication Date Title
US5517689A (en) Phase detecting method and phase detector and FM receiver using phase detecting method
CA2086279C (en) A differential detection demodulator
JPH11168516A (ja) Dcオフセットキャンセラーおよびこれを備えた受信機と通信システムとdcオフセットキャンセル方法
EP2249534A1 (en) Phase synchronization device and phase synchronization method
CN110530248B (zh) 物体位移相位侦测电路及物体位移相位侦测方法
JPH05183592A (ja) 周波数変換回路、位相比較回路、およびこれらを備えた遅延検波復調装置
JPH05251934A (ja) 検波器
JP4277090B2 (ja) キャリア周波数検出方法
JP2931454B2 (ja) ディジタル位相変調信号復調回路
JP2000059332A (ja) 遅延プロファイル検出回路及び検出方法
JPH10322405A (ja) バースト信号復調装置
JP2876906B2 (ja) ユニークワード検出回路及び復調回路
JP3729369B2 (ja) 直接変換fsk受信機
JPH06188926A (ja) Psk変調復調方法及び装置
JPS59168752A (ja) 周波数検波装置
JPH05103027A (ja) 遅延検波回路
JPH0748709B2 (ja) ダイレクトシーケンス復調装置
JPH11341096A (ja) ユニークワード検出回路
RU2522854C1 (ru) Способ демодуляции сигналов с минимальной частотной манипуляцией и устройство для его осуществления
JPH0479164B2 (ja)
JP3148319B2 (ja) 変調位相検出装置及び復調装置
JP2523750B2 (ja) キャリア再生回路
JP2003234791A (ja) シンボルタイミング検出方法
JPH0548343A (ja) 位相比較器
JP2744542B2 (ja) デジタル信号受信装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20010515