JPH0497659A - 垂直画面歪補正回路 - Google Patents
垂直画面歪補正回路Info
- Publication number
- JPH0497659A JPH0497659A JP21443190A JP21443190A JPH0497659A JP H0497659 A JPH0497659 A JP H0497659A JP 21443190 A JP21443190 A JP 21443190A JP 21443190 A JP21443190 A JP 21443190A JP H0497659 A JPH0497659 A JP H0497659A
- Authority
- JP
- Japan
- Prior art keywords
- vertical
- circuit
- distortion correction
- address
- timing control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000006243 chemical reaction Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 230000006399 behavior Effects 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 241001436793 Meru Species 0.000 description 1
- 206010028980 Neoplasm Diseases 0.000 description 1
- 229910000831 Steel Inorganic materials 0.000 description 1
- 241001441724 Tetraodontidae Species 0.000 description 1
- 235000015115 caffè latte Nutrition 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 239000013256 coordination polymer Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 101150036577 fl11 gene Proteins 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 210000003127 knee Anatomy 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000010959 steel Substances 0.000 description 1
- 239000002352 surface water Substances 0.000 description 1
Landscapes
- Details Of Television Scanning (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
〔産業上の利用分野〕
本発明は、入力映像信号の水平扇肉局披数中垂直扇内周
波数が^なる場合でも、それに応じてその映像信号を正
しく表示することOできる多m獣対応デイスプレィに用
いて好適1に岡期優向制御回路における垂直1Ili面
歪補正回路に関するも0である・ 〔従来の技術〕 デイスプレィに用いられる従来の肉面歪補正回路は、%
開@64−1271h号公報に記載のように、デ(ジタ
ルメモリ管有し、各種の鋼面歪補正デーメ會該メモリか
ら読出し、その幽面禰正データから四面歪補正信号上作
成して発生していた。 即ち、該メモ9に保持され九FIR面歪禰正データを水
平及び垂直同期信号に同期したタイ建ングで読出し、D
/ム変換によりアナフグ信号に変換し、その後、低域通
過フィルタで平滑して、パラボラ波形などOWs面歪補
正償号を得るtのとなってい九〇 〔発明が解決しようとする罷題] 上記従来技術では、デイスプレィにおいて、ニーずが垂
直表示位置をニーずO好みに応じて調整したときに、垂
直画面歪補正信号O波形が追従せず、m面が歪むという
問題があった。 本発明は、垂直表示位置の変化を検出し、1厘−面歪補
正信号の位相を調整し、ニーずによって垂直表示位置が
調整されても、歪のないm面を提供すること金目的とす
る。 〔!1llIf:解決する九めの手段〕上記し7を目的
を達成するために、本発明では、アドレスとタイミング
コントロール信号とを発生して出力するタイミングコン
トロール回路と、垂uiuti函歪補正デーメを記憶す
ると共に、前記タイミングコントロール信号から出力さ
れたアドレスとタイミングコントロール信号とを入力し
%該アドレスに′M応した記憶場所に記憶されている前
記垂直Ii面歪補正データkm g記タイJyグjント
ロール信号に従って読み出して出力する波形メモリと、
該波形メモリから出力された前記垂1XIi1i面歪補
正データをディジタル/アナログ変換して垂II#1面
歪補正信号として出力するディジタル/アナログコンパ
ークと、で構成される垂Li1iii面歪補正回路にン
いて、前記−面におけるmc方向の表示位置上制御する
fl11!位置制御データまたは重置位置制御信号を入
力すると共に、#記タイミングコントロール回路から出
力されたアドレス倉入力し、前記垂直位置制御データま
九は垂直位置制御信号に基づいて補正アドレスtrPx
し、該補正アドレスt−m記タインングコントロール回
路から出力されたアドレスに加罪して出力する垂直位置
補正回路を設け、前記ig形メモリに、前記タイミング
コントロール信号から出力されたアドレスに代えて、前
記11位置補正回路から出力されるアドレスを入力する
ようにしたtのである。 〔作用] ニーずによって1厘表示位置が調整されることにより、
前記垂直位置制御データま九は垂直位置制御信号は変化
する。該直位置制御デーメま几は!直位置制御信号に変
化がありた場合、本発明で拡、前記垂直位置補正回路が
該垂直位置制御データまたに垂直位置制御信号に基づi
て補正アドレス會乍成し、該補正アドレス會前記タイイ
ングコントロール回路から出力され九アドレスKZIO
算して、前記波形メモリに出力する。 該波形メモリに、前記メインングコントロール回路から
出力されたタイミングコントロール信号と前記垂直位置
補正回路からのアドレスとを入力し、aアドレスKjt
応しt記憶場所に記憶されている調泥垂直画面歪補正デ
ータを、前記タイミングコントロール信号に従って読み
出して出力する。 そして、出力された前記垂直#!面歪補正データは、前
記ディジタル/アナログコンバータによって、ディジタ
ル/アナログ変換され、垂直°圃面歪補正信号として出
力される。 従って、前記!直位置制御データまたはIi厘位置制御
信号が変化すると、その変化に応じて、前記波形メモリ
で前記垂直画面歪補正データOs!み出される記憶場所
(アドレス)が変わるため、結果として、前記重置位置
制御データまたは垂直位置制御信号の変化に応じて、前
記ディジタル/アナログコンバータからの前記垂直両面
歪補正信号の位相が変化することになる。 これによ〉、垂直両面歪補正信号の波形は、ニーずによ
って垂直表示位置が調整されても、垂直表示位置の変化
に追従するようになるので、−面が歪むことがない。 〔実施例〕 以下、本発明の実施例を第1図音用いて説明する。 3g1図において、20は同期1向制御回賠で、1はi
イクロコンビ&−タから成るw御回路(以下、CPIJ
と記す)% 2は読出し専用メモリ%Sは続出し停書き
込み可能メモリ、4はCP T) 1 (Dインターフ
ェイスt−行なう入力専用ボート@wt。 5は入力映像信号よシ同期信号の分離や同期信号・の周
波数検出、極性統一等の同期&C謁する処理を付なう同
期処11回路、6は入出力ボート回M、7゜9は出力専
用ボート回路、8.12Fiディジタル−アナログ変I
l!回路(以下D/ム変換と記す)。 10は両面歪補正信号tデづジタル化したllIi面歪
補正データ倉記憶する波形メモリ、11は波形メモリ1
0から必要な画面歪補正データを得る九め11CR形メ
モリ10t−制御するタイミングコントロール回路、1
3は低緘通過フィルタ、14はタイミングコントロール
回路11からのアドレス′を垂直表示位置に応じて変化
させる垂直位R?[l 、3′E回絡である。 第1図では、CPY31i中心に、読出し専用メモリ2
%続出し・書込み可能メモリs5入力専用ボート回路4
.出力専用ボート回路7,95人出力ボート回路垂直位
置補正回路14は、それぞれ、アドレスバス、データバ
スコントロールバスによって相互間O情@O受は渡し、
及びそのタイ宅ング制御if?なりている。この動作は
、−船釣K。 マイクロコンビ番−!が周辺回路Kjlしてf?りてい
る動作と同様の動作てあみ。 詔、2図に第1図O喪部動作状紐及び要部信号波形
波数が^なる場合でも、それに応じてその映像信号を正
しく表示することOできる多m獣対応デイスプレィに用
いて好適1に岡期優向制御回路における垂直1Ili面
歪補正回路に関するも0である・ 〔従来の技術〕 デイスプレィに用いられる従来の肉面歪補正回路は、%
開@64−1271h号公報に記載のように、デ(ジタ
ルメモリ管有し、各種の鋼面歪補正デーメ會該メモリか
ら読出し、その幽面禰正データから四面歪補正信号上作
成して発生していた。 即ち、該メモ9に保持され九FIR面歪禰正データを水
平及び垂直同期信号に同期したタイ建ングで読出し、D
/ム変換によりアナフグ信号に変換し、その後、低域通
過フィルタで平滑して、パラボラ波形などOWs面歪補
正償号を得るtのとなってい九〇 〔発明が解決しようとする罷題] 上記従来技術では、デイスプレィにおいて、ニーずが垂
直表示位置をニーずO好みに応じて調整したときに、垂
直画面歪補正信号O波形が追従せず、m面が歪むという
問題があった。 本発明は、垂直表示位置の変化を検出し、1厘−面歪補
正信号の位相を調整し、ニーずによって垂直表示位置が
調整されても、歪のないm面を提供すること金目的とす
る。 〔!1llIf:解決する九めの手段〕上記し7を目的
を達成するために、本発明では、アドレスとタイミング
コントロール信号とを発生して出力するタイミングコン
トロール回路と、垂uiuti函歪補正デーメを記憶す
ると共に、前記タイミングコントロール信号から出力さ
れたアドレスとタイミングコントロール信号とを入力し
%該アドレスに′M応した記憶場所に記憶されている前
記垂直Ii面歪補正データkm g記タイJyグjント
ロール信号に従って読み出して出力する波形メモリと、
該波形メモリから出力された前記垂1XIi1i面歪補
正データをディジタル/アナログ変換して垂II#1面
歪補正信号として出力するディジタル/アナログコンパ
ークと、で構成される垂Li1iii面歪補正回路にン
いて、前記−面におけるmc方向の表示位置上制御する
fl11!位置制御データまたは重置位置制御信号を入
力すると共に、#記タイミングコントロール回路から出
力されたアドレス倉入力し、前記垂直位置制御データま
九は垂直位置制御信号に基づいて補正アドレスtrPx
し、該補正アドレスt−m記タインングコントロール回
路から出力されたアドレスに加罪して出力する垂直位置
補正回路を設け、前記ig形メモリに、前記タイミング
コントロール信号から出力されたアドレスに代えて、前
記11位置補正回路から出力されるアドレスを入力する
ようにしたtのである。 〔作用] ニーずによって1厘表示位置が調整されることにより、
前記垂直位置制御データま九は垂直位置制御信号は変化
する。該直位置制御デーメま几は!直位置制御信号に変
化がありた場合、本発明で拡、前記垂直位置補正回路が
該垂直位置制御データまたに垂直位置制御信号に基づi
て補正アドレス會乍成し、該補正アドレス會前記タイイ
ングコントロール回路から出力され九アドレスKZIO
算して、前記波形メモリに出力する。 該波形メモリに、前記メインングコントロール回路から
出力されたタイミングコントロール信号と前記垂直位置
補正回路からのアドレスとを入力し、aアドレスKjt
応しt記憶場所に記憶されている調泥垂直画面歪補正デ
ータを、前記タイミングコントロール信号に従って読み
出して出力する。 そして、出力された前記垂直#!面歪補正データは、前
記ディジタル/アナログコンバータによって、ディジタ
ル/アナログ変換され、垂直°圃面歪補正信号として出
力される。 従って、前記!直位置制御データまたはIi厘位置制御
信号が変化すると、その変化に応じて、前記波形メモリ
で前記垂直画面歪補正データOs!み出される記憶場所
(アドレス)が変わるため、結果として、前記重置位置
制御データまたは垂直位置制御信号の変化に応じて、前
記ディジタル/アナログコンバータからの前記垂直両面
歪補正信号の位相が変化することになる。 これによ〉、垂直両面歪補正信号の波形は、ニーずによ
って垂直表示位置が調整されても、垂直表示位置の変化
に追従するようになるので、−面が歪むことがない。 〔実施例〕 以下、本発明の実施例を第1図音用いて説明する。 3g1図において、20は同期1向制御回賠で、1はi
イクロコンビ&−タから成るw御回路(以下、CPIJ
と記す)% 2は読出し専用メモリ%Sは続出し停書き
込み可能メモリ、4はCP T) 1 (Dインターフ
ェイスt−行なう入力専用ボート@wt。 5は入力映像信号よシ同期信号の分離や同期信号・の周
波数検出、極性統一等の同期&C謁する処理を付なう同
期処11回路、6は入出力ボート回M、7゜9は出力専
用ボート回路、8.12Fiディジタル−アナログ変I
l!回路(以下D/ム変換と記す)。 10は両面歪補正信号tデづジタル化したllIi面歪
補正データ倉記憶する波形メモリ、11は波形メモリ1
0から必要な画面歪補正データを得る九め11CR形メ
モリ10t−制御するタイミングコントロール回路、1
3は低緘通過フィルタ、14はタイミングコントロール
回路11からのアドレス′を垂直表示位置に応じて変化
させる垂直位R?[l 、3′E回絡である。 第1図では、CPY31i中心に、読出し専用メモリ2
%続出し・書込み可能メモリs5入力専用ボート回路4
.出力専用ボート回路7,95人出力ボート回路垂直位
置補正回路14は、それぞれ、アドレスバス、データバ
スコントロールバスによって相互間O情@O受は渡し、
及びそのタイ宅ング制御if?なりている。この動作は
、−船釣K。 マイクロコンビ番−!が周辺回路Kjlしてf?りてい
る動作と同様の動作てあみ。 詔、2図に第1図O喪部動作状紐及び要部信号波形
【示
す説明図である。 では、本実島例の動作を説明する。 R形メモIJ10Kに、纂2因に示す実線の状態、すな
わち、ブック/管(図示せず)のII被的中心とラスタ
の中心が一致しt状態O垂111c歪補正データが格納
されている。CPU1は、入出力ボート回路6I5、同
期九[回路5で処理された入力映像信号の識別に必要表
情報(水平周波数、垂直周e!、数、同期極性等)【取
込み、これらの情*v−晟にして、内面のサイズ1位置
O制@に必9なデータ及び1画面の歪補正に必要なデー
タt・出力専用ボート回路7,9に送る。タイミングコ
ントロール回路11は、CPU1からのデータ、システ
ムクロック、水平、垂直同期信号に同期したタイ建ング
バルスH,,BLK 、V、BLKによりて%銅面歪補
正データO1!!み出しに必要なアドレス(スタートア
ドレス■〜エンドアドレス■)及び読出し間隔を決定す
るタイミングコントロール信号を乍成する。以上の動f
ifeより、波形メモリ10から読み出された画面歪補
正データは、D / A :Iンバータ12でl!11
面歪補正信号に変換される。この時、腫直−面歪補正信
号の波形は、謳2図の補正波形(1)のようKなp1プ
ツクンV垂直方向に対し必要な補正量を有している。 ここで、垂LI[表水位を上第2図の破線の様に動かし
几場合(垂直表示位置tlA整には、羞[帰繍消末期間
が短かい事から水平位RK殊の様に同期信号を調整する
のではなく、ラスタの位置を関&fる方式t−採用して
いる)、垂直位置補正回路・14は、出力ポードアから
m直位猷制裸データ及び円sK記憶されている補正係数
、にり補正アドレスを乍成し、タイミングコントロール
回路11によりflに成され次アドレス(スタートアド
レス■〜エンドアドレス■)にその補正アドレス【加算
し、アドレスの再生成上行なりている。!1に直位置補
正回路14によって、再生成されたアドレス(スタート
アドレス■〜エンドアドレス■)Kよシ、垂直画面歪補
正信号のR形は′/a2図の補正波形(5)のようにな
り、ブックン管垂直方向に対し必要な補正量t″有する
。な&、111N2図の補flI形(2)U、1111
!位置補正會行なわない場合のR形で695プツクン管
垂直方向に対し補正量が適正と21:2ていない。 篤5図は第1図の垂直位置補正回路の具体的な構成を示
すブロック図である。 鵬直位置補正回路14は、出カポードアから0垂直位置
制御デー・/li9ッチするラッテ回路15、禰正係数
七記慎す:h係数メモリ1峠補正係数及び垂直位R制御
データから補正アドレスを作成する演算@路17.補正
アドレスとタイミングコントロール回路11によ)作成
されたアドレス(スタートアドレス■〜二ンドアドレス
■)を加算する加算回路1sにより構成されている。な
お、係数メモリ16内の補正係数は、CPU1によって
書き込まれている。 以上述べたように本実施例によれば、重置表示位置t−
ニーずが調整した場合でも垂直歪補正が適正にf?なわ
れ、垂直表示位置調整にかかわらず歪のない画面を得ら
れる効果がある。 【発明の効果】 以上説明しtように%本発明によれば、ニーずによりで
垂直表示位置が調整されても m直lil爾歪補正信号
の波形は%部属表示位置の変化に追従するように凍るの
で、垂直表示位置の変化にかかわず歪のな匹禰面を得る
ことができる。
す説明図である。 では、本実島例の動作を説明する。 R形メモIJ10Kに、纂2因に示す実線の状態、すな
わち、ブック/管(図示せず)のII被的中心とラスタ
の中心が一致しt状態O垂111c歪補正データが格納
されている。CPU1は、入出力ボート回路6I5、同
期九[回路5で処理された入力映像信号の識別に必要表
情報(水平周波数、垂直周e!、数、同期極性等)【取
込み、これらの情*v−晟にして、内面のサイズ1位置
O制@に必9なデータ及び1画面の歪補正に必要なデー
タt・出力専用ボート回路7,9に送る。タイミングコ
ントロール回路11は、CPU1からのデータ、システ
ムクロック、水平、垂直同期信号に同期したタイ建ング
バルスH,,BLK 、V、BLKによりて%銅面歪補
正データO1!!み出しに必要なアドレス(スタートア
ドレス■〜エンドアドレス■)及び読出し間隔を決定す
るタイミングコントロール信号を乍成する。以上の動f
ifeより、波形メモリ10から読み出された画面歪補
正データは、D / A :Iンバータ12でl!11
面歪補正信号に変換される。この時、腫直−面歪補正信
号の波形は、謳2図の補正波形(1)のようKなp1プ
ツクンV垂直方向に対し必要な補正量を有している。 ここで、垂LI[表水位を上第2図の破線の様に動かし
几場合(垂直表示位置tlA整には、羞[帰繍消末期間
が短かい事から水平位RK殊の様に同期信号を調整する
のではなく、ラスタの位置を関&fる方式t−採用して
いる)、垂直位置補正回路・14は、出力ポードアから
m直位猷制裸データ及び円sK記憶されている補正係数
、にり補正アドレスを乍成し、タイミングコントロール
回路11によりflに成され次アドレス(スタートアド
レス■〜エンドアドレス■)にその補正アドレス【加算
し、アドレスの再生成上行なりている。!1に直位置補
正回路14によって、再生成されたアドレス(スタート
アドレス■〜エンドアドレス■)Kよシ、垂直画面歪補
正信号のR形は′/a2図の補正波形(5)のようにな
り、ブックン管垂直方向に対し必要な補正量t″有する
。な&、111N2図の補flI形(2)U、1111
!位置補正會行なわない場合のR形で695プツクン管
垂直方向に対し補正量が適正と21:2ていない。 篤5図は第1図の垂直位置補正回路の具体的な構成を示
すブロック図である。 鵬直位置補正回路14は、出カポードアから0垂直位置
制御デー・/li9ッチするラッテ回路15、禰正係数
七記慎す:h係数メモリ1峠補正係数及び垂直位R制御
データから補正アドレスを作成する演算@路17.補正
アドレスとタイミングコントロール回路11によ)作成
されたアドレス(スタートアドレス■〜二ンドアドレス
■)を加算する加算回路1sにより構成されている。な
お、係数メモリ16内の補正係数は、CPU1によって
書き込まれている。 以上述べたように本実施例によれば、重置表示位置t−
ニーずが調整した場合でも垂直歪補正が適正にf?なわ
れ、垂直表示位置調整にかかわらず歪のない画面を得ら
れる効果がある。 【発明の効果】 以上説明しtように%本発明によれば、ニーずによりで
垂直表示位置が調整されても m直lil爾歪補正信号
の波形は%部属表示位置の変化に追従するように凍るの
で、垂直表示位置の変化にかかわず歪のな匹禰面を得る
ことができる。
纂1図は本発明の一実施例上水すブロック図、菖2fg
は纂1図の要部動作状態及び要部信号波形を示す説明図
、第5@は纂1図の重置位置補正回路の具体的な構成を
示すブロック図である。 符号の説明 1−−CPU、2−一読出し専用メ毫す% S−一読出
し参書込み可能メモリ、4−一入力専用ポート回路%5
−−同期処!回路、6一一人出力ボート回路、7 、9
−m−出力専用ボート回路、8゜12・−一ディジメル
ーアナログ変換回路、10−一波形メモリ、11−−メ
イ建ングコントロール回路、1ト一低域通過フィルタ%
14−−1[位置補正回路。
は纂1図の要部動作状態及び要部信号波形を示す説明図
、第5@は纂1図の重置位置補正回路の具体的な構成を
示すブロック図である。 符号の説明 1−−CPU、2−一読出し専用メ毫す% S−一読出
し参書込み可能メモリ、4−一入力専用ポート回路%5
−−同期処!回路、6一一人出力ボート回路、7 、9
−m−出力専用ボート回路、8゜12・−一ディジメル
ーアナログ変換回路、10−一波形メモリ、11−−メ
イ建ングコントロール回路、1ト一低域通過フィルタ%
14−−1[位置補正回路。
Claims (1)
- 【特許請求の範囲】 1、アドレスとタイミングコントロール信号とを発生し
て出力するタイミングコントロール回路と、垂直画面歪
補正データを記憶すると共に、前記タイミングコントロ
ール回路から出力されたアドレスとタイミングコントロ
ール信号とを入力し、該アドレスに対応した記憶場所に
記憶されている前記垂直画面歪補正データを、前記タイ
ミングコントロール信号に従って読み出して出力する波
形メモリと、該波形メモリから出力された前記垂直画面
歪補正データをディジタル/アナログ変換して垂直画面
歪補正信号として出力するディジタル/アナログコンバ
ータと、で構成され、該ディジタル/アナログコンバー
タから出力される前記垂直画面歪補正信号により画面に
おける垂直方向の歪を補正する垂直画面歪補正回路にお
いて、 前記画面における垂直方向の表示位置を制御する垂直位
置制御データまたは垂直位置制御信号を入力すると共に
、前記タイミングコントロール回路から出力されたアド
レスを入力し、前記垂直位置制御データまたは垂直位置
制御信号に基づいて補正アドレスを作成し、該補正アド
レスを前記タイミングコントロール回路から出力された
アドレスに加算して出力する垂直位置補正回路を設け、
前記波形メモリに、前記タイミングコントロール回路か
ら出力されたアドレスに代えて、前記垂直位置補正回路
から出力されるアドレスを入力するようにしたことを特
徴とする垂直画面歪補正回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21443190A JPH0497659A (ja) | 1990-08-15 | 1990-08-15 | 垂直画面歪補正回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21443190A JPH0497659A (ja) | 1990-08-15 | 1990-08-15 | 垂直画面歪補正回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0497659A true JPH0497659A (ja) | 1992-03-30 |
Family
ID=16655672
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21443190A Pending JPH0497659A (ja) | 1990-08-15 | 1990-08-15 | 垂直画面歪補正回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0497659A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2757000A1 (fr) * | 1996-12-09 | 1998-06-12 | Sgs Thomson Microelectronics | Procede de generation de signaux de balayage pour recepteurs a tube cathodique |
US9164895B2 (en) | 2009-12-04 | 2015-10-20 | Marvell World Trade Ltd. | Virtualization of solid state drive and mass storage drive devices with hot and cold application monitoring |
-
1990
- 1990-08-15 JP JP21443190A patent/JPH0497659A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2757000A1 (fr) * | 1996-12-09 | 1998-06-12 | Sgs Thomson Microelectronics | Procede de generation de signaux de balayage pour recepteurs a tube cathodique |
US9164895B2 (en) | 2009-12-04 | 2015-10-20 | Marvell World Trade Ltd. | Virtualization of solid state drive and mass storage drive devices with hot and cold application monitoring |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0497659A (ja) | 垂直画面歪補正回路 | |
JPH03192392A (ja) | 映像信号出力装置 | |
JP3087635B2 (ja) | 画像同期制御表示装置 | |
JPH07177536A (ja) | ディジタルタイムベースコレクタ | |
JP2883031B2 (ja) | 画面垂直拡大回路及び方法 | |
JPH08328147A (ja) | 投写型画像表示装置 | |
JP2504169B2 (ja) | ビデオ位相変換装置 | |
JP3684947B2 (ja) | スーパープロセッサー装置およびスーパーインポーズ制御方法 | |
JPH0514912A (ja) | デイジタルコンバーゼンス装置 | |
JP2520414B2 (ja) | デイジタルコンバ−ゼンス回路 | |
JP3449828B2 (ja) | ディジタルコンバーゼンス装置 | |
JPS61251285A (ja) | デスクランブル装置 | |
JPH03259686A (ja) | フレーム画像生成装置 | |
JP2638330B2 (ja) | 映像信号のエンベロープデータ発生装置 | |
JPH06311383A (ja) | 歪補正回路 | |
JPH0232693A (ja) | デジタルコンバーゼンス補正装置 | |
JPH05219403A (ja) | 同期変換装置 | |
JPH11341351A (ja) | 映像拡大縮小回路 | |
JPH10274975A (ja) | Crt表示装置 | |
JPH03245680A (ja) | テレビジョン表示画面の輪郭強調回路 | |
JPH01147990A (ja) | 時間軸補正装置 | |
JPH07222181A (ja) | コンバーゼンス補正信号発生装置 | |
JPH07177535A (ja) | ディジタルタイムベースコレクタ | |
JPH01173982A (ja) | 映像・音声シミュレーション方法 | |
JPH03106277A (ja) | 多画面表示装置及びメモリ制御方法 |