JPH0445559A - 自動配置配線システム - Google Patents

自動配置配線システム

Info

Publication number
JPH0445559A
JPH0445559A JP2154614A JP15461490A JPH0445559A JP H0445559 A JPH0445559 A JP H0445559A JP 2154614 A JP2154614 A JP 2154614A JP 15461490 A JP15461490 A JP 15461490A JP H0445559 A JPH0445559 A JP H0445559A
Authority
JP
Japan
Prior art keywords
wiring
manual
information
automatic
function part
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2154614A
Other languages
English (en)
Inventor
Kazuyuki Sakaguchi
坂口 和志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2154614A priority Critical patent/JPH0445559A/ja
Publication of JPH0445559A publication Critical patent/JPH0445559A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明はISI/工Cチップのレイアウト設計におけ
る自動配置配線システムに関するものである。
〔従来の技術〕
第4図は従来の自動配置配線システムの作業の70−チ
ャート、第5図は従来の自動配置配線システムのブロッ
ク図である。第5図において%(1)はデータを入力す
る入力部、(2)はエディタ機能部。
(3)はマニュアル配線機能部、(4)は自動配線機能
S。
(5)はチップ面積を縮小するためのコンパクション機
能部、(6)はレイアウト情報等をもったデータベース
、(7)はデータの出力部である。
次に動作について説明する。データベース(6)K入力
部(1)より自動配置配線に必要なルールおよび回路上
の物理的清報や接続情報を入力する。次に、エディタ機
能部(2)を使用してセルの配置を行う。
このセルの配置後、電源やグランドやクリティカルネッ
ト等の配線をマニュアル配線機能部(3)を使用して配
線し、残りの配線を自動配線機能部(4)を使用して自
動配線するう配線が完了したらコンパクション機能部(
5)を使用してチップ面積を縮小して行く。
ここで@4図の自動配置配線システムの作業の70−チ
ャートに示すようにセルの配置修正が必要になった場合
、−旦、エディタ!能部(2)を使用して、すべての配
線を削除してからセルの配置を修正し、再びマニュアル
配線、自動配線、コンパクションを行ってい(ものであ
った。
〔発明が解決しようとする課題〕
従来の自動配置配線システムは以上のように構成されて
いたので、−旦、配置配線が完了、またはある程度配置
配lsカ完了した時点で配置修正が生じた場合、再び時
間のかかるマニュアル配線を初めから行わなければなら
ないという問題点があった。
この発明は上記のような問題点を解消するためになされ
たもので、セルの配置修正時に生じる再マニュアル配線
作業を半自動化できる自動配置配線システムを得ること
を目的とする。
〔課題を解決するための手段〕
この発明に係る自動配置配線システムは、マニュアル配
線をした情報例えばネット名、配線の種類、配線の太さ
、配線の経路、セル配置位置などを抽出する機能部およ
びこの抽出したマニュアル配線情報をもとに配線する半
自動配線機能部を備えたものである。
〔作 用〕
この発明はおける自動配置配線システムは、マニュアル
配線情報抽出機能部によりマニュアル配線情報を抽出し
、セルの配置修正後のマニュアル配線を、抽出したマニ
ュアル配線情報をもとに配線を行う半自動配線機能部に
より、セル配置修正前と配線経路が変更ない部分につい
ては自動配線でき、また配線経路が変更になった部分に
ついても、マニュアル配線時に必要なネット塩の入力。
配線の種類の入力、配線の太さ、う入力といった入力作
業を抽出したマニュアル配線情報を読み込むことにより
省くことができる。
〔笑施例〕
以下、この発明の一実施例を図について説明する。
第1図はこの発明の一実施例である自動配置配線システ
ムの作業のフローチャート、第2図はこの発明の一実施
例である自動配置配線システムのブロック図である。W
J2図において、(1)はデータを入力する入力部、(
2)はエディタ機能部、(3)はマニュアル配線機能部
、(4)は自動配線機能部、(5)はチップ面積を縮小
するためのコンパクション機能部、(6)はレイアウト
情報等をもったデータベース。
(7)はデータの出力部、(8)はマニュアル配線情報
を抽出するマニュアル配線抽出機能部、(9)は抽出し
たマニュアル配線情報をもとに配線する半自動配線機能
部、QGは抽出したマニュアル配線情報一部である。
第3図はマニュアル配線情報部の詳細な説明図である。
第3図において、(ロ)はネット名データ。
@は配線の種類のデータ、Q3は配線の太さのデータ、
α尋は配線の経路の座標データ、明はセル配置位置の座
標データである。
次に動作について説明する。データベース(6)に入力
部(1)より自動配置配線に必要なルールおよび回路上
の物理的情報や接続情報を入力する。次にエディタ機能
部(2)を使用し、セルの配置を行う。
このセルの配置後、電源やグランドやクリティカルネッ
ト等の配線をマニュアル配線機能部(3)を使用して配
線する。同時にマニュアル配線情報抽出機能部(8)に
より、マニュアル配線情報であるネット塩や配線の種類
および配線の太さ、配線の経路。
セルの配置位置の情報を抽出し、データベース(6)内
のマニュアル配線情報部(ト)に確保する。次に残りの
配線を自動配線機能部(4)により自動配線する。
配線を完了したらコンパクション機能部(5)を使用し
てチップ面積を縮小して行く。
ここで第1図の自動配置配線システムの作業のフローチ
ャートに示すようにセルの配置修正が必要になつ念場合
、−且、エディタ機能部(2)を使用して、すべての配
線を削除してからセルの配置を修正する。ここで再びマ
ニュアル配線が必要となるが、半自動配線機能部(9)
により、修正前に抽出したマニュアル配M情報部(10
の配線の経路の座標およびセルの配置位置の座標を読み
取る。次にデータベース(6)よりセル配置修正後のセ
ル配置位置の座標を読み取り両者を比較する。ここで修
正前とマニュアル配線経路の変更がない部分でセル配置
位置が修正前と修正後で変更がない場合、かつ修正前の
マニュアル配線経路上にセルが配置されていない場合圧
ついては、マニュアル配線情報部(ト)の情報をともに
自動配線する。また、修正前の配線経路通りに配線でき
ない部分については、マニュアル配線時に必要となるネ
ット名や配線の種類および配線の太さをマニュアル配線
情報部(7)より読み取りマニュアル配線する。マニュ
アル配線部の配線が完了したら修正前と同様に自動配線
、コンパクションを行っていく。
〔発明の効果〕
以上のようKこの発明によれば、マニュアル配線した情
報を抽出するマニュアル配線抽出機能部およびこの抽出
した情報をもとに配線を行う半自動配線機能部を設けた
ので、セルの配置修正時に生じる再マニュアル配線作業
を軽減できL日工/工○チップのレイアウト設計期間の
短縮を図ることができる。
【図面の簡単な説明】
第1図はこの発明の一実施例である自動配置配線システ
ムの作業のフローチャート%第2図はこの発明の一実施
例である自動配置配線システムのブロック図、第3図は
マニュアル配線情報部の詳細説明図、第4図は従来の自
動配置配線システムの作業の70−チャート、第5図は
従来の自動配置配線システムのブロック図である。 図において、(1)は入力部、(2)はエディタ機能部
。 (3)はマニュアル配線機能部、(4)は自動配線機能
部。 (6)はコンパクション機能部、 (6)はデータベー
ス、(7ンは出力部、(8)はマニュアル配線情報抽出
機能部。 (9)は半自動配線機能部、頭はマニュアル配線情報部
を示す。 なお、図中、同一符号は同一または相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1.  LsI/ICチップのレイアウト設計における自動配
    置配線システムにおいて、マニユアル配線した部分の情
    報を抽出する機能およびこの抽出した情報をもとに配線
    を行う半自動配線機能を備え、配置修正後に生じる再マ
    ニユアル配線作業を半自動化したことを特徴とする自動
    配置配線システム。
JP2154614A 1990-06-12 1990-06-12 自動配置配線システム Pending JPH0445559A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2154614A JPH0445559A (ja) 1990-06-12 1990-06-12 自動配置配線システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2154614A JPH0445559A (ja) 1990-06-12 1990-06-12 自動配置配線システム

Publications (1)

Publication Number Publication Date
JPH0445559A true JPH0445559A (ja) 1992-02-14

Family

ID=15588038

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2154614A Pending JPH0445559A (ja) 1990-06-12 1990-06-12 自動配置配線システム

Country Status (1)

Country Link
JP (1) JPH0445559A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015166981A (ja) * 2014-03-04 2015-09-24 株式会社ソシオネクスト レイアウト検証方法、検証装置、及び検証プログラム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015166981A (ja) * 2014-03-04 2015-09-24 株式会社ソシオネクスト レイアウト検証方法、検証装置、及び検証プログラム

Similar Documents

Publication Publication Date Title
JPH0445559A (ja) 自動配置配線システム
US6263479B1 (en) Method and apparatus for layout of an interface of digital and analog semiconductor integrated circuits based on positions of digital and analog functional blocks
JPH04256338A (ja) 集積回路の自動レイアウト方式
JPH1167923A (ja) 半導体集積回路とその配線配置方法、および該方法を記録した記録媒体
JP2910734B2 (ja) レイアウト方法
JPH1167917A (ja) 自動配置配線装置
JPH06209044A (ja) 半導体集積回路の設計装置
JP2946682B2 (ja) 集積回路設計装置
JPH0358278A (ja) 計算機による回路設計支援システム
JPS60178795A (ja) 状態遷移図作成処理方式
JPS63181348A (ja) Lsiのレイアウト設計装置
JP3001556B1 (ja) マスクパターンの自動レイアウト装置
JPH05114009A (ja) ワイヤボンデイング位置座標作成方法
JPH0793385A (ja) 自動配置配線処理方法
JPH10105589A (ja) 仕向を考慮した回路図設計方法及び回路情報作成方法、ならびにcadシステム
JP2940124B2 (ja) 基板cad装置
JP2933584B2 (ja) 半導体集積回路装置及びマクロ端子クランプ処理方法
JPH06120344A (ja) Lsiのフロアプランシステム
JP3611202B2 (ja) 非矩形lsiレイアウト方法
JPH06149938A (ja) 集積回路設計支援システム
JPH07147324A (ja) Cad装置による自動配置配線処理方法
JP3152769B2 (ja) プログラム解析装置
JP2000148811A (ja) 回路図エディタおよび回路図作成方法
JPH04165649A (ja) 配置配線システム
JPS61199168A (ja) 論理回路の自動変換装置