JPH04348488A - 2周波データ信号のデコード方法及び装置 - Google Patents

2周波データ信号のデコード方法及び装置

Info

Publication number
JPH04348488A
JPH04348488A JP3012706A JP1270691A JPH04348488A JP H04348488 A JPH04348488 A JP H04348488A JP 3012706 A JP3012706 A JP 3012706A JP 1270691 A JP1270691 A JP 1270691A JP H04348488 A JPH04348488 A JP H04348488A
Authority
JP
Japan
Prior art keywords
bit cell
bit
data signal
decoding
determining
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3012706A
Other languages
English (en)
Other versions
JP2584132B2 (ja
Inventor
Clarence Harrison
クラレンス、ハリソン
Mark D Marik
マーク、ダグラス、マリク
Roger L Posthumus
ロジャー、ルイス、ポステュマス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPH04348488A publication Critical patent/JPH04348488A/ja
Application granted granted Critical
Publication of JP2584132B2 publication Critical patent/JP2584132B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1407Digital recording or reproducing using self-clocking codes characterised by the use of two levels code representation depending on a single bit, i.e. where a one is always represented by a first code symbol while a zero is always represented by a second code symbol
    • G11B20/1419Digital recording or reproducing using self-clocking codes characterised by the use of two levels code representation depending on a single bit, i.e. where a one is always represented by a first code symbol while a zero is always represented by a second code symbol to or from biphase level coding, i.e. to or from codes where a one is coded as a transition from a high to a low level during the middle of a bit cell and a zero is encoded as a transition from a low to a high level during the middle of a bit cell or vice versa, e.g. split phase code, Manchester code conversion to or from biphase space or mark coding, i.e. to or from codes where there is a transition at the beginning of every bit cell and a one has no second transition and a zero has a second transition one half of a bit period later or vice versa, e.g. double frequency code, FM code

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Dc Digital Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は2周波データ信号をデコ
ードする方法および装置に関し、詳細には劣化した2周
波データ信号を正確且つ効率よくデコードする方法およ
び装置に関する。
【0002】
【従来の技術及び発明が解決しようとする課題】しばし
ば「2相」または「F/2F」データ信号とも呼ばれる
2周波データ信号はカード、パスブックおよび他のトー
クンに一般に見られる磁気ストライプのような磁気媒体
上のデータのエンコードに広く用いられる。磁気ストラ
イプを有するカードまたはパスブックは一般に磁気スト
ライプの読取を必要とする自動テラーマシンまたはポイ
ント・オブ・セール(POS)端末その他の端末で使用
される。磁気ストライプは一般にユーザーの銀行、口座
およびその他の資産データに関するデータを含む。
【0003】2周波データ信号は一般に一連の磁束反転
として磁気媒体上にエンコードされる。これら磁束反転
はクロック遷移とデータ遷移を与える。一つのストライ
プ上の2つのクロック遷移間の直線距離を「ビットセル
」と呼ぶ。ビットセルが中間データ遷移または磁束反転
を含まない場合にはこのビットセルに2進値「0」を割
振る。このビットセルがそのセル内でのクロック遷移間
に1つの磁束反転またはデータ遷移を含むときにはこの
セルに2進値「1」を割振る。「1」のビットセルにお
けるデータ遷移は一般にそのビットセルの中間点または
その近くに置かれる。
【0004】図1は2周波データ信号の一例を示す。 「0」ビットははじめと終りに夫々第1および第2の逆
極性の信号ピークを有する(すなわち1つのピーク‐ピ
ーク変位)ビットセルにより表わされ、そして「1」ビ
ットははじめと終りに同一極性の信号ピークを有しそし
てそれらの間に逆極性の信号ピークを有する(すなわち
2ピーク‐ピーク変位)ビットセルで表わすことが出来
る。従って、もしこの「0」ビットを周波数Fでエンコ
ードするとすると、「1」ビットは周波数2Fとなり、
このためこれらデータ信号についてF/2Fの表記が行
われる。
【0005】F/2Fデータ信号は一般にゼロ交差遷移
を識別するための磁気読取ヘッドおよびデコーダ回路を
用いて読取られる。そのようなデコーダの一例が米国特
許第4254441号明細書に示されており、磁気読取
ヘッドと、「0」ビットと「1」ビットの検出のために
振幅弁別およびゼロスロープ検出を用いるデコーダを開
示している。ゼロ交差遷移は信号が劣化するとノイズに
より不明瞭となる傾向があり、正確なデコードが困難と
なる。
【0006】F/2F信号のクロックは磁気ストライプ
と読取ヘッドの間の一定の相対動作速度によりきまるか
ら、一定速度のヘッドそしてまたはカードの移送を実現
するための努力がなされている。これについては例えば
米国特許第4593328号明細書にはカードがリーダ
ーを通り過ぎるときカードに摩擦的に係合してタイミン
グ情報を出すタイミングホイールが示されている。
【0007】2周波信号のデコードにおける主たる問題
はデコードされた信号が劣化するということである。磁
気媒体上の信号は時間が経過すると劣化することは知ら
れている。そのような劣化は磁束散逸プロセスにより磁
束の反転振幅を小さくする。劣化はまた漂遊磁界による
磁気媒体におけるスプリアス磁束反転または振動の形の
ノイズ信号の引き込みによっても生じる。更に、磁気媒
体自体は物理的にこすられるから、そのすべての区分が
けずり落されそして折れることもありうる。
【0008】磁気媒体にエンコードされた典型的なF/
2FデータはパリティビットとF/2Fデータの完全性
の評価に用いることの出来る水平方向レコードコード(
LRC)を含んでいる。この完全性検査をパスしないカ
ードおよび信号劣化により読取不能となったカードは自
動テラーマシンまたはPOS端末により拒絶される。 意図したトランザクションは完了せず、このカードの所
有者は新しいカードを得るようにすすめられる。
【0009】拒絶されたカードはカードの所持者および
カードの発行者にとって一つの問題である。拒絶された
カードは自動テラーマシンまたはPOSトランザクショ
ンにおいてそのカードを使用出来ないためにフラストレ
ーションの原因となる。カード所持者は新しいカードの
発行について発行者とコンタクトをとらねばならない。 拒絶されたカードはまた消費者は新しいカードを得るま
でそのカードを使用しないであろうから、発行者にとっ
ても問題である。拒絶されたカードは、カード所有者は
自動テラーマシンまたはPOS端末で拒絶されたカード
をしばしばそのような端末の責任にしようとするから、
自動テラーマシンおよびPOS端末の製造者にとっても
問題である。カード自体が事実上欠陥のあるものである
ときには自動テラーマシンまたはPOS端末についてし
ばしばサービスコールがなされる。  カードの発行者
は周期的にすべてのカードを交換することにより拒絶さ
れるカードの数を最少にすることを試みている。しかし
ながら、この交換プロセスはコストが極めて高くなる。 更に、すべてのカードが予定時間後に交換されるとき、
それらカードの内のいくつかは交換後に劣化しており、
他は劣化していないということが生じうる。従って周期
的な交換は満足すべき解決方法ではない。
【0010】磁気ストライプリーダーの技術においては
劣化された信号のデコードを向上するために信号デコー
ダを改善することにより拒絶されるカードの数を最少に
する試みもなされている。例えば前記の米国特許第42
54441号明細書には、「0」ビットと「1」ビット
を夫々読取るための異常に大きい読取アパーチャを有す
る読取ヘッドとアナログ振幅弁別およびゼロスロープ検
出回路を用いる2周波データの読取システムが示されて
いる。劣化したF/2F信号のデコードについての他の
試みは米国特許第4626670号明細書に示されてお
り、それではビットセル幅がビットセル幅を変化させる
ビットの拡散および他の劣化を動的に補償するためにト
ラッキングを受けるようになっている。この特許では現
在のビットセル幅は最近にデコードされたビットセル幅
(例えば最後の2ビットセルについて)の平均としてセ
ットされる。しかしながらこの技術は磁気媒体の折れ目
近辺に生じるビットセルの拡散の補償には不適当である
ことがわかる。
【0011】更に第1回目の読取が失敗であるとき第2
回以降の読取を行うことによりカード上の劣化したデー
タを読取る試みもなされている。しかしながら劣化した
カードについてのそれらの読取りの試みによりデータは
ますます劣化する。カードを複数回読取ることにより信
号劣化の問題は更に悪化する。更に、ノイズパルス、媒
体の折れまたはその他媒体の局部的部分における問題に
よりカード上の2周波データの一部のみが読取不能とな
ることがしばしば生じる。しかしながら、従来のリーダ
ーは読取不能部分の後で再び2周波信号の同期を回復す
ることは出来ず、それ故全体の信号が、僅か一部の劣化
でも読取不能となる。
【0012】それ故本発明の目的は2周波データ信号を
デコードする方法および装置を提供することである。
【0013】本発明の他の目的は劣化した2周波データ
信号を正確且つ効率よくデコードする方法および装置を
提供することにある。
【0014】本発明の他の目的は1回の読取操作により
劣化した2周波信号を正確且つ効率よくデコードする方
法および装置を提供することにある。
【0015】本発明の更に他の目的は劣化した領域があ
っても2周波信号を正確且つ効率よくデコードする方法
および装置を提供することである。
【0016】本発明の他の目的は劣化した磁気ストライ
プを有するカードの最適な交換を行わせるための方法お
よび装置を提供することにある。
【0017】
【課題を解決するための手段及び作用】本発明によれば
、データ信号を磁気読取ヘッドで読取るとき2周波デー
タ信号のサンプルをくり返し的に得、そしてこれらサン
プルをそれらの間にデータ信号の値(振幅および極性)
を表わす一連のディジタル値に変換する。この2周波信
号をこれらディジタルサンプルが2周波データ信号を正
確に表わすように、充分高い周波数でサンプリングする
。後述する知能ディジタルフィルタがこれらディジタル
値を処理して2周波データ信号をデコードする。
【0018】本発明によれば、2周波信号がサンプリン
グされてディジタル化されてしまうと、すべての処理は
、磁気ストライプの1回の読取を行うだけでよいように
このディジタル化されたサンプルについてすべての処理
が行われる。時間がかかりしかも更に劣化を生じさせる
複数回の読取りは不要となる。更に、デコーディングは
ディジタルで行われるから、複雑正確なディジタル信号
処理技術を信号のデコーディングに使用しうる。
【0019】本発明によれば、サンプリングされディジ
タル化された2周波信号はサンプリングされた信号のピ
ークを検出しそして次にそれらピークの位置と振幅を分
析することで「1」および「0」ビットをデコードする
ことにより効率よくデコードされる。磁気媒体について
の代表的な2周波信号においては信号ピークはノイズ帯
域の外(上、下)にあり、ゼロ交差はノイズにより、よ
り容易に破壊されうることがなかった。従って、サンプ
リングされた信号のピークを検出することにより、より
正確なデコーディングが得られる。
【0020】本発明の一つの特徴によれば保護帯域外で
あるピークのみが検出される。保護帯域は正および負の
しきい値をつくりそして正のしきい値より上または負の
しきい値より下のピークのみを検出することでセットさ
れる。これらピークはディジタル化されたサンプルを分
析することにより検出されるから、このしきい値は最適
ピーク検出を得るために変えることが出来る。例えば、
これらしきい値(保護帯域)をまず考えられる最大信号
振幅の予定のパーセントのような非常に大きい値にセッ
トすることが出来る。ピークは、波形エンベロープが正
のしきい値より高いとき最大の正の振幅を有するディジ
タルサンプルをそしてエンベロープが負のしきい値より
低いとき最大の負の振幅をもつディジタルサンプルを識
別することにより識別される。この2周波信号は次に後
述するようにデコードされる。もしこれらビットセルの
内の任意のものが適正にデコード出来ないならば、しき
い値の大きさを例えば予定のパーセントだけ減少させて
保護帯域を狭くすることが出来る。ピークはこの狭くな
った保護帯域を用いて再び識別されそして2周波信号が
再びデコードされる。この保護帯域は最少許容帯域とな
るまで更に狭くすることが出来る。従って、可変保護帯
域がサンプリングされディジタル化された2周波データ
信号の複数回のデコーディングを試みるために設けられ
る。
【0021】ピークが識別された後に、ピーク間の時間
を表わす変位が決定されそして“0”ビットと“1”ビ
ットの検出のためにビットセル幅に対し比較される。ビ
ットセル幅の予定の窓内に偶数回の変位が生じれば“0
”ビットが検出され、奇数回生じれば“1”ビットが検
出される。このビットセルの窓は有効ビットセルの最大
および最小幅である。これは一つのビットセル幅にトレ
ランスを加えまたは差引いたものと考えることが出来る
【0022】本発明によれば、1つのビットがデコード
されると、現在のビットセル幅はデコードされたビット
のビットセル幅がそれより広いときに予定量だけ増加さ
れ、狭いときには予定量だけ減少される。これはビット
セル幅のランニング平均を得る従来の技術と全く異なる
。このランニング平均は2周波データの誤読取を生じさ
せうるが、本発明の増/減技術はデータの読取において
よりも高い精度を与えることがわかった。好適な実施例
では現在のビットセル幅は、より広いビットセルが見い
出されるとき1だけ増加し、狭いビットセルが見い出さ
れるとき1だけ減少する。
【0023】上記のビット検出プロセス中にはビットセ
ル幅の窓内に偶数および奇数の変位が見い出される場合
もありうる。これが生じたときは振幅テストも、この窓
内のどのピークの振幅がより大きいかを決定するために
行われる。振幅の小さいピークはビット識別については
捨てられる。
【0024】上記のビット検出プロセス中には最大許容
ビットセル窓内にピークがないこともありうる。この場
合には有効な“0”または“1”ビットが見い出される
までピークデータの走査を続ける。前に検出されたビッ
トと最近検出されたビット間の領域はバット領域(ba
d area)として範囲を定められる。しきい値また
は保護帯域に無関係にこのバッド領域内のすべてのピー
ク間の変位を分析することによりこのバッド領域内のビ
ットを検出する試みがなされる。そのような識別される
ビットは「ポシブルエラー」を有するものとしてラベル
付けされる。本発明によれば、2周波データ内にバッド
領域が存在してもその領域後のデータのデコーディング
の妨げにはならない。この特徴は、バッド領域が特定の
トランザクションには必要でなくあるいはオプション的
なものであるデータを含みうるから。カードを拒絶する
必要がないために有利である。
【0025】ビットが検出されると、これらはバイトに
変換される。データは磁気ストライプに5ビットバイト
、7ビットバイトあるいは他の長さのバイトを用いてエ
ンコードしうることは当業者には明らかである。一般に
、各バイトは少くとも1個のパリティビットを含む。 本発明の他の特徴によれば、ビットをバイトに変換する
とき、パリティビットはバイト内のデコードされたビッ
トの精度をチェックするためばかりでなく、唯一の認識
不能なビットがあるときそのビットを修正するためにも
用いられる。バイトが組立てられてしまうと、水平方向
冗長度検査(LRC)が行われる。このLRCチェック
が成功すると、ポシブルエラーを有すると識別されたバ
イトはエラー無しとされる。他方、もしLRCチェック
が不成功であればポシブルエラーを有するとされたバイ
トはエラーとされる。従ってこのLRCテストはエラー
検出だけでなくエラー修正にも用いられる。すべてのバ
イトが組立てられると、それらは認識不能なバイトにつ
いてのインジケーションと共にホストコンピュータに送
られる。
【0026】本発明の他の特徴によれば、2周波信号デ
コードプロセス中、劣化した信号の多くのインジケーシ
ョンが得られる。例えば、検出された“0”ビットが1
より多い変位を有したとすればまたは検出された“1”
ビットが2より多い変位を有したとすれば、そのビット
が適正にデコードされても磁束の摂動があることのイン
ジケーションがある。より低いしきい値での第2回目の
データデコーディングが必要であれば、適正にデコード
されても劣化した信号があることのインジケーションが
ある。同様に、バイト領域を限定すべきであれば、適正
にデコードされても劣化した信号があることのインジケ
ーションが存在する。またもしパリティまたはLRCエ
ラー修正が必要であれば、適正にデコードされていても
劣化信号の存在のインジケーションがある。
【0027】いずれの場合でも、信号が適正にデコーダ
されていても「劣化信号」のインジケーションがホスト
コンピュータに与えられる。そのようなインジケーショ
ンを受けるとカードの交換が開始される。カードはそれ
が読取不能となる前、そしてそのカードの所有者に不便
が生じる前に交換しうる。カードの発行者はすべてのカ
ードの周期的交換を経ることなく劣化のこの第1のサイ
ンにおいて個々にカードを交換することが出来る。同様
の手順が、「口座番号」は適正にデコードされたが認識
されなかったカードの受け入れ時にホストにより開始し
うる。この場合、カードの交換はカードのユーザからの
申出を受ける前に直ちに開始しうる。
【0028】本発明の特徴の多くは別々にあいるは種々
の組合せで用いることが出来きることは当業者には明ら
かである。例えば、他の2周波データ信号デコーディン
グ技術を本発明のサンプリングされたディジタル化され
た2周波データ信号と共に用いて1回のフレキシブルで
効率のよいデコーディングを与えることが出来る。可変
の保護帯域は他のビットデコード技術と共に使用しるう
し、上記のサンプリング/ピーク検出技術とビット検出
技術はアナログ型の2周波信号デコーダと共に使用しう
る。ビット窓増減の技術は他のデコーディング法と共に
使用しうる。ホストは任意の信号デコーディグプロセス
中に劣化信号についての情報を受けることが出来る。パ
リティおよびLRCは他のデコーディング技術における
データの修正に使用しうる。しかしながら、上記の特徴
の組合せは2周波データの正確且つ効率のよいデコード
およびデータ劣化の早期の徴候の検出に使用しうるもの
であることは当業者には明らかである。
【0029】
【実施例】本発明をその一実施例を示す図面により以下
に詳述する。しかしながら、本発明は種々の異なる形で
具体化しうるものであり、従ってこの実施例に限定され
るものではなく、この実施例は開示を完全にしそして当
業者に本発明の範囲を明確にするためのものにすぎない
。図面全体を通じて同じ参照数字は同じ要素を示してい
る。 F/2Fデコーディングシステム 図2において、本発明のF/2Fデコーディングシステ
ムのブロック図を説明する。F/2Fデコーディングシ
ステム10は信号ディジタイザと知能ディジタルフィル
タを含む。信号ディジタイザはアナログ‐ディジタル変
換器11、アナログ‐ディジタル変換器コントローラ1
2およびオプションとしてのマルチプレクサ13を含む
。コントローラ12はアナログ‐ディジタル変換器11
を、磁気ストライプリーダ15の磁気ヘッド9と増幅器
8からのアナログ信号を周期的にサンプリングするよう
に制御する。磁気媒体21に記録された信号は、各サン
プリング時点でのその振幅と極性を表わすディジタルワ
ードスリトームに変換される。これらディジタルワード
は知能ディジタルフィルタによる後の使用のためにラン
ダムアクセスメモリ16に記憶される。
【0030】アナログF/2F信号はディジタルワード
ストリームがアナログ波形を正確に表わすように充分高
い周波数でサンプリングしなければならないことは当業
者には明らかである。アナログ波形はしばしばノイズで
くずれるから、サンプリングしたこのノイズでくずれた
波形を表わすに充分高い周波数で行わなくてはらない。 好適な実施例ではF/2F波形はすなくとも10Fの周
波数でサンプリングされる。
【0031】多くの形態において、磁気ストライプデー
タはANSIスタンダード×4.16−1983および
ISOスタンダード3554、またはストライプ当り3
本までの磁気データトラックを含むことの出来るこれら
スタンダードの後のレベルを用いてエンコードされる。 これらトラックは磁気ストライプを有するカードの縁部
から順にトラック1(T1)、トラック2(T2)、ト
ラック3(T3)とされている。トラック1と3は高密
度トラック(210ビット/インチ)であり、トラック
2は低密度トラック(75ビット/インチ)である。イ
ンターナショナル・エア・トランスポーテーション・ア
ソシエーション(IATA)により開発されたトラック
1は航空券の発券または他のトランザクションを自動化
するため79個までのアルファベットデータ文字を含む
。アメリカン・バンカーズ・アソシエーション(ABA
)により開発されたトラック2は資産的なトランザクシ
ョンに関係した、4個までの数値データ文字を含む。 スリフト(thrift)産業により開発されたトラッ
ク3は各トランザクションにより更新される107個ま
での数字を含む。
【0032】3トラックANSI/ISO記録システム
が本発明に使用される場合にはマルチプレクサ13は1
個のアナログ‐ディジタル変換器11により使用される
T1,T2,T3データをマルチプレクス処理するため
に用いられる。別々の読取ヘッド巻線9A−9Cと増幅
器8A−8Cが使用出来、別々のランダムアクセスメモ
リ16A,16B,16Cが夫々T1,T2,T3デー
タについて使用出来る。あるいは3個のアナログ‐ディ
ジタル変換器11を用いてマルチプレクサ13を省略す
ることが出来る。ANSI/ISOスタンダードに合致
しないF/2Fデータもデコードしうる。本発明の一つ
の特徴はANSI/ISOスタンダード並びにより緩い
スタンダードによるデコーディングも可能にするもので
ある。
【0033】図2において、本発明の知能ディジタルフ
ィルタは後述のようにサンプリングされて記憶されたデ
ータを処理しそしてそのデータをホストに与える。知能
ディジタルフィルタは一般に読取専用メモリ(ROM)
であるプログラムメモリ18に記憶されたプログラムを
用いて動作するマイクロプロセサ17を含み、その動作
の詳細を次に述べる。後述の中間データがランダムアク
セスメモリ(RAM)19に記憶される。マイクロプロ
セサ17はホストインターフェースライン20を介して
ホストコンピュータ(図示せず)に通信を行う。
【0034】このマイクロプロセサ(知能ディジタルフ
ィルタ)とホストとの間に双方向性の通信が行われる。 例えば、ホストは読取動作を開始させる。あるいは別の
カードセンス増幅器14が読取動作をトリガーしてもよ
い。カード読取動作が完了すると、ホストはF/2Fデ
ータ信号デコーダシステムからのデータ緩衝を受ける。 多数のパラメータがホストから知能ディジタルフィルタ
に与えられる。あるいはこれらパラメータは知能ディジ
タルフィルタ内でセットしうる。これらパラメータは次
の通りである。 電圧しきい値(V):  電圧しきい値は生データ内の
ピークが有効ピークとして認識される前に越えねばなら
ないディジタル値である。しきい値が低いとF/2Fデ
ータに含まれるノイズピークの数の増加によりビットの
同期化が失われる機会が増加するから、この信号デコー
タはまず高いしきい値を用いて信号をデコードする。完
全に良いデータが得られないならば第2のデコーディン
グが中間のしきい値において行われる。それでもすべて
良いデータが得られなければ以降のより低いしきい値が
その下限まで使用出来る。このプロセスを次に詳述する
。 移送速度:  移送速度はカードリーダの移送速度に等
しい値である。 ゼロビット変位Dz :  ゼロビット変位はゼロビッ
トの初期幅すなわち一つのビットセルの仮定された幅ま
たはF/2F信号の周波数Fを限定する。後述するよう
に、本発明によればDz はサンプリングされディジタ
ル化されたF/2F信号の2つの逆極性のピークの位置
の差がDz の現在値に変位トレランスを加えたものよ
り大のときに予定の値(例えば1)だけ増加する。DV
Oと呼ばれるこの変位トレランスはビットセル幅が変化
しうる窓を限定する。
【0035】初期ゼロビット変位Dz はホストにより
与えられあるいはサンプリング周波数と移送速度とから
決定しうる。“1”ビット変位は“0”ビット変位Dz
 の半分である。“1”ビット変位トレランスDV1 
は“1”ビット変位のまわりに窓を限定するためにも使
用出来る。典型的なANSI/ISOスタンダードのカ
ードデコードにおいてコントローラ12は1サンプル/
40マイクロ秒/トラックでエンコードされたF/2F
データをサンプリングするために変換器11を制御する
。 従って、トラック1−3についてこの実施例におけるD
z 、DV0およびDV1 の代表的な値は次の通りで
ある。
【0036】 トラック1,3は15Fの周波数でサンプリングされ、
トラック2は42Fでサンプリングされることがわかる
。 トラック折れカウント:  トラックの折れのカウント
がホストにより与えられる。本発明によれば、クロック
信号間の無効磁束遷移の回数がデコードプロセス中にカ
ウントされる。この数が折れカウントに等しいとき、劣
化したカードが検出されてホストにフラグされる。一般
に、トラック折れカウントは磁気媒体における第1摂動
によりその媒体が、劣化しそしてホストにフラグされる
ものとしてフラグされるように0である。従って、「ノ
イジー(noisy)」カードはそのカードが処理され
るべきとなるかなり前に検出されフラグされる。このノ
イズの多いカードはユーザに負担をかけることなく交換
しうる。 F/2Fデコーダオペレーショナルオーバビュー本発明
のF/2Fデコーダの動作のオーバビューすなわち総括
を次に行う。一つのカードがカードリーダにそう入され
たことを示す読取信号の受信により、データ信号が例え
ば40マイクロ秒/サンプルの速度でサンプリングされ
そしてディジタル化される。このディジタル化されたデ
ータは図2の「生(Raw )データテーブル」RAM
16に記憶される。各サンプルは読取信号についてのゼ
ロリファレンスラインを16進法80(×80)として
8ビットバイトで記憶される。正の磁束遷移についての
最大値はX“FF”であり、X“00”は負の磁束遷移
の最大値である。
【0037】マイクロプロセサ17はプログラムメモリ
18内の知能ディジタルフィルタプログラムの制御によ
りこらピークを最大振幅を有する列データに置き、その
間波形エンベロープはしきい値Vt の上または下であ
る。云い換えると、このデータは波形エンベロープが正
のしきい値Vt より上のとき最大の正の振幅を有する
各ピークおよびエンベロープが負のしきい値−Vt よ
り下のとき最大の負の振幅を有する各ピークを位置ぎめ
するために分析される。位置ぎめされたピークのアドレ
スが「ピークテーブル」に保存される。例えば図3にお
いて、ピーク22−29がこのピークテーブルに含まれ
ることになる。ピーク30と31は、データがしきい値
の上および下であるとき最大振幅のピークではないから
しきい値の上および下であってもこのピークテーブルに
は含まれない。このピークテーブルはRAM19(図2
)に置かれそしてこれらピークに対応する列データテー
ブル内のサンプルの2バイトアドレスを記憶する。
【0038】次に「ビットテーブル」がこのピークテー
ブルからつくられる。
【0039】2つの隣接するピークのアドレスの差すな
わち「変位」が、“0”ビットが見い出されたかどうか
を決定するために現在のゼロビット変位(Dz )に変
位変動トレランスDVOを加算または減算したものと比
較される。“0”ビットは一般に単一の変位からなる。 “1”ビットは一般に2個の連続する変位を加算したも
のからなる。しかしながら、1以上の変位の加算は“0
”ビットを構成しそして2以上の連続する変位は磁気媒
体の折れが磁束遷移を生じさせるならば“1”ビットを
構成する。ピークテーブルからのビットをデコードする
プロセスの詳細を次に述べる。
【0040】ビットを検索する際にビット窓より大きい
領域にピークがない場合にはこの領域はゼロビットが再
び生じるまでこのカードの「バッド(bad)」領域と
してフラグを付される。このカードのバッド領域がビッ
トセル幅の整数倍であればこのバッド領域はフラグを付
されそしてこのバッド領域後にこのビットテーブル作成
が続く。このように本発明によれば、カード内のバッド
領域はそのカードが読取不能として拒絶されることを意
味する。ビットセル同期化は失われず、ビットのデコー
ディングはこのバッド領域後に続く。図4を参照され度
い。
【0041】このカードが一つのバッド領域となると、
詳細ピークテーブルがオンビット境界として知られる2
つのピーク間の列データから作成される。この詳細ピー
クテーブルはすべてのピークを含み、すなわちしきい値
は用いられない。この詳細ピークテーブルを用いてノイ
ズからビットをデコードするためにビット検出アルゴリ
ズムが用いられる。このバッド領域内のデコードされた
すべてのビットは「ポシブル」“1”または“0”ビッ
トとしてマークされる。図5は詳細ピークテーブル内に
ポシブル1および0として識別されるデータを有するバ
ッド領域を例示している。
【0042】これらビットが決定されると、それらはト
ラックデータまたはバイトに変換される。可能性ある1
または“0”ビットが真の“1”または“0”ビットで
あるかどうかをきめる際にパリティおよび水平方向冗長
度コード(LRC)検査が用いられる。このポシブル“
1”または“0”ビットが真の“1”または“0”ビッ
トであればこれらはそのようにフラグを付される。特に
、単一ビットエラーは奇パリティを用いて修正しうる。 多ビットエラーはその文字をバッドとしてフラグさせる
【0043】最後に、このバイトデータは、劣化したカ
ードが読取られたかどうかについてのインジケーション
と共にホストに送られる。1つのビットを決定するため
に2以上の変位が必要な場合にはこのカードは劣化され
たものとしてフラグを付される。例えば2つの摂動を含
むが“0”ビットとされる図6の第2および第3“0”
ビットを参照され度い。これらビットは正しく読取られ
たがこのカードは劣化されたものとしてフラグを付され
る。このカードはまた詳細ピークテーブルを作成しなけ
ればならない場合にも劣化したものとしてフラグを付さ
れる。他のパラメータが劣化したカードにフラグを付す
ために用いられてそれが読取不能となる前にその交換を
行うきとが出来るようにすることが出来る。
【0044】本発明の他の特徴によれば、カードが認識
不能であるがその会計フィールドは損なわれていない場
合に、ホストは新しいカードを個々人に発行させるよう
にしうる。従って、ユーザがカードの発行者に接触する
必要なしに、口座番号が認識出来るとき新しいカードが
発行されることになる。ユーザの不便の主たる原因がこ
れで除かれる。 F/2Fデコードシステムの詳細動作 図7,8において、本発明のF/2Fデコードシステム
の動作を詳述する。図7,8の動作は、ハードウェアロ
ジックをつくることも出来るが、図2のマイクロプロセ
サ17において行われる、記憶されたプログラムにより
行うことが出来ることは当業者には明らかである。図7
,8において動作は読取コマンドが入るまで待機するこ
とによりはじまる(ブロック50)。読取コマンドはホ
ストから直接にあるいは磁気ストライプリーダ内のセン
サ(図2の14)からあるいはその他の手段から入る。 アナログ‐ディジタルコントローラ12(図2)はF/
2Fデータ信号をくり返しサンプリングしてディジタル
化しそして例えば図2のRAM16内に置かれた生デー
タテーブル内にこのサンプルのディジタル値を置くよう
にアナログ‐ディジタル変換器11(図2)を制御する
【0045】図7,8において、生データテーブルがフ
ルである(ブロック51)場合には電圧しきい値Vt 
が例えば期待されるF/2F信号電圧の最大ピーク振幅
の20%のような第1(最高)値にセットされる。この
電圧しきい値Vt は経験した最高ディジタルサンプル
のパーセンテージまたは最大可能振幅のパーセンテージ
として計算してもよく、あるいは代表的なカードの期待
振幅にもとづき固定数にセットしてもよい。
【0046】このセットされたしきい値にもとづき、ピ
ークテーブルがブロック53で作成される。ピークテー
ブル作成の詳細は図9について後述する。一般にピーク
テーブルは生データテーブルをピークについて検索する
ことでつくられる。波形エンベロープが正のしきい値よ
り上のときは最大の正の振幅を有するディジタルサンプ
ルおよび波形エンベロープが負のしきい値より下のとき
最大の負の振幅を有するディジタルサンプルはピークテ
ーブル内で保存される2バイトアドレスを有する。電圧
しきい値Vt より小さい絶対値を有する振幅をもつピ
ークはピークテーブルには保存されない。
【0047】ピークテーブルが作成された後に同期化ビ
ットについての検索がブロック54で行われる。同期化
ビットの検索の詳細は図11,12により説明する。一
般に少くとも2つの連続する“0”ビットについての検
索が行われる。はじめの“0”ビットのアドレス変位は
初期のDz ±DVOに等しくなければならない。すな
わち1つのビットセルについての初期窓内になくてはな
らない。変位がこの範囲に入ると本発明によればその“
0”ビットアドレス変位は、新しいDz が現在のDz
 より大きいとき“1”(または他の予定の量)だけ増
加し、新しいDz が現在のDz より小さければ“1
”(または他の予定の量)だけ減少する。2つの連続す
る0ビットが見い出されれば同期化が得られそしてビッ
トが後述するように残りのピークからつくられる。
【0048】上述の“0”ビット変位の増加および減少
は、例えば最後の2ビットセル幅の動的平均を維持する
従来の方法よりも正確なビットセル窓幅の維持方法を与
える。例えば、平均ビットセル幅が42であり、7個の
隣接するビットセル幅が42,42,56,30,42
,42,42であり、“0”ビットトレランスが14で
あるとすると、ビットセル幅30が従来は一つのビット
セルとして拒絶されることになる。すなわち、はじめの
3個の数(42,42,56)の平均が46.666と
なりこれは30より14以上大きくなるからである。 しかしながら、30は42±14幅以内であるから明ら
かにビットセルとして考えられるべきである。このビッ
トセル幅拡大現象は一つのビットセルを含む磁気媒体が
特定のエリアで損傷する場合に生じる。平均を越えるビ
ットセルに続くビットセルは一般に平均より小さい。し
かしながら、この大きいビットセル幅と小さいビットセ
ル幅の平均は平均ビットセル幅に一般に近いものである
。本発明によれば動的平均はビットセルの識別には用い
られない。本発明では現在のビットセルが大きいとき記
憶されたビットセル幅に“1”が加算され、逆に小さい
とき“1”が減算される。この例では本発明によればビ
ットセルが56のとき記憶されたビットセル幅が42か
ら43に加算される。かくして30は43±14の範囲
に入りそして認識される。この30の値は再び記憶され
たビットセル幅を43から42に減少しうる。
【0049】更に図7,8において、ブロック55で2
つの同期化ビットが見い出されたかどうかの検査が行わ
れる。もし見い出されなかったなら、カードが読取不能
であることを示すエラーメッセージが送られる(ブロッ
ク67)。2個の同期化ビットがあればビットテーブル
がブロック56で作成される。ビットテーブルの作成の
詳細は図14,15について述べる。しかしながら一般
にビット認識はピーク変位とその振幅の関数である。同
期化ルーチン(ブロック54)についての検索で見い出
された第2の“0”ビットに続く夫々のピーク‐ピーク
アドレス変位はDz ±DVOと比較される。
【0050】しかしながら、2個の1/2Dz または
1個のDz変位が見出されても“1”または“0”ビッ
トが見い出されたことにはならない。“1”または“0
”ビットが見い出されたと信じられるとき、Dz に最
も近い総合変位が見い出されるまで更に変化が加算され
る。 殆どの場合、この総合変位が奇数個の変位からなるなら
ば、“0”ビットが見い出されたことになる。逆に偶数
個の変位は“1”ビットを示す。このルールには例外が
ある。例えばトレランスを満たす“1”ビット(2変位
)が見出されそして第3の変位が総合変位を既知のビッ
ト窓境界(Dz )に更に近いものとするものであるな
らば、第3変位の最終ピークがこの第3変位の第1ピー
クと比較される。最後のピークの振幅がはじめるピーク
のそれより小さければ第3の変位はそのビットの部分と
は考えられず、“1”ビットがビットテーブルに保存さ
れる。このときこの第3変位は次のビットの第1変位と
して用いられる。しかしながら、もし最後のピークの振
幅が第1ピークのそれより大きければ、第3変位はその
ビットの部分と考えられて“0”ビットがビットテーブ
ルに保存される。
【0051】総合アドレス変位がDz +DVOより大
きければ、詳細ピークテーブルが作成されそしてノイズ
の多いエリアにおけるビットのデコードを行う試みがな
される。バッド領域内に見い出されるビットの数がその
領域に期待されるビットの数に等しくそしてビットがデ
コードされる場合でもそれらデコードされたビットは後
に検査されるまで「ポシブルエラー」とラベルされたま
まである。
【0052】ビットテーブルの作成中、“0”ビット変
化に等しくなるのに2以上のアドレス変位が必要であり
あるいは“1”ビットについて3以上のアドレス変位が
必要であるときは、トラックの折れのカウントが増加す
る。もし、このカウントが好適にはゼロである予定のト
ラック折れカウントより大である(ブロック57)とす
ると、劣化トラック表示がホストに、カード劣化の第1
サインが生じたことおよびそのカードを交換すべきこと
を知らせる(ブロック58)。
【0053】ビットテーブルが作成された後にそれらビ
ットはブロック59においてバイトに変換される。ビッ
トからバイトへの変換の詳細は図21〜23について述
べる。しかしながら一般にこの操作はバイトを形成する
順序とは逆の順序で適正な数のビット(トラック2と3
については5個、トラック1については7個)を群化し
、各バイト内の無使用の高次ビットをゼロにセットする
ことによりビットテーブルからバイトを構成する。1個
のバッドビットを有する組立てられたバイトを読取ると
きにはこのバッドビットがまずゼロとして扱われる。 次に、奇パリティが満足されないならばそれはトグルさ
れそして“1”として扱われるのであり、そしてこれは
パリティを修正する。バッドパリティは、文字内の2以
上のビットがバッドであるとき戻りコードフィールドに
セットされる。1つのバイト内に2以上のバッドビット
があれば、2以上の複数のバッドビットの断定的な決定
はなしえないからビット修正は行われない。
【0054】トラックデータがバッドバイトを有してい
なければ(ブロック60)、そのデータはエラーメッセ
ージと共に(ブロック67)ホストに送られる(ブロッ
ク68)。しかしながらトラックデータがバッドバイト
を有していれば(ブロック60)、ブロック61におい
てしきい値が例えばブロック52で用いられたしきい値
の8%のような予定の量だけ低くされる。この電圧しき
い値限界となる(ブロック62)と、データは最少数の
バッドバイトでのデコードの試みからホストに送られる
(ブロック66)。そうでなければソフトウェアしきい
値が最低しきい値より小さいかあるいは等しいものとし
(ブロック63)、フラグが最終読取アテムプトを示す
べくセットされ(ブロック64)そしてそのソフトウェ
アしきい値が最小しきい値にセットされる。いずれにし
ても新しいピークテーブルがブロック53でつくられ、
このピークテーブルの処理はこの低いしきい値で行われ
る。このしきい値は最小しきい値となるまで連続的に低
くされる。 動作の詳細:ピークテーブル作成 図9についてピークテーブルの作成(図7のブロック5
3)の詳細を述べる。ピークテーブルの作成操作を述べ
た後に、特定の例を図10の波形を用いて説明する。ピ
ークテーブルはサンプリングされ変換されたF/2F信
号のディジタル値の順次リストを含む生データテーブル
からつくられる。
【0055】図9において、処理はピークテーブルのス
タートに対しポインタを初期化し(ブロック71)そし
て生データテーブルのスタートにポインタを初期化する
(ブロック72)ことではじまる。生データテーブルか
らの第1データ値が得られ(ブロック73)そして第1
データ値のアドレスがピークテーブルに保存される(ブ
ロック74)。生データテーブルポインタは増加され(
ブロック75)そして、生データテーブルのエンドとな
ると(ブロック76)、処理は図7,8のブロック54
にもどる(ブロック77)。
【0056】生データテーブルのエンドに達していない
とすると、生データテーブルからのデータ値が得られ(
ブロック78)そして処理中のこのデータ値が保護帯の
外(すなわちVt より大または−Vt より小)であ
るか内側(Vt より小で−Vt より大)であるかに
ついての比較がブロック79で行われる。この決定は現
時点のデータ値からゼロボルト基準でのデータ値を差引
いたものの絶対値がしきい値のデータ値からゼロボルト
基準でのデータ値を差引いたものの絶対値より小さいか
または等しいかを決定することによりなすことが出来る
。このデータポイントが保護帯の内側であれば、生デー
タテーブルポインタは、保護帯内のデータ値がピークテ
ーブルに含まれないから、ブロック75で次の値に増加
される。
【0057】他方、もしブロック79においてデータ値
が保護帯の外側であると決定されたならば、可能性ある
ピークが見い出されたかどうかを決定しなければならな
い。前述のようにこのシステムは、確実に1個のピーク
のみが2つの隣接するしきい値交差間に見い出されるよ
うにする。これは、ブロック80で現点のデータ値から
ゼロボルト基準でのデータ値を差引いたものの符号が現
ピークのデータ値からゼロボルト基準でのデータ値を差
引いたものの符号とは逆であるかどうかを決定すること
により行われる。符号が逆であれば、ピークテーブルポ
インタがブロック81で増加する。すなわち現点であっ
て前のピークではないものが真のピークであるからであ
る。最後に、ブロック82において、現点のデータ値か
らゼロボルト基準でのデータ値を差引いたものの絶対値
が現ピークのデータ値からゼロボルト基準のデータ値を
差引いたものより大きいかどうかについての比較がなさ
れる。大きくなければ生データテーブルポインタがブロ
ック75で増加する。しかしながらもし大きければ、ブ
ロック83において現ピークテーブルエントリが現点の
データ値のアドレスで置き換えられる。
【0058】要するに、図9に関連して説明した処理に
より、(1)保護帯の外側のピークのみ(すなわち正の
しきい値より大または負のしきい値より小)がピークテ
ーブルに含まれ、そして(2)隣接するしきい値交差間
に1個のピークのみが生じることになる。 例:ピークテーブル作成 図10において、図9の動作により(A)に示すサンプ
リングされディジタル化されたF/2Fデータ信号につ
いての生データテーブル((B)に示す)からのピーク
テーブル((C)に示す)の作成を説明する。すべての
振幅値は16進法でありX″で表記する。図10(A)
に示すようにゼロボルト基準はX“80”であり、電圧
しきい値はX“AO”とX“60”である。図10(B
)の生データテーブルは図10(A)の波形上のドット
で示すサンプルの夫々の16進値を有するものとする。 ポインタがピークテーブルおよび生データテーブルのス
タートに初期化(ブロック71−72)された後に、生
データテーブルからの第1データ値が得られ、すなわち
ADDR101となり、これがピークテーブルに保存さ
れる(ブロック74)。
【0059】生データテーブルポインタは次にアドレス
A(生データテーブル内の第2の値)にポイントするよ
うに増加され、そしてデータ値X“50”が得られる(
ブロック78)。ブロック79の比較が次に行われる。 この比較は|X“50”−X“80”|≦X“AO”−
X“80”|または30≦20である。これは成立しな
いからブロック80の比較が行われる。符号は逆でない
から、ブロック82の比較が行われる。ブロック82の
比較において|“50”−X“80”|>|X“60”
−X“80”|または30>20となり、従ってこの検
査は合格であり、現ピークテーブルエントリが現点のデ
ータ値のアドレスと入れ代わる。云い換えると、ピーク
テーブルの第1エントリがADDR101でなくADD
RAで置き換わる。同様のプロセスが102となるまで
以降のサンプルについて生じる。サンプル102はピー
クテーブルの第1アドレスとして前のサンプルに置き換
わる。
【0060】サンプル102にサンプルBが続く。サン
プルBについてはブロック79での検査結果は|X“2
0”−X“80”|≦X“AO”−X“80”|または
60≦20である。これは不成立であるからブロック8
0の検査が行われる。符号は逆でないからブロック82
の検査がなされる。結果は|X“20”−X“80”|
>|X“10”−X“80”|または60>70である
。これは不成立であるから生データテーブルポインタは
増加するが現アドレスはピークテーブル内のアドレスで
置換わらない。従って、サンプル102のアドレスはピ
ークデータテーブルに残りそしてサンプルBのアドレス
と置換わらない。
【0061】この動作は以降のサンプルについても行わ
れる。従ってサンプル103はブロック79の第1検査
が不合格となる(すなわちサンプル103は保護帯内で
ある)からピークとして含まれない。サンプル104も
振幅の小さいピークであるから含まれない。サンプル1
04についてはブロック79の第1検査結果は|X“5
0”−“80”<X“AO”−X“80”|または30
≦20である。この検査は不成立であり且つ符号が逆で
ないから、ブロック82の検査が行われる。この検査の
結果は|X“50”−X“80”|>|X“10”−X
“80”|または30>70である。この検査も不成立
であるからサンプル104のアドレスはピークテーブル
内に入らない。
【0062】この処理の結果、ピークテーブルにあるピ
ークは102,105,108,111,112,11
3,114,117,118,119および120だけ
であるように図9Aの波形の残りのものについて同様の
処理が続けられる。隣接するしきい値交差間の最大振幅
ピークのみが保持されそして保護帯内のピークは保持さ
れないことがわかる。 動作の詳細:同期化検索 図11,12により同期化検索(図7のブロック54)
においてなされる動作の詳細を述べる。まず動作を述べ
そして次に図13に示す特定の例を説明する。図11,
12の同期化動作の検索はサンプリングされディジタル
化されたF/2Fデータ内の2個の隣接する“0”ビッ
トについて行われる。ANSI/ISOまたは他のフォ
ーマットでエンコードされるF/2Fデータは一般に同
期化のための複数の“0”ビットではじまることは当業
者には明らかである。また、本発明によれば3以上の隣
接する“0”ビットを同期化のために用いることが出来
ることも当業者には理解しうるものである。
【0063】図11,12の動作において、2個の隣接
する“0”ビットが同期を得るためにデコードされる。 各“0”ビットは時間変位検査と振幅変位検査を行うこ
とによりデコードされる。時間変位検査は“0”につい
てのビット窓が(予め存在するビット窓)±(予定のト
レランス)すなわちDz ±DVO内に入るようにする
ものである。これら変位がこの窓内であるとすると、振
幅変位検査がその“0”振幅が正しいものにするために
行われる。この“0”ビットが識別された後に、Dz 
パラメータが本発明により±1だけ調整される。
【0064】図11,12において、同期化検索はピー
クテーブルポインタを第1エントリに対し初期化するこ
とではじまる(ブロック201)。もし2個の“0”ビ
ットがすでにあれば(ブロック202)、ビット境界に
ある現ピークテーブルポインタが「ビットテーブル作成
」動作(図7のブロック56)で用いるためにブロック
203で保存されそして処理は図7のブロック55にも
どる(ブロック206)。
【0065】2個の“0”ビットがなければ、ポインタ
は次のピークテーブルエントリに移り(ブロック204
)そしてブロック205でピークテーブルのエンドにつ
いての検査が行われる。ピークテーブルのエンドとなり
そして“0”ビットがない場合には先頭の“0”ビット
がなく(ブロック207)そしてカードが読取不能であ
ることを示す状態メッセージが送られる。
【0066】ピークテーブルのエンドになっていないな
らば、ブロック208において時間変位検査が総合変位
を(現ピークのアドレスPK(i))−(前のピークの
アドレスPK(i−1))に等しくセットすることによ
り行われる。次に現ピークと前のピークの間のこの総合
変位が“0”ビット変位窓、すなわちDz ±DVO内
にあるかどうかについての検査が行われる。窓内であれ
ば、ブロック220において一つの“0”ビットが識別
されるように振幅変位検査が行われる。この振幅変位検
査を次に詳述する。
【0067】現ピークと前のピークとの間の総合変位が
ゼロビット窓内であれば、ブロック211において総合
変位が最大許容ゼロビット変位、すなわちDv +DV
Oより大であるかどうかについての検査が行われる。も
し大きければ、“0”ビットが見い出されなかったもの
とし、そして見い出された同期化ビットの数がゼロにセ
ットされる(ブロック223)。しかしながら総合変位
が最大長さをまだ越えていないとすると、“0”ビット
位置検査が偶数のピークをさがすのであるから、ピーク
テーブルが2回増加される(ブロック212)。
【0068】ピークテーブルのエンドとなっていない(
ブロック213)とすると、現ピークと前の第2ピーク
の間の変位がブロック214で計算されて総合変位に加
えられる。現在摂動を有するビット(すなわちカウント
を行わない一対のピーク)に注目しているので、ノイジ
ービットフラグがブロック216でセットされる。その
とき総合変位検査がブロック210でスタートする新し
い総合変位について行われる。
【0069】この総合変位検査から二つの結果が生じる
。その一方の結果ではビットセル窓内に総合変位を有す
る偶数のピークが見い出される。この場合に2個より多
いピークが見い出され(すなわちそれはノイジービット
)るとすれば、振幅変位検査がゼロについての検査のた
めに行われる。そうでなければ見い出された同期化ビッ
トの数が1にセットされそして第2の周期化ビットにつ
いての検索がはじまる。特にブロック221において総
合変位が窓内に見い出された後に、2ピークより多いピ
ークが総合変位窓内に見い出されたことを示すためにノ
イジービットフラグがセットされたかどうかについての
検査が行われる。2個以上のピークが見い出されない(
すなわちノイジービットフラグがセットされない)なら
ば、同期化ビットの数が増加(ブロック227)されて
有効“0”ビットが見い出されたこと、すなわち変位窓
内の一対のピークが見い出されたことを示す。他方、ノ
イジービットフラグが一対のピーク間に中間的ピークが
あるためにセットされたとすると、最終のピークが考慮
されるノイズピークより大きい振幅を有するかどうかに
ついての検査を行わなくてはならない。この振幅検査は
ブロック220で行われる。
【0070】特にブロック222において前のピークの
振幅の絶対値が現ピークの振幅より小さいかどうかにつ
いての検査が行われる。もし小さければ現ピーク振幅が
前のピークより大きいのであるから前のピークはノイズ
ピークであったことおよび現ピークが実際のビットセル
幅を示すものであるものとする。従って、見い出された
同期化ビットの数が増加する(ブロック227)。他方
、現ピークの振幅が中間ピークより小さいならば有効“
0”ビットが見い出されたものとは仮定出来きず、それ
故同期化ビットの数はブロック223でゼロにセットさ
れる。ノイジービットフラグがセットされて中間ピーク
があったことが示される(ブロック224)と、ピーク
テーブルポインタがブロック225で2回増加され、そ
れ故“0”についての検査が中間ピークについてスター
トしうる。云い換えると、中間ピークは“0”ビットの
有効スタート点である。ノイジービットフラグがリセッ
トされ、ブロック202で“0”ビットについての検索
が再び行われる。
【0071】他方、有効な同期化ビット数が見い出され
そして同期化ビットの数がブロック227で増加される
と、ビットセル値Dz がブロック228において最近
に見い出されたビット窓を考慮すべく調整される。従っ
て、総合変位がDz より大(ブロック229)であれ
ば、Dz のディジタル値が予定量だけ増加される(ブ
ロック232)。好適にはDz のディジタル値は“1
”だけ減算される。他方、見い出された総合変位が現在
の変位置より小(ブロック230)であれば、Dz の
値はブロック231において好適には“1”である予定
量だけ減算される。この増加および減算技術は従来の平
均化技術と比較するとすぐれたものであることは当業者
には明らかである。 例:同期化検索 図13において同期化検索において行われる動作を(B
)の生データテーブルとピークテーブルを用いて(A)
の波形について示す。この例は第1ビットについて“0
”の見い出しそれに続き第2ビットについて“0”の見
い出しの不成功、そして次に第2および第3ビットにつ
いての2個の連続する“0”ビットの見い出しを示す。
【0072】図13において、ピークテーブル内の第1
ピークがビット121であるとする(ブロック201)
。ピークテーブルポインタが次のピークテーブルエント
リすなわちポイント124のアドレスに移される。 ポイント122と123はピークテーブルにはない。次
にブロック209において総合変位が(現ピークのアド
レス)−(前のピークのアドレス)すなわち(サンプル
124のアドレス)−(サンプル121のアドレス)に
セットされる。この例ではこのアドレス差が40である
とする。次に総合変位がビットセル窓内にあるかどうか
についての検査が行われる。この例では初期ビットセル
窓が42にセットされそしてDVOが±14にセットさ
れるものとする。従って、変位は窓内である。ノイジー
ビットフラグはセットされない(ブロック221)から
同期化ビット数はブロック227において1に増加され
る。
【0073】総合変位Dz (40)は前のセットDz
 (42)より小さいから総合変位Dz は41に増加
される。この第2ビットを次に検査する。ピークテーブ
ルポインタは次のピークテーブルエントリすなわちサン
プル125のアドレスに移され(ブロック204)、そ
してサンプル125と124のアドレス間の変位がブロ
ック209で計算される。この総合変位は25とする。 ブロック210において、25のこの変位が窓内である
かどうかの検査すなわち41−14<25<41+14
であるかどうかの検査が行われる。これは成り立たない
からそして窓の外であるからピークテーブルポインタは
サンプル127のアドレスに2回加算されそしてサンプ
ル127と127の間の変位が決定される。この変位が
15とすると、ブロック215において総合変位に15
が加算されて25+15=40を得る。ノイジービット
フラグがセットされる。次にブロック210において4
1−14<40<41+14かどうかについて検査が行
われる。これは成立するから処理はブロック221に移
る。ノイジービットフラグはセットされているから、サ
ンプル125の振幅がサンプル127より小さいかどう
かについての検査がブロック222でなされる。サンプ
ル125の振幅は生データテーブルから20として得ら
れる。同様にサンプル127の振幅は60である。従っ
て検査は|X“20”−X“80”|<|X“60”−
X“80”|が成立するかどうかについてなされる。こ
れは成立しないから“0”ビットは見い出されず、同期
化ビットの数がブロック223でゼロにセットされる。 ノイジービットフラグはセットされたからピークテーブ
ルポインタはサンプル125まで減算され、そしてサン
プル125において再び“0”ビットをさがすプロセス
がスタートする。
【0074】処理はブロック204にもどる。ポインタ
は次のピークテーブルエントリすなわちアドレス126
に移される。総合変位は(アドレス126)−(この例
では5とするアドレス125)にセットされる。これは
明らかに窓の外(ブロック210)であるから、ピーク
テーブルポインタは2回加算され(ブロック212)で
サンプル130のアドレスを得る。サンプル128と1
29はピークテーブルに含まれない。アドレス130と
126の間の変位が計算されそして総合変位に加えられ
る。サンプル130と126の間の変位を50とすると
、総合変位に加えられて55となる。ノイジービットフ
ラグがセットされそしてブロック210においてこの変
位が窓内であるかどうかの計算が再び行われる。云い換
えると、41−14<55<41+14であるかどうか
の計算がさなれる。これは成立するから、そしてノイジ
ービットフラグがセットされ(ブロック221)ている
から振幅検査がブロック220で行われる。サンプル1
26のデータ値はサンプル130の値と比較される。 すなわち|X“90”−X“80”|<|X“CO”−
X“80”|が検査される。この関係は成立するから同
期化ビットが見い出されたものとし、同期化ビットの数
がブロック27で増加される。55の総合変位Dz は
41である現在の変位より大きいから、この変位は1だ
け増加されて変位42を得る。
【0075】次のピークテーブルエントリ(すなわちサ
ンプル131)がブロック204でポイントされる。総
合変位はアドレス131と130の差にセットされるの
であり、これはこの例では15である。これは明らかに
ビットセル窓内にないのでピークテーブルポインタはア
ドレス133に2回加算されそしてアドレス133と1
31の間の30とする変位が15である総合変位に加え
られて45の総合変位を得る。ノイジービットフラグが
セットされて処理がブロック210にもどる。サンプル
133と130の間の総合変位がビットセル窓内にある
かどうかの比較がなされる。これは窓内であるから振幅
検査がブロック222で行われる。|X“70”−X“
80”|<|X“05”−X“80”|であるから、第
2“0”ビットがあるとされそして同期化ビットの数は
2にセットされる。このビット窓は総合変位Dz より
広いから、Dz は1だけ増加して43になる。
【0076】従って2個の隣接する“0”同期化ビット
があり、第2の“0”同期化ビットがピーク130から
133に伸び、第1同期化ビットがピーク125から1
30に伸びる。処理の完了により、ピークテーブルポイ
ンタはビットテーブルの作成のためにサンプル130と
なる。 動作の詳細:ビットテーブル作成 ビットテーブルの作成(図7のブロック56)の詳細を
図14,15について述べる。変位および振幅検査は図
11,12の同期化検索プロセスにおいて行われること
は前述した。同期化プロセスの検索とは対照的にビット
テーブルの作成中に“0”ビットと“1”ビットは共に
デコードされる。従って、変位および振幅検査は“0”
ビットと“1”ビットの両方について行われる。ビット
テーブル作成動作もトラックにバッド領域を限定するた
めの動作を含む。このバッド領域の限定を図17につい
て詳述する。ビットテーブル作成動作の一つの例を次に
述べる。
【0077】図14,15において、同期化検索ルーチ
ン(図11,12のブロック203)から保存されたピ
ークテーブルポインタはブロック250で回復される。 次にポインタがブロック251でビットテーブルのスタ
ートに対し初期化される。摂動カウントがブロック25
2でゼロにリセットされる。詳細ピークテーブルからビ
ットがデコードされていない(ブロック253)とする
と、バッド領域ポインタのスタートがブロック254で
PK(i)と呼ぶ現ピークのアドレスにセットされる。 バッド領域ポインタの初期化はバッド領域が現ピークに
続くことも続かないこともあるから、このポイントで行
われる。ポインタは次にブロック255でPK(i+1
)エントリに移される。ピークテーブルのエンドとなる
と(ブロック256)、処理はブロック256Aにもど
る。ピークテーブルのエンドになっていないとすると、
“0”ビットと“1”ビットについての変位検査がブロ
ック257で行われる。この変位検査は、“1”につい
ての変位も行われることを除き同期化の検索に関連して
行われた(“0”)についての変位検査と同様である。
【0078】“0”ビットと“1”ビットについての変
位検査(ブロック257)は次のように行われる。まず
、総合変位がブロック258で(現ピークのアドレス)
−(前のピークのアドレス)にセットされ、そして“ビ
ット”がブロック259でゼロにセットされる。次にこ
の総合変位がゼロビット窓内にあるかどうか、すなわち
値Dz −DVOとDz +VDOの間であるかどうか
についての検査が行われる。窓内であれば、ピークテー
ブルポインタがブロック272で1だけ増加される。ピ
ークテーブルのエンドになっていなければ(ブロック2
73)、(ゼロビット窓の大きさ)−(総合変位)が(
ゼロビット窓の大きさ)−(総合変位)+(現ピークと
前のピークとの間の変位)より小さいかどうかについて
の検査が行われる。この検査はゼロビット変位が窓内で
あるが1ビット変位が窓に近いことがありうるから行う
必要がある。
【0079】このテストにおいて小さくないときには“
0”ビットが実際に見い出されるようにブロック276
において現ピークの大きさが前のピークの大きさより大
きいかどうかを決定するための振幅検査が行われる。 現ピークの振幅が前のピークの値より大であれば、“1
”ビットが見い出されたものとし、そして“ビット”が
ブロック277,278,279でトグルされ、そして
このビット値がブロック281で保存される。他方、前
のピークの振幅が現ピークの振幅より大であれば(ブロ
ック276での検査により)、ピークテーブルポインタ
がブロック280でそれをビット境界に維持するため減
少され、そしてそのビットが保存される。
【0080】更に図14,15において総合変位が窓内
になければ(ブロック260)、ブロック261におい
て総合変位が最大可能ビットセルより大きいかどうかが
検査される。この変位が総合最大ビットセルより大であ
れば、この領域はブロック262でバッド領域として限
定される。バッド領域の限定の詳細は図17について述
べる。
【0081】ブロック261において総合変位が最大ビ
ット窓より大きくはないとすると、ピークテーブルポイ
ンタがブロック263で1だけ増加される。ピークテー
ブルが終っていないとすると(ブロック264)、(現
アドレス)−(前のアドレス)の変位が得られそして総
合変位に加えられる。“ビット”の値が次にブロック2
67,268,269でトグルされそして“1”ビット
について2変位より多数または“0”ビットについて1
変位より多数の変位があるとき(ブロック270)、ブ
ロック271において摂動カウントが増加される。この
摂動カウントはノイジービットがあること、すなわちビ
ットは適正にデコードされているがこのビットにノイズ
摂動があることを示すものであることは前述した。次に
変位検査が新しい総合変位についてブロック260で続
けられる。 例:ビットテーブル作成 図16について(B)の生データテーブルとピークテー
ブルにもとづく(A)の波形による「ビットデコード」
動作を説明する。この例では第2“0”ビットが同期化
検索(図11,12)において見い出され、同期化検索
のエンドでDz が44であり、第2“0”ビット境界
のエンド位置が341であるとしている。従ってビット
デコードは位置341ではじまる。
【0082】ビット検出はサンプル341について次の
ようにはじまる。ピークテーブルポインタが“1”だけ
増加され(ブロック255)でポイント342となる。 総合変位は(ポンイト342のアドレス)−(この例で
は25であるポイント341のアドレス)にセットされ
る。“ビット”が“0”にセット(ブロック259)さ
れ、そしてこの総合変位が窓内であるかどうか、すなわ
ち44−14<25<44+14が成立するかどうかに
ついての検査が行われる(ブロック260)。これは成
立しないから、総合変位が58である最大ビット窓より
大であるかどうかの検査がブロック261で行われる。 これは大でないからピークテーブルポインタはブロック
263で増加されて343となる。ポイント343と3
42の間の15と仮定するこの変位が25である総合変
位に加えられて40を得る(ブロック266)。このビ
ットは“0”である(ブロック267)から、“ビット
”が“1”にセットされる(ブロック262)、“1”
ビットについて2より多い変位はなされていないから摂
動カウントは増加しない(ブロック270)。
【0083】処理は次にブロック260にもどり、そこ
で40である新しい総合変位が30から58である窓内
にあるかどうかが決定される(ブロック260)。
【0084】ポイント343と341の間の新しい変位
がビット窓内であるかどうかの検査がなされる。40で
あるこの変位は30から58であるビット窓内であるか
ら(ブロック260)、ピークテーブルポインタは“1
”だけ増加しそしてブロック275で(ビットセルの大
きさ)−(総合変位)が(ビットセルの大きさ)−(総
合変位)+(現ピークと前のピークの間の変位)より小
さいかについての検査がブロック275で行われる。云
いかえると、|X“44”−X“40”|<|“44”
−(X“40”+(ADDR344−ADDR343)
|かどうかについての検査が行われる。アドレス344
と343の差は3であるから、これは4<1であるかど
うかであり従ってこれは成立しない。
【0085】従って、ブロック276の振幅検査が行わ
れる。この検査は|X“20”−X“80”|>|X“
AO”−X“80”|または60>20が成立するかど
うかである。これは成立するから“ビット”は“0”に
セットされそしてこのビットが“0”ビットとして保存
される。云いかえると、この処理の結果として位置34
1から344の間に“0”ビットがあり、そして位置3
42と343がノイズ摂動であることが決定される。 この処理は位置344についての変位が343よりもビ
ットセル幅に近いから“0”ビットがありそして342
−343の遷移は341から343までのビットセル幅
に“1”ビットがあるのではなく摂動であることを示す
。これは344と343は窓内であるか344の振幅が
343より大きいからである。
【0086】位置344ではじまるビット窓でのビット
デコードを次に述べる。位置344においてポインタは
ブロック255で次のピークテーブルエントリ(345
)に増加される。総合変位は変位31とするADDR3
45−ADDR344にセットされる。“ビット”はブ
ロック259で“0”にセットされる。この総合変位は
ビット変位窓内である(ブロック260)から、ピーク
テーブルポンイタはブロック272で増加されそしてブ
ロック275で検査が行われる。この検査は|X“40
”−X“31”|<|X“44”−(X“31”+(A
DDR346−ADDR345)|である。346と3
45の間の変位は10であるからこれは成立しない。そ
れ故ブロック276において346の振幅が345より
大であるかどうかの検査を行う。これは|“60”−X
“80”|>|X“CO”−X“80”|である。これ
は成立しないから、ピークテーブルポインタはピーク3
45で減少しそして「ビット保存(Save Bit)
」ルーチンがそのビットを“0”として保存するために
行われる。従って、344−345の遷移は、位置34
5と346がビット窓トレランス内にあっても345の
振幅が346より大であるから“0”ビットである。新
しいビット境界が位置345となる。
【0087】345ではじまるビットの処理は次のよう
に行われる。総合変位がブロック258で10とするブ
ロック346と345間の差にセットされる。ブロック
259において“ビット”は“0”にセットされる。ブ
ロック260において総合変位が窓内にあるかについて
の検査が行われる。10は窓内でないからブロック26
1で10が最大窓より大であるかどうかの検査を行う。 そうでないから、ピークテーブルポインタはブロック2
63で増加されそして12とする346と347間の変
位がブロック266で10である前の変位に加算される
。“ビット”は“0”であるから“ビット”はブロック
268で“1”にセットされる。処理はブロック260
にもどり、22である新しい変位が窓と比較される。 これは窓内でないからそして最大窓より大きくもない(
ブロック261)から、ピークテーブルポインタはブロ
ック263において5とするアドレス348−347間
の差を含むように再び増加される。これはブロック26
6で総合変位に加えられて27を得る。“ビット”はブ
ロック269で“0”にセットされる。同じく、このと
き“0”ビットについて1より多い変位があるから、摂
動カウントがブロック271で増加される。
【0088】この総合変位はまだ窓の外である(ブロッ
ク260)。またこれは最大窓を越えない(ブロック2
61)から、ピークテーブルポインタはアドレス349
を含むように再び1回増加され、そしてこの変位が得ら
れて総合変位に加えられる。このとき総合変位はサンプ
ル349を含む。ブロック266でサンプル349と3
48の間の変位を13とし、ブロック266で総合変位
が27+13すなわち40となる。“ビット”はこのと
きブロック268で“1”にセットされる。また、“1
”ビットについてこのとき2より多い変位があるから摂
動カウントがブロック271で増加される。この検査は
ブロック260で再び行われる。
【0089】しかしながらこのとき40の総合変位は3
0−58の窓内となり、処理はブロック272に移る。 ピークテーブルポインタは次のピーク(350)に増加
されそしてブロック275の検査が行われる。ここでの
検査は|X“44”−X“40”|<|X“44”−(
X“40”+(ADDR350−ADDR349))|
が成立するかどうかである。これは不成立であるからピ
ークテーブルポインタはピーク349へと減算されそし
てそのビットがビットテーブルに“1”として保存され
る。従って、ピーク345から349への遷移は“1”
遷移であり、ピーク346から347の遷移がノイズ摂
動であることがわかる。従って図13Bのビットテーブ
ルはこのとき“0”,“0”,“1”を含む。 動作の詳細:バッド領域の限定 図17を参照して図14,15について一般的に述べた
ブロック262におけるデータのバッド領域の限定のた
めに行われる動作を述べる。図14,15においてバッ
ド領域は隣接するピーク間の総合変位がビットセルの最
大長すなわちDz +Dv Oより大のときに限定され
るものであることについては述べた。バッド領域はその
エンドにおいて同期化を再び得る際に図17の動作を用
いて限定される。再同期化のためにバッド領域内のビッ
トセルの数を得て、そしてそのエンドでビット決定を続
行する。詳細ピークテーブルはバッド領域内のピークを
見い出すことでその領域について作成される。
【0090】詳細に述べると、図17において、詳細ピ
ークテーブルがすでにこの特定のバッド領域について作
成されていれば(ブロック301)、そのバッド領域内
のすべてのビットは「認識不能」としてフラグされてブ
ロック302でビットテーブルに保存される。ピークテ
ーブルポインタはそのときバッド領域のエンドにセット
されてブロック303で元のピークテーブルからのビッ
トのデコーディングを回復し、そして処理はブロック3
04にもどる。
【0091】他方、詳細ピークテーブルがまだ作成され
ていなければピークテーブルポインタはブロック305
で増加される。ピークテーブルのエンドにまだなってい
ないとする(ブロック306)と、(現ピークの変位ア
ドレス)−(前のピーク)が例えば通常の“0”ビット
トレランスの50%のような狭いトレランスで“0”ビ
ット変位Dz に等しいかどうかについての検査を行う
。 これは、バッド領域のエンドでグッドデータがはじまる
ようにするために行われる。等しくないならばピークテ
ーブルポインタが再び加算(ブロック305)されそし
てこの検査が狭いトレランスをもって“0”ビット変位
に等しい変位が見つかるまで再び行われる。そのような
狭いトレランスのビット変位が見つかればバッド領域の
エンドがブロック308において今見い出された“0”
ビットのはじめのアドレスにセットされる。次にそのバ
ッド領域内のビットの数がブロック314において式「
{(バッド領域のエンド)−(バッド領域のスタート)
}/Dz 」を用いて見い出される。
【0092】ブロック309での処理は見い出された剰
余を扱うものである。本発明によれば、“0”ビット幅
の3/8より大きい剰余はバッド領域に隣接する位置に
ある「ビットスプレッド(bit spreading
)」現象故にもう1個のビットがバッド領域に含まれる
べきことを意味するものであることが経験的にわかった
。しかしながら他の剰余も使用しうるものである。従っ
て、剰余が3/8Dz より大であれば、バッド領域内
のビットの数はブロック310において1だけ増加する
。劣化トラック状態メッセージがブロック311でフラ
グされる。次に詳細ピークテーブルがブロック312に
おいて今見い出されたバッド領域について作成される。 詳細ピークテーブルの作成の詳細を図18について述べ
る。詳細ピークテーブルが作成された後に、ピークテー
ブルポインタはブロック13において詳細ピークテーブ
ルのスタートにセットされ、そして処理は図14,15
のブロック253にもどる。 動作の詳細:詳細ピークテーブルの作成詳細ピークテー
ブルの作成(図17のブロック312)動作の詳細を図
18について述べる。一般に、この動作はしきい値ある
いは保護帯には無関係に生データテーブルを増加させ、
そしてカーブの傾斜とデータ値とを見ることによりすべ
てのピークを検出する。
【0093】特に、処理はブロック315において生デ
ータテーブルポインタをバッド領域のスタートに初期化
し、ポインタを詳細ピークテーブルのスタートに初期化
しそしてバッド領域のスタートのアドレスを詳細ピーク
テーブル内の第1エントリとして保存することにより進
められる。詳細ピークテーブルポインタはこのとき増加
される。ブロック316において第1生データテーブル
値がゼロボルト基準の上であるかどうかについての検査
を行う。もし上であれば傾斜がブロック317において
まず負にセットされる。上でなければこの傾斜はまずブ
ロック318で正にセットされる。
【0094】生データテーブルポインタは次にブロック
319において次の生データポイントに増加され、そし
てバッド領域のエンドがブロック320に到っていない
ようにするための検査を行う。現データ値がこのときブ
ロック322に得られ、そして現データポイントの値が
前のデータポイントの値より大であるかどうかの比較を
行う(ブロック323)。この値が前のポイントより大
であれば負の傾斜とする。このカーブの傾斜が負であれ
ば(ブロック324)、ブロック327でこれがトグル
されて正の傾斜をつくり、そして詳細ピークテーブルが
次のエントリに増加される。他方、現データポイントの
値が前のデータポイントより小さければ(ブロック32
5)、このカーブの傾斜が正であるかどうかを決定する
ための検査を行い(ブロック326)、そして現詳細ピ
ークテーブルエントリがブロック328において現デー
タ値のアドレスにセットされる。このとき生データテー
ブルは再び増加される。
【0095】傾斜の大きさをくり返し検査することによ
り、バッド領域内のすべてのピークが保護帯の外である
かどうかには無関係に詳細ピークテーブル内で識別され
る。すべてのピークが識別されてしまうと処理は前述の
アルゴリズムを用いて詳細ピークテーブル内のビットの
識別へと続く。 例:詳細ピークテーブル作成 詳細ピークテーブルの作成を図19に示す。図19に示
すように、まずはじめにピーク407と420の間のバ
ッド領域が詳細ピークテーブルの作成に用いられる。図
15の処理の後の詳細ピークテーブルは位置407−4
20のアドレスを含むことになるがピークではない中間
位置は含まない。図19に示すようにピークの計算には
しきい値を用いない。 動作の詳細:ビット保存 図14,15の動作に続きピークテーブルまたは詳細ピ
ークテーブルを用いてデコードされているビットを保存
するための詳細な動作を図20について述べる。ブロッ
ク281における「ビット保存」動作はビットがデコー
ドされた後の図14,15の動作の最終のものであるこ
とは前述した。「ビット保存」動作はデコードされたビ
ットのビット窓にもとづきビット窓サイズを増または減
する。本発明によれば、ビット窓サイズは現ビットの総
合変位が現ビット窓より大のとき“1”だけ増加し、現
ビット窓より小さい総合変位により1だけ減少する。 「ビット保存」動作によっても、ビットが詳細ピークテ
ーブルからデコードされたとするとデコードされたビッ
トの数がバッド領域内のビットの数に等しくなるように
する。そうでなければバッド領域内のビットのすべてが
デコードされていても「認識不能」フラグで置き換えら
れる。
【0096】詳細には図20において、まずブロック4
30でビットが詳細ピークテーブルからデコードされつ
つあるかどうかについての決定がなされる。これらビッ
トが詳細ピークテーブルからではなくピークテーブルか
らデコードされつつあるとすれば、ブロック431にお
いてデコードされたビットが摂動を有するかどうかの検
査を行う。有していればそれ以上の処理は行われない。 このビットはビットテーブルに保存されそしてブロック
437においてグッドビットとしてフラグされる。
【0097】他方、デコードされたビットが摂動を有し
ていなければビット窓が本発明により調整される。従っ
て、ブロック432において、デコードされたビットが
“0”ビットであるかどうかの検査を行う。本発明によ
ればビット窓のサイズは“1”ビットについて調整され
ず摂動のない“0”ビットについてのみ調整される。従
ってブロック432において1つの“0”ビットがデコ
ードされたとすると、ブロック433においてこのデコ
ードされたビットの総合変位がDz の現在値より大で
あるかどうかの検査を行う。大であればブロック436
においてDz のディジタル値が“1”のような予定の
量だけ増加される。他方、総合変位がDz より小(ブ
ロック434)さいならDz のディジタル値がブロッ
ク435におい“1”のような予定値だけ減少される。 ビット窓Dz が調整された後にビットはビットテーブ
ル内に保存されそしてブロック437において「グッド
」としてフラグされる。
【0098】ブロック430の動作にもどると、ビット
が詳細ピークテーブルからデコードされているとすると
、ブロック438において現ピークがバッド領域のエン
ドであるかどうかの検査を行う。エンドでなければ、次
にデコードされたビットが摂動を有するかどうかをブロ
ック441で検査する。摂動がなければ、そのビットは
ビットテーブルに保存されてブロック437において「
グッド」としてフラグされる。他方、摂動があればこの
ビットはブロック442で保存されるが、「ポシブルエ
ラー」を有するものとしてフラグされる。次に処理はブ
ロック455に移る。
【0099】ブロック438にもどり、現ピークがバッ
ド領域のエンドであればブロック439において、詳細
ピークテーブルからデコードされたビットの数がバッド
領域について計算されたビットの数に等しいかどうかの
検査を行う。等しくなければバッド領域内のすべてのビ
ットがはじめに適正にデコードされているようにみえて
もブロック443において認識不能フラグと置き換えら
れる。デコードされたビットの数がバッド領域内のビッ
トの数に等しくなければ、同期化が回復不能に失われそ
してデコードされたビットがグッドビットとして扱われ
えないことは明らかである。従ってピークテーブルはブ
ロック444においてバッド領域のエンドにセットされ
そしてビットのデコーディングは元のピークテーブルか
ら再開される。
【0100】他方、ピークテーブルからデコードされた
ビットの数がバッド領域内のビットの数に等しい(ブロ
ック439)ならば、ピークテーブルポインタはバッド
領域のエンドにリセットされてデコーディングがブロッ
ク440において元のピークテーブルから再開しうる。 デコードされたビットが摂動を含まないとすれば(ブロ
ック444)、それはビットテーブルに保存されて「グ
ッド」としてフラグされる。摂動を有するならば、ブロ
ック442においてビットテーブルに保存されるが「ポ
シブルエラー」を有するものとしてフラグされる。従っ
て「ビット保存」処理のエンドにおいてすべてのビット
は「グッド」、「認識不能」または「ポッシブルエラー
」としてフラグされることになる。 動作の詳細:ビットからバイトへの変換図7のブロック
59に続いてのビットテーブルからのビットをバイトへ
の変換の動作を詳細を図21〜23について述べる。こ
の場合、すべてのビットがビットテーブル作成動作(図
7のブロック56)の結果「グッド」、「ポシブルエラ
ー」または「認識不能」とフラグされているものとする
。図21〜23についての「ビットからバイトへの変換
動作」は「ポシブルエラー」ビットまたは「認識不能」
ビットの内のいくつかまたはすべてを修正するためにパ
リティとLRC(水平方向冗長度検査)を用いる。これ
は、ビットを単にエラーを有するものとしてフラグする
だけであって「ポッシブルエラー」または「認識不能」
ビットの自己修正能力を用いない従来のパリティまたは
LRCの使用とは著しく異なる。
【0101】図21〜23において動作はビットテーブ
ルのスタートにポイントを行い、バイトテーブルのスタ
ートにポイントを行い、トラックデータの長さを“0”
に初期化し、そして走行LRCを“0”に初期化する(
夫々ブロック451−454)ことによりはじまる。 「カウント」変数は読取られている特定のトラックにつ
いて1バイト当りのビットの数に初期化される。
【0102】データフィールドの開始と同期化フィール
ドのエンドを認識する「メッセージスタート」(SOM
)文字を見い出すための処理がはじまる。SOMの見い
出し処理の詳細を図19について述べる。SOM文字が
なければ(ブロック457)、処理はブロック458に
もどる。他方SOMがあったなら、バッドビットの数が
ブロック459でゼロにセットされ、そしてこのトラッ
クについての最大文字数を越えない(ブロック460)
とするとこれらビットがバイトに変換される。
【0103】ビットはバイトテーブルポインタを増加さ
せ(ブロック461)、バイトを“0”に初期化し(ブ
ロック462)、ビットテーブルから1つのビットを得
(ブロック463)、ビットテーブルポインタを増加さ
せ(ブロック464)、そしてそのビットが「認識不能
」とフラグされているかどうかを検査する(ブロック4
65)ことによりバイトに変換される。「認識不能」と
フラグされていればバッドビットの数が増加され(ブロ
ック466)、そしてエラー修正のためにこのバッドビ
ットは“0”ビットであるとする(ブロック467)。 次にこのビットはバイトの最も右の位置に置かれ(ブロ
ック468)、そしてこのバイトが1位置だけ右に回転
される(ブロック469)。次に「カウント」ビットが
連鎖されていないとすると(ブロック470)、次のビ
ットがビットテーブルから得られ(ブロック463)、
そしてこの処理が行われる。従って、ビットは1バイト
(トラック2と3につていは5ビット、トラック1につ
いては7ビットを含む)が形成されるまで適正なシーケ
ンスでリーディング“0”ビットを埋込みつつ記憶され
る。
【0104】ビットテーブルポインタがビットテーブル
内の最後にデコードされたビットを越えないとする(ブ
ロック471)と、バイト位置はブロック473で右に
回転されそして、ブロック474でこのバイト内に「認
識不能」ビットがあるかどうかの検査を行う。それがな
ければパリティはグッドであるかどうかの検査を行う(
ブロック475)。あれば、バッドパリティ状態がセッ
トされそしてこのバイトはバッドとしてフラグされる(
夫々ブロック476,477)。
【0105】ブロック474においてバイト内に認識不
能ビットがあれば、ブロック478において、そのバイ
トに1個を越えるバッドビットがあるかどうかの検査を
行う。もしあればパリティ状態はバッドにセットされ(
ブロック476)としてそのバイトはバッドとしてフラ
グされる。しかしながら本発明によれば、バッドビット
の数が“1”より大でなければ、この単一ビットのエラ
ーはブロック494で自己修正され、パリティが再び奇
となる。次にブロック479においてそのバイト内の任
意のビットのフラグが「ポッシブルエラー」であるかど
うかの検査を行う。そうであればそのバイトはブロック
480においてLRC文字での検査のためにポッシブル
エラーを有するものとしてフラグされる。このバイトは
次にバイトテーブルに保存される。トラックデータ長さ
はブロック482において増加され、そしてLRC文字
がこのバイトをブロック483において走行LRCで排
他論理和をとることにより形成される。ブロック484
において、「メッセージエンド」EOM文字がすでに組
立てられたかどうかの検査を行う。まだであればブロッ
ク485においてこれがEOM文字であるかどうかの検
査を行う。これがEOMでなければ処理は次のバイトの
組立てに移る。これがEOMであればブロック86にお
いてEOM文字が組立てられたことを示すフラグがセッ
トされる。
【0106】次に処理は「LRC」文字が組立てられる
まで上記のごとくに続けられる。トラック内の任意の文
字が「バッド」としてフラグされたかどうかの検査をブ
ロック487で行う。もしそのようなものがなければL
RC検査がブロック488で行われる。このLRCが有
効であるとすると、ブロック490においてすべてのポ
シブルエラーフラグは、ポシブルエラーを有するものと
してフラグされたバイトから除かれ、そしてこのデータ
は完全に「グッド」とみなされる。他方、LRC検査が
有効でないとすると、ブロック489において「ポシブ
ルエラー」としてフラグされたバイトは「バッド」に変
えられ、そしてバッドLRC状態がブロック471にお
いて変えられる。他方、トラックデータ内の任意の文字
がバッドとしてフラグされたならばブロック492にお
いてこの読取において見い出されたバッドバイトの数が
図7,8の処理により保存される。バッドLRC状態が
ブロック491でセットされそして処理はブロック49
3にもどる。 動作の詳細:SOM見い出し メッセージスタート(SOM)文字を見い出す動作(図
21〜23のブロック456)の詳細を図19について
述べる。この処理はデコード動作をバイト同期化にする
。云いかえると、この処理はSOM文字が見い出される
まですべてのリーディング“0”ビットを検査する。 SOMが見い出されるとバイト同期化が成立しそしてバ
イトが図21〜23の「ビットからバイトへの変換」動
作によりデコードされたビットからつくられる。
【0107】図24,25において、SOMはまずブロ
ック530においてそのSOMについて適正な数のビッ
トを組合せ、認識不能ビットを0として扱いそしてそれ
ら認識不能ビットの数を維持することにより見い出され
る。特に、バイトレジスタが“0”に初期化され(ブロ
ック501)そしてバッドビットの数が“0”にセット
される(ブロック502)。ブロック503においてビ
ットテーブルから1つのビットが得られそしてビットテ
ーブルポインタがブロック504で増加される。ブロッ
ク505においてそのビットが「認識不能」ビットであ
るかどうかを検査する。もし不能であれば「バッドビッ
ト」カウンタがブロック506で増加され、このバッド
ビットがブロック507において、後のポッシブルエラ
ー修正のために“0”ビットとして扱われる。
【0108】他方、このビットが認識不能ビットでない
(ブロック505)ならば、そのビットはブロック50
8において最も右のビット位置へと論理和をとられ、そ
してそのバイトはブロック509で右に1位置回転され
る。カウントビットが連鎖されていないとすれば(ブロ
ック510)、ビット数がカウントに等しくなるまでビ
ットの獲得が続けられる。SOMについてのビットの数
はトラックT2,T3,T1について例えば5と7の間
で変化しうるものである。
【0109】1つのSOMについて適正な数のビットが
ブロック510で得られたならば、ビットテーブルポイ
ンタがビットテーブル内の最後にデコードされたビット
を通過したかどうかの検査を行う(ブロック511)。 通過したならばSOMは見い出されず、状態はブロック
512においてそのようにセットされ、そして処理はブ
ロック514にもどる。他方、通過していなければその
バイトはブロック513で右に(8−(カウント))位
置だけ回転されて最も右の位置を“0”ビットで埋める
。ここで適正なバイトが組立てられたのであり、そして
これはSOM文字に対する等価性について検査される。
【0110】ブロック516においてバイトがSOM文
字に等しいかどうかの検査を行う。等しくなければその
バイト内に1個の認識不能ビットがあるかどうかの検査
を行い(ブロック517)、そしてあればそのバッドビ
ットはブロック519で“1”ビットに変えられそして
再びそのバイトがSOM文字と等しいかどうかの検査を
行う(ブロック520)。等しくなければビットテーブ
ルポインタは((カウント)−1)回もどされて新しい
文字がブロック530で組立てられる。他方、ブロック
516または520の検査でSOMとバイトが等しいと
なったなら、「ポッシブルエラー」とフラグされたビッ
トについての検査をブロック516で行う。そのような
ビットがあればそのバイトはポッシブルエラーを有する
ものとしてフラグされ、そしてバイトテーブルに保存さ
れる。SOMが見出されたのであるからトラックデータ
長はブロック525で増加されるのであり、そしてSO
Mが走行LRCで排他論理和をとられる。そこでバイト
同期化が得られたから処理はブロック527にもどる。
【図面の簡単な説明】
【図1】2周波データ信号波形の一例を示す図。
【図2】本発明による2周波信号データシステムの全体
のブロック図。
【図3】保護帯外のピークを有する、本発明による2周
波データ信号波形を示す図。
【図4】本発明による、バッド領域を有する2周波デー
タ信号波形を示す図。
【図5】本発明による、バッド領域内にデコードされた
ビットを有する2周波データ信号波形を示す図。
【図6】本発明による、摂動を有するデコードされたビ
ットを含む2周波データ信号波形を示す図。
【図7】本発明の2周波データ信号デコードシステムの
全体動作を示す図の一部。
【図8】本発明の2周波データ信号デコードシステムの
全体動作を示す図の一部。
【図9】本発明による、ピークテーブルを作成するため
の動作を示す図。
【図10】図9の動作についてのサンプル波形とテーブ
ル構成を示す図。
【図11】本発明による、同期化検索のための動作を示
す図の一部。
【図12】本発明による、同期化検索のための動作を示
す図の一部。
【図13】図11,12の動作のためのサンプル波形と
テーブル構成を示す図。
【図14】本発明による、ビットテーブル作成のための
動作を示す図の一部。
【図15】本発明による、ビットテーブル作成のための
動作を示す図の一部。
【図16】図14,15の動作についてのサンプル波形
とテーブル構成を示す図である。
【図17】本発明による、バッド領域を限定するための
動作を示す図である。
【図18】本発明による、詳細ピークテーブルを作成す
る動作を示す図。
【図19】図18の動作についてのサンプル波形。
【図20】本発明による、ビット保存のための動作を示
す図。
【図21】本発明による、ビットをバイトに変換する動
作を示す図の一部。
【図22】本発明による、ビットをバイトに変換する動
作を示す図の一部。
【図23】本発明による、ビットをバイトに変換する動
作を示す図の一部。
【図24】本発明による、メッセージスタート文字を見
い出すための動作を示す図の一部。
【図25】本発明による、メッセージスタート文字を見
い出すための動作を示す図の一部。
【符号の説明】
8  増幅器 9  読取ヘッド 10  F/2Fデコードシステム 11  アナログ‐ディジタル変換器 12  アナログ‐ディジタル変換器コントローラ13
  マルチプレクサ 14  センス増幅器 15  磁気ストライプ読取装置 16  ランダムアクセスメモリ 19  ランダムアクセスメモリ 17  マイクロプロセサ 18  プログラムメモリ

Claims (92)

    【特許請求の範囲】
  1. 【請求項1】第1データ値を第1周波数の信号を有する
    ビットセルにより表わし第2データ値を上記第1周波数
    の2倍の第2周波数を有するビットセルにより表わす、
    複数のビットセルとしてエンコードされた2周波データ
    信号をデコードするための、下記要件を含む装置:上記
    2周波データ信号のサンプルを得るサンプル獲得手段;
    この手段に接続して上記2周波データ信号のサンプルを
    ディジタル値に変換する変換手段;この変換手段に接続
    して上記ディジタル値を処理し上記2周波データ信号を
    デコードする処理手段。
  2. 【請求項2】前記サンプルの獲得手段は前記ディジタル
    値により前記2周波データ信号を表わすために充分高い
    周波数で上記2周波データ信号のサンプルを得る請求項
    1の装置。
  3. 【請求項3】前記周波数は前記第1周波数より実質的に
    高いものである請求項2の装置。
  4. 【請求項4】前記周波数は前記第1周波数の少くとも1
    0倍である請求項3の装置。
  5. 【請求項5】前記獲得手段は前記第1周波数より実質的
    に高い周波数で前記2周波データ信号のサンプルを周期
    的に得る手段を含み、前記変換手段は上記周期的に得ら
    れたサンプルの夫々を、その2周波信号の振幅と極性を
    表わすディジタルワードに変換する手段を含む請求項1
    の装置。
  6. 【請求項6】前記サンプル獲得手段と前記変換手段はア
    ナログ‐ディジタル変換器とアナログ‐ディジタル変換
    器コントローラを含み、前記デコード手段は知能ディジ
    タルフィルタを含む請求項1の装置。
  7. 【請求項7】前記処理手段は下記要件を含む請求項1の
    装置:前記第1および第2データ値のどちらがエンコー
    ドされるかを決定するために第1ビットセルをデコード
    する手段;この第1ビットセルデコード手段に応答して
    上記第1ビットセルの幅を決定する手段;この決定手段
    に応答して予定のビットセル幅に対し上記第1ビットセ
    ルの幅を比較する手段;上記決定手段に応答して、上記
    第1ビットセルの幅が上記予定のビットセル幅を越える
    とき第1の予定量だけ上記予定のビットセル幅を増加し
    そして上記第1ビットセルの幅が上記予定のビットセル
    幅より小さいとき第2の予定量だけ上記予定のビットセ
    ル幅を減少させて変更された予定のビットセル幅を発生
    するための手段;この増減手段に応答して、上記第1お
    よび第2データ値のどちらをエンコードするか、上記変
    更された予定のビットセル幅を用いて決定するために第
    2ビットセルをデコードする手段。
  8. 【請求項8】前記処理手段は下記要件を含む、請求項1
    の装置:前記第1および第2データ値の一方を有する第
    1ビットセルをデコードするために前記ディジタル値を
    走査する第1手段;この第1手段に応答して、上記第1
    および第2データ値の一方を有する第2ビットセルをデ
    コードするために上記第1ビットセルの後に上記ディジ
    タル値を走査する第2手段;上記第1および第2手段に
    応答して、上記第1および第2ビットセルが連続しない
    とき上記第1および第2ビットセル間の上記ディジタル
    値がバッド領域であることを示すための第3手段。
  9. 【請求項9】前記処理手段は下記要件を含む請求項1の
    装置:予定の保護帯外の前記ディジタル値のピークを検
    出する手段;このピーク検出手段に応答して上記予定の
    保護帯外の上記ディジタル値内の検出されたピークにも
    とづき前記2周波データ信号をデコードする手段;この
    デコード手段に応答して、上記2周波データ信号が不適
    正にデコードされたかどうかを決定する手段;この決定
    する手段に応答して、上記2周波データ信号が不適正に
    デコードされたとき上記予定の保護帯を減少させそして
    前記ピーク検出手段にその減少された予定の保護帯を与
    えるための手段。
  10. 【請求項10】前記複数のビットセルは1つのビットセ
    ル幅を有し、そして前記処理手段は下記手段を含む請求
    項1の装置:前記ディジタル値のピークを検出する手段
    ;このピーク検出手段に応答して、上記検出されたピー
    ク間の変位を決定する手段;この変位決定手段に応答し
    て上記ビットセル幅に対し上記検出されたピーク間の上
    記予定の変位を比較して前記第1および第2データ値を
    検出する手段。
  11. 【請求項11】前記処理手段は下記要件を含む請求項7
    の装置:前記第1および第2データ値の一方を有する第
    1ビットセルをデコードするために前記ディジタル値を
    走査する第1手段;この第1手段に応答し、上記第1お
    よび第2データ値の一方を有する第2ビットセルをデコ
    ードするために、上記第1ビットセルの後に上記ディジ
    タル値を走査する第2手段;この第1および第2手段に
    応答し、上記第1および第2ビットセルが連続しないと
    き両者間の上記ディジタル値がバッド領域であることを
    示すための第3手段。
  12. 【請求項12】前記処理手段は更に下記要件を含む、請
    求項7の装置:予定の保護帯外の前記ディジタル値のピ
    ークを検出する手段;このピーク検出手段に応答し、上
    記予定の保護帯外の上記ディジタル値の検出されたピー
    クにもとづき前記2周波データ信号をデコードする手段
    ;このデコード手段に応答し、上記2周波データ信号が
    適正にデコードされなかったときに上記予定の保護帯を
    減少させ、そしてその減少された保護帯を上記ピーク検
    出手段に与えるための手段。
  13. 【請求項13】前記処理手段は更に下記要件を含む、請
    求項7の装置:前記ディジタル値のピークを検出する手
    段;このピーク検出手段に応答し、上記検出されたピー
    ク間の変位を決定する手段;この決定する手段に応答し
    、前記予定のビットセル幅に対し上記検出されたピーク
    間の上記決定された変位を比較して前記第1および第2
    データ値を検出する手段。
  14. 【請求項14】前記処理手段は更に下記要件を含む、請
    求項11の装置:予定の保護帯外の前記ディジタル値の
    ピークを検出する手段;このピーク検出手段に応答し、
    上記予定の保護帯外の上記ディジタル値の検出されたピ
    ークにもとづき前記2周波データ信号をデコードする手
    段;このデコードする手段に応答し、上記2周波データ
    信号が適正にデコードされたとき上記予定の保護帯を減
    少させそして上記ピーク検出手段にこの減少した予定の
    保護帯を与える手段。
  15. 【請求項15】前記処理手段は更に下記要件を含む、請
    求項11の装置:前記ディジタル値のピークを検出する
    手段;このピーク検出手段に応答して検出されたピーク
    間の変位を決定する手段;この変位決定手段に応答し、
    前記予定のビットセル幅に対し検出されたピーク間の予
    定の変位を比較して前記第1および第2データ値を検出
    する手段。
  16. 【請求項16】前記処理手段は更に下記要件を含む、請
    求項12の装置:前記ディジタル値のピークを検出する
    手段;このピーク検出手段に応答して、検出されたピー
    ク間の変位を決定する手段;この変位決定手段に応答し
    て、前記予定のビットセル幅に対し上記検出されたピー
    ク間の上記予定の変位を比較して前記第1および第2デ
    ータ値を検出する手段。
  17. 【請求項17】前記処理手段は更に下記要件を含む、請
    求項14の装置:前記ディジタル値のピークを検出する
    手段;このピーク検出手段に応答し、検出されたピーク
    間の変位を決定する手段;この変位決定手段に応答し、
    前記予定のビットセル幅に対し検出されたピーク間の上
    記決定された変位を比較して前記第1および第2データ
    値を検出する手段。
  18. 【請求項18】データ信号媒体にエンコードされたデー
    タ信号をデコードするための下記要件を含む装置:上記
    データ信号媒体上の上記データ信号を読取る手段;この
    読取手段に応答し、上記データ信号媒体上のデータ信号
    をデコードする手段;このデコード手段に応答し、上記
    データ信号が無エラーで上記デコード手段によりデコー
    ドされていてもこの信号が劣化されることを決定する手
    段;この決定手段に応答し、劣化したデータ信号指示を
    発生する手段。
  19. 【請求項19】前記データ信号媒体は磁気データ信号媒
    体を含み、前記決定手段は過度の磁束遷移が上記磁気デ
    ータ信号媒体上にあることを決定する手段を含む、請求
    項18の装置。
  20. 【請求項20】前記データ信号は前記磁気データ信号媒
    体上で複数のビットセルとしてエンコードされる2周波
    データ信号を含み、第1データ値が中間磁束遷移を有し
    ないビットセルで表わされそして第2データ値が1つの
    磁束遷移を有するビットセルにより表わされており、前
    記決定手段は上記第2データ値を有するビットセル内に
    1個より多い磁束遷移が生じたことを決定する手段を含
    む請求項19の装置。
  21. 【請求項21】前記データ信号は前記磁気データ信号媒
    体上で複数のビットセルとしてエンコードされる2周波
    データ信号を含み、第1データ値が中間磁束遷移を有し
    ないビットセルで表わされそして第2データ値が1つの
    磁束遷移を有するビットセルで表わされ、そして前記決
    定手段は上記第1データ値を有するビットセル内に少く
    とも1個の磁束遷移が生じたことを決定する手段を含む
    請求項19の装置。
  22. 【請求項22】前記決定手段は更に前記第2データ値を
    有する一つのビットセル内に予定の保護帯外の1個より
    多い磁束遷移が生じたことを決定する手段を含む、請求
    項20の装置。
  23. 【請求項23】前記決定手段は更に、前記第1データ値
    を有する一つのビットセル内に、予定の保護帯外の少く
    とも1個の磁束遷移が生じたことを決定する手段を含む
    、請求項21の装置。
  24. 【請求項24】前記決定手段は更に、前記第2データ値
    を有する予定の数のビットセル内に1回より多い磁束遷
    移が生じたことを決定する手段を含む、請求項20の装
    置。
  25. 【請求項25】前記決定手段は更に、前記第1データ値
    を有する予定数のビットセル内に少くとも1回の磁束遷
    移が生じたことを決定するための手段を含む、請求項2
    1の装置。
  26. 【請求項26】ホストコンピュータを更に含み、前記劣
    化信号発生手段がこのホストコンピュータに接続する請
    求項18の装置。
  27. 【請求項27】前記ホストコンピュータは前記劣化信号
    指示に応じて前記データ信号媒体の交換を開始させる手
    段を含む請求項26の装置。
  28. 【請求項28】前記データ信号は第1周波数の信号を有
    するビットセルにより表わされる第1データ値とこの第
    1周波数の2倍である第2周波数を有するビットセルに
    より表わされる第2データ値を有し、複数のビットセル
    としてエンコードされる2周波データ信号を含み、そし
    て前記デコード手段は下記要件を含むごとくなった請求
    項18の装置:上記2周波データ信号のサンプルを得る
    手段;このサンプルを得る手段に接続し、この2周波デ
    ータ信号のサンプルをディジタル値に変換する手段;こ
    の変換手段に接続し、上記ディジタル値を処理して上記
    2周波データ信号をデコードする手段。
  29. 【請求項29】前記処理手段は下記要件を含む、請求項
    28の装置:前記第1および第2データ値のどれがエン
    コードされるかを決定するために第1ビットセルをデコ
    ードする手段;この第1ビットセルデコード手段に応答
    して上記第1ビットセルの幅を決定する手段;この決定
    手段に応答し、予定のビットセル幅に対し上記第1ビッ
    トセルの幅を比較する手段;この決定手段に応答し、上
    記第1ビットセルの幅が上記予定のビットセル幅を越え
    るとき第1の予定量だけ上記予定のビットセル幅を増加
    しそして上記第1ビットセルの幅が上記予定のビットセ
    ル幅より小さいとき第2の予定量だけ上記予定のビット
    セル幅を減少して、変更された予定のビットセル幅を発
    生する手段;この増減手段に応答し、上記第1および第
    2データ値のどちらをエンコードするかを上記変更され
    た予定のビットセル幅を用いて決定するために第2ビッ
    トセルをデコードする手段。
  30. 【請求項30】前記処理手段は下記要件を含む、請求項
    28の装置:前記第1および第2データ値の一方を有す
    る第1ビットセルをデコードするために前記ディジタル
    値を走査する第1手段;この第1手段に応答して上記第
    1および第2データ値の一方を有する第2ビットセルを
    デコードするために上記第1ビットセルの後で上記ディ
    ジタル値を走査する第2手段;これら第1および第2手
    段に応答し、上記第1および第2ビットセルが連続しな
    いとき上記第1および第2ビットセル間の上記ディジタ
    ル値がバッド領域であることを示すための第3手段。
  31. 【請求項31】前記処理手段は下記要件を含む、請求項
    28の装置:予定の保護帯外の前記ディジタル値のピー
    クを検出する手段;このピーク検出手段に応答し、上記
    予定の保護帯外の上記ディジタル値の検出されたピーク
    にもとづき前記2周波データ信号をデコードする手段;
    このデコード手段に応答し、上記2周波データ信号が適
    正にデコードされたかどうかを決定する手段;この決定
    手段に応答し、上記2周波データ信号が適正にデコード
    されなかったとき上記予定の保護帯を減少させ、この減
    少した予定の保護帯を上記ピーク検出手段に与えるため
    の手段。
  32. 【請求項32】前記複数のビットセルは一つのビットセ
    ル幅を有しており、そして前記処理手段は下記要件を含
    むごとくなった請求項28の装置:前記ディジタル値の
    ピークを検出する手段;このピーク検出手段に応答し、
    検出されたピーク間の変位を決定する手段;この変位決
    定手段に応答し、上記ビットセル幅に対し検出されたピ
    ーク間の決定された変位を比較して前記第1および第2
    データ値を検出する手段。
  33. 【請求項33】資産トランザクション媒体上の、口座番
    号と他の資産トランザクション情報を含む資産トランザ
    クション信号をデコードするための、下記要件を含む装
    置:上記口座番号と上記他の資産トランザクション情報
    を発生するために上記資産トランザクション媒体上の上
    記資産トランザクションデータ信号をデコードする手段
    ;このデコード手段に接続し、上記口座番号と上記他の
    資産トランザクション情報を受けるホストコンピュータ
    ;上記デコード手段に含まれて、このデコード手段が上
    記資産トランザクションデータ信号について上記他の資
    産トランザクション情報を発生することが出来なくても
    上記ホストコンピュータに上記口座番号を伝送する手段
  34. 【請求項34】前記ホストコンピュータは更に前記他の
    資産トランザクション情報のないとき前記デコード手段
    からの前記口座番号により前記資産トランザクション媒
    体の交換を開始させるための手段を含む請求項33の装
    置。
  35. 【請求項35】前記資産トランザクション媒体は磁気ス
    トライプを有する資産トランザクションカードを含む請
    求項33の装置。
  36. 【請求項36】前記デコード手段は自動テラーマシンを
    含む請求項33の装置。
  37. 【請求項37】前記デコード手段はポイントオフセール
    端末を含む請求項33の装置。
  38. 【請求項38】前記資産トランザクションデータ信号は
    複数のビットセルとしてエンコードされた2周波データ
    信号を含み、第1データ値が第1周波数の信号を含むビ
    ットセルにより表わされ、第2データ値が第1周波数の
    2倍の周波数を有する第2周波数を有するビットセルに
    より表わされるようになっており、前記デコード手段は
    下記要件を含む請求項33の装置:上記2周波データ信
    号のサンプルを得る手段;このサンプルを得る手段に接
    続し、上記2周波データ信号の得られたサンプルをディ
    ジタル値に変換するための手段;この変換手段に接続し
    て上記ディジタル値を処理しそれにより上記2周波デー
    タ信号をデコードして前記口座番号と前記他の資産トラ
    ンザクション情報を発生する手段。
  39. 【請求項39】前記処理手段は下記要件を含む、請求項
    38の装置:前記第1および第2データ値のどちらをエ
    ンコードするかを決定するために第1ビットセルをデコ
    ードする手段;この第1ビットセルデコード手段に応答
    し、上記第1ビットセルの幅を決定する手段;この決定
    手段に応答し、予定のビットセル幅に対し上記第1ビッ
    トセルの幅を比較する手段;この決定手段に応答し、上
    記第1ビットセルの幅が上記予定のビットセル幅を越え
    るとき第1予定量だけ上記予定のビットセル幅を増加し
    、第1ビットセル幅が上記予定のビットセル幅より小さ
    いとき第2予定量だけ上記予定のビットセル幅を減少し
    、それにより変更された予定のビットセル幅を発生する
    手段;この増減手段に応答し、上記第1および第2デー
    タ値をどちらをエンコードするから、上記変更された予
    定のビットセル幅を用いて決定するために第2ビットセ
    ルをデコードする手段。
  40. 【請求項40】前記処理手段は下記要件を含む、請求項
    38の装置:前記第1および第2データ値の一方を有す
    る第1ビットセルをデコードするために前記ディジタル
    値を走査する第1手段;この第1手段に応答し、上記第
    1および第2データ値の一方を有する第2ビットセルを
    デコードするために上記第1ビットセル後に上記ディジ
    タル値を走査する第2手段;上記第1および第2手段に
    応答し、上記第1および第2ビットセル間の上記ディジ
    タル値が、上記第1および第2ビットセルが連続しない
    ときバッド領域であることを示す第3手段。
  41. 【請求項41】前記処理手段は下記要件を含む、請求項
    38の装置:予定の保護帯外の前記ディジタル値のピー
    クを検出する手段;このピーク検出手段に応答し、上記
    予定の保護帯外の上記ディジタル値の検出されたピーク
    にもとづき前記2周波データ信号をデコードする手段;
    このデコード手段に応答し、上記2周波データ信号が適
    正にデコードされたかどうかを決定する手段;この決定
    手段に応答し上記2周波データ信号が適正にデコードさ
    れなかったなら上記予定の保護帯を減少し、上記ピーク
    検出手段にこの減少された予定の保護帯を与えるための
    手段。
  42. 【請求項42】前記複数のビットセルは一つのビットセ
    ル幅を有し、そして前記処理手段は下記要件を含む、請
    求項38の装置:前記ディジタル値のピークを検出する
    手段;このピーク検出手段に応答し、検出されたピーク
    間の変位を決定する手段;この決定手段に応答し、上記
    ビットセル幅に対し検出されたピーク間の決定された変
    位を比較して前記第1および第2データ値を検出する手
    段。
  43. 【請求項43】第1データ値を第1周波数の信号を有す
    るビットセルにより表わし、第2データ値を上記第1周
    波数の2倍である第2周波数を有するビットセルにより
    表わす、複数のビットセルとしてエンコードされた2周
    波データ信号をデコードするための、下記要件を含む装
    置:上記第1および第2データ値とどちらをエンコード
    するかを決定するために第1ビットセルをデコードする
    手段;この第1ビットセルデコード手段に応答して上記
    第1ビットセルの幅を決定する手段;この決定手段に応
    答して予定のビットセル幅に対し上記第1ビットセルの
    幅を比較する手段;上記決定手段に応答して、上記第1
    ビットセル幅が上記予定のビットセル幅を越えるとき上
    記予定のビットセル幅を第1予定量だけ増加し、上記予
    定のビットセル幅より小さいとき第2予定量だけそれを
    減少させて変更された予定のビットセル幅を発生する手
    段;この増減手段に応答して上記第1および第2データ
    値のどちらをエンコードするかを、上記変更された予定
    のビットセル幅を用いて決定するために第2ビットセル
    をデコードする手段。
  44. 【請求項44】前記第1および第2予定量は等しいもの
    である請求項43の装置。
  45. 【請求項45】前記第1および第2予定量は1である請
    求項43の装置。
  46. 【請求項46】前記増減手段は前記第1ビットセルをデ
    コードしそして前記第1データ値が上記第1ビットセル
    内でエンコードされることを決定する前記デコード手段
    にのみ応答する請求項43の装置。
  47. 【請求項47】前記増減手段は前記第1ビットセルをデ
    コードしそして前記第1および第2データ値の内の一方
    が劣化を伴わずに上記第1ビットセル内でエンコードさ
    れることを決定する前記デコード手段に応答する請求項
    43の装置。
  48. 【請求項48】前記第1および第2ビットセル間の前記
    2周波データ信号は、上記第1および第2ビットセルが
    連続でないときバッド領域であることを示す手段を更に
    含む請求項43の装置。
  49. 【請求項49】前記第1ビットセルのデコード手段と前
    記第2ビットセルのデコード手段は下記要件を含む、請
    求項43の装置:前記2周波データ信号のピークを検出
    する手段;このピーク検出手段に応答し、検出されたピ
    ーク間の変位を決定する手段;この変位決定手段に応答
    し、前記ビットセル幅に対し検出されたピーク間の決定
    された変位を比較して、上記第1および第2データ値を
    検出する手段。
  50. 【請求項50】第1データ値を第1周波数の信号を有す
    るビットセルにより表わし、第2データ値を第1周波数
    の2倍である第2周波数を有するビットセルにより表わ
    す、複数のビットセルとしてエンコードされた2周波デ
    ータ信号をデコードするための、下記要件を含む装置:
    上記第1および第2データ値の一方を有する第1ビット
    セルをデコードするために上記2周波データ信号を走査
    する第1手段;この第1手段に応答し、上記第1および
    第2データ値の一方を有する第2ビットセルをデコード
    するために上記第1ビットセルの後で上記2周波データ
    信号を走査する第2手段;上記第1および第2手段に応
    答し、上記第1および第2ビットセルが連続しないとき
    上記第1および第2ビットセル間の上記2周波データ信
    号がバッド領域であることを示すための第3手段。
  51. 【請求項51】前記第3手段に応答し、前記2周波デー
    タ信号を前記第1および第2データ値の一方を有する少
    くとも1つのビットセルを含みうるものとしてデコード
    するために前記バッド領域を走査するための第4手段を
    更に含む請求項50の装置。
  52. 【請求項52】前記第1手段は第1ビットセル幅トレラ
    ンスを有し、そのトレランス内に前記第1および第2デ
    ータ値の一方を有する第1ビットセルをデコードするた
    めに前記2周波データ信号を走査する第1手段を含み、
    前記第2手段は上記第1ビットセル幅トレランスより狭
    い第2ビットセル幅トレランスを有しそしてその第2ト
    レランス内に上記第1および第2データ値の一方を有す
    る上記第2ビットセルをデコードするために上記第1手
    段に応答する請求項50の装置。
  53. 【請求項53】前記第4手段は更に、前記バッド領域内
    のビットセルの数を決定する手段と、前記決定されたビ
    ットセル数に対し前記少くとも1個のデコードされたビ
    ットセルの数を比較する手段と、前記バッド領域内の前
    記2周波データ信号が、上記決定されたビットセル数が
    上記少くとも1個のデコードされたビットセルの数に等
    しいとき上記第1および第2データ値の一方を有する上
    記少くとも1個のデコードされたビットセルを含みうる
    ことを示す手段と、を含む請求項51の装置。
  54. 【請求項54】前記決定されたビットセル数が前記少く
    とも1個のデコードされたビットセルの数に等しくない
    とき前記バッド領域が認識不能であることを示す手段を
    更に含む、請求項53の装置。
  55. 【請求項55】前記第2ビットセル幅トレランスは前記
    第1ビットセル幅トレランスの半分である、請求項52
    の装置。
  56. 【請求項56】第1データ値を第1周波数の信号を有す
    るビットセルにより表わし、第2データ値を第1周波数
    の2倍である第2周波数を有するビットセルにより表わ
    す、複数のビットセルとしてエンコードされた2周波デ
    ータ信号をデコードするための、下記要件を含む装置:
    予定の保護帯外の上記2周波データ信号のピークを検出
    する手段;このピーク検出手段に応答し、上記予定の保
    護帯外の上記検出されたピークにもとづき上記2周波デ
    ータ信号をデコードする手段;上記デコード手段に応答
    し、上記2周波データ信号が適正にデコードされたかど
    うかを決定する手段;この決定手段に応答し、上記2周
    波データ信号が適正にデコードされなかったとき上記予
    定の保護帯を減少させそしてそれを上記ピーク検出手段
    に与えるための手段。
  57. 【請求項57】前記予定の保護帯は前記2周波データ信
    号の最大可能振幅の予定のパーセンテージを含む請求項
    56の装置。
  58. 【請求項58】前記保護帯減少手段は前記予定の保護帯
    を予定のパーセンテージだけ減少させるごとくなった請
    求項56の装置。
  59. 【請求項59】前記保護帯減少手段は前記保護帯が予定
    の最小保護帯より大きいかどうかを決定する手段と、こ
    の保護帯が上記予定の最小保護帯より大きいとき上記予
    定の保護帯を減少させる手段とを含む、請求項56の装
    置。
  60. 【請求項60】夫々第1および第2の2進値の一方を有
    するビットからなるビットデータの、夫々少くとも1個
    のパリティビットを含む複数のバイトを有するデータ信
    号をデコードするための下記要件を含む装置:上記デー
    タ信号の各ビットをデコードしそして夫々のデコードさ
    れたビットを適正にデコードされそして認識不能なもの
    として識別する手段;このデコード手段に応答してこれ
    らデコードされたビットをバイトに組立てる手段;この
    組立手段に応答して、一つの組立てられたバイト内の1
    個のビットのみが認識不能として識別されるかどうかを
    決定する手段;この決定手段に応答し、上記少くとも1
    個のパリティビットにより決定される上記バイトのパリ
    ティを正しいものとさせる上記第1および第2の2進値
    の一方に上記1個のビットをセットする手段。
  61. 【請求項61】前記データ信号は第1データ値を第1周
    波数の信号を有するビットセルにより表わし、第2デー
    タ値を第1周波数の2倍である第2周波数を有するビッ
    トセルにより表わす、複数のビットセルとしてエンコー
    ドされた2周波データ信号を含み、そして前記デコード
    手段は下記要件を含む請求項60の装置:上記2周波デ
    ータ信号のサンプルを得る手段;この手段に接続して上
    記2周波データ信号の得られたサンプルをディジタル値
    に変換する手段;この変換手段に接続して上記ディジタ
    ル値を処理し、上記2周波データ信号をデコードする手
    段。
  62. 【請求項62】前記処理手段は下記要件を含む、請求項
    61の装置:前記第1および第2データ値のどちらがエ
    ンコードされるかを決定するために第1ビットセルをデ
    コードする手段;このデコード手段に応答し、前記第1
    ビットセルの幅を決定する手段;この決定手段に応答し
    て予定のビットセル幅に対し上記第1ビットセルの幅を
    比較する手段;上記決定手段に応答し、上記第1ビット
    セルの幅が上記予定のビットセル幅を越えるとき上記予
    定のビットセル幅を第1予定量だけ増加し、上記予定の
    ビットセル幅より小さいとき上記予定のビットセル幅を
    第2予定量だけ減少させて変更された予定のビットセル
    幅を発生する手段;この増減手段に応答して、上記第1
    および第2データ値のどちらがエンコードされるかを上
    記変更された予定のビットセル幅を用いて決定するため
    に第2ビットセルをデコードする手段。
  63. 【請求項63】前記処理手段は下記要件を含む請求項6
    1の装置:前記第1および第2データ値の一方を有する
    第1ビットセルをデコードするために前記ディジタル値
    を走査する第1手段;この第1手段に応答し、上記第1
    および第2データ値の一方を有する第2ビットセルをデ
    コードするために上記第1ビットセル後に上記ディシダ
    ル値を走査する第2手段;上記第1および第2手段に応
    答し、上記第1および第2ビットセルが連続しないとき
    両者間の上記ディジタル値はバッド領域であることを示
    す第3手段。
  64. 【請求項64】前記処理手段は下記要件を含む、請求項
    61の装置:予定の保護帯外である前記ディジタル値の
    ピークを検出する手段;このピーク検出手段に応答し、
    上記予定の保護帯外の上記ディジタル値の検出されたピ
    ークにもとづき前記2周波データ信号をデコードする手
    段;このデコード手段に応答し、上記2周波データ信号
    が適正にデコードされたかどうかを決定する手段;この
    決定手段に応答し、上記2周波データ信号が適正にデコ
    ードされなかったとき上記予定の保護帯を減少させてそ
    れを上記ピーク検出手段に与えるための手段。
  65. 【請求項65】前記複数のビットセルは、1つのビット
    セル幅を有しており、前記処理手段は下記要件を含むご
    とくなった請求項61の装置:前記ディジタル値のピー
    クを検出する手段;このピーク検出手段に応答し、検出
    されたピーク間の変位を決定する手段;この決定手段に
    応答し、上記ビットセル幅に対して上記検出されたピー
    ク間の決定された変位を比較して上記第1および第2デ
    ータ値を検出する手段。
  66. 【請求項66】複数の、ディジタルビットデータバイト
    を有し、その少くとも1個のバイトが水平方向冗長度検
    査バイトを含むごとくなったデータ信号をデコードする
    ための、下記要件を含む装置:上記複数のバイトの夫々
    をデコードしそしてデコードされた夫々のバイトを適正
    にデコードされそしてポッシブルエラーを有するものと
    して識別する手段;関連する水平方向冗長度検査バイト
    を用いて上記複数のバイトについて水平方向冗長度検査
    を行う手段;次々に行われるこの水平方向冗長度検査に
    応答して上記複数のバイトの夫々が適正にデコードされ
    ていることを識別する手段。
  67. 【請求項67】前記水平方向冗長度検査に応答して夫々
    のポッシブルエラーバイトを認識不能として識別する手
    段を更に含む請求項66の装置。
  68. 【請求項68】下記要件を更に含む請求項66の装置:
    前記複数のディジタルビットデータバイトの夫々をデコ
    ードしそして夫々のデコードされたバイトを適正にデコ
    ードされそしてポッシブルエラーを有するものとして識
    別する手段;関連する水平方向冗長度検査バイトを用い
    て上記複数のバイトについて水平方向冗長度検査を行う
    手段;次に行われるこの水平方向冗長度検査に応答して
    上記複数のバイトの夫々を適正にデコードされているも
    のとして識別する手段。
  69. 【請求項69】前記データ信号は第1データ値を第1周
    波数の信号を有するビットセルにより表わし、第2デー
    タ値を第1周波数の2倍である第2周波数を有するビッ
    トセルにより表わす、複数のビットセルとしてエンコー
    ドされた2周波データ信号を含み、そして前記デコード
    手段は下記要件を含む、請求項61の装置:上記2周波
    データ信号のサンプルを得る手段;この手段に接続して
    上記2周波データ信号の得られたサンプルをディジタル
    値に変換する手段;この変換手段に接続して、上記ディ
    ジタル値を処理し、上記2周波データ信号をデコードす
    る手段。
  70. 【請求項70】前記処理手段は下記要件を含む請求項6
    9の装置:前記第1および第2データ値のどちらがエン
    コードされるかを決定するために第1ビットセルをデコ
    ードする手段;この手段に応答して上記第1ビットセル
    の幅を決定する手段;この決定手段に応答して予定のビ
    ットセル幅に対し上記第1ビットセルの幅を比較する手
    段;この決定手段に応答して、上記第1ビットセルの幅
    が上記予定のビットセル幅を越えるとき上記予定のビッ
    トセル幅を第1予定量だけ増加し、上記予定のビットセ
    ル幅より小さいとき上記予定のビットセル幅を第2予定
    量だけ減少させて変更された予定のビットセル幅を発生
    する手段;この増減手段に応答して、上記第1および第
    2データ値のどちらがエンコードされるかを上記変更さ
    れた予定のビットセル幅を用いて決定するために第2ビ
    ットセルをデコードする手段。
  71. 【請求項71】前記処理手段は下記要件を含む、請求項
    69の装置:前記第1および第2データ値の一方を有す
    る第1ビットセルをデコードするために前記ディジタル
    値を走査する第1手段;この第1手段に応答して上記第
    1および第2データ値の一方を有する第2ビットセルを
    デコードするために、第1ビットセルの後の上記ディジ
    タル値を走査する第2手段;上記第1および第2手段に
    応答し、上記第1および第2ビットセル間の上記ディジ
    タル値が、上記第1および第2ビットセルが連続してい
    なければバッド領域であることを示す第3手段。
  72. 【請求項72】前記処理手段は下記要件を含む、請求項
    69の装置:予定の保護帯外である前記ディジタル値の
    ピークを検出する手段;このピーク検出手段に応答して
    、上記予定の保護帯外の上記ディジタル値の検出された
    ピークにもとづき前記2周波データ信号をデコードする
    手段;上記デコード手段に応答して上記2周波データ信
    号が適正にデコードされたかどうかを決定する手段;こ
    の決定手段に応答し、上記2周波データ信号が適正にデ
    コードされなかったとき上記予定の保護帯を減少させて
    それを上記ピーク検出手段に与える手段。
  73. 【請求項73】前記複数のビットセルは一つのビットセ
    ル幅を有し、そして前記処理手段は下記要件を含む、請
    求項69の装置:前記ディジタル値のピークを検出する
    手段;このピーク検出手段に応答して検出されたピーク
    間の変位を決定する手段;この決定手段に応答して上記
    ビットセル幅に対し検出されたピーク間の決定された変
    位を比較し、前記第1および第2データ値を検出する手
    段。
  74. 【請求項74】第1データ値を第1周波数の信号を有す
    るビットセルにより表わし、第2データ値を第1周波数
    の2倍である第2周波数の信号を有するビットセルによ
    り表わす、複数のビットセルとしてエンコードされる2
    周波データ信号をデコードするための、下記要件を含む
    装置:上記2周波データ信号のピークを検出する手段;
    このピーク検出手段に応答して検出されたピーク間の変
    位を決定する手段;この決定手段に応答して上記ビット
    セル幅に対し検出されたピーク間の決定された変位を比
    較して上記第1および第2データ値を検出する手段。
  75. 【請求項75】前記ピーク検出手段は正のしきい値より
    上の前記2周波データ信号の正のピークを検出しそして
    負のしきい値より下の上記2周波データ信号の負のピー
    クを検出する手段を含む、請求項74の装置。
  76. 【請求項76】前記ピーク検出手段は前記2周波データ
    信号が前記正のしきい値より上のとき上記2周波データ
    信号の最大正振幅を検出し、上記2周波データ信号が前
    記負のしき値より下のとき上記2周波データ信号の最大
    負振幅を検出する手段を含む請求項75の装置。
  77. 【請求項77】前記ピーク検出手段は前記正のしきい値
    の隣接した交点間の前記2周波データ信号の夫々の最大
    正振幅を検出しそして前記負のしきい値の隣接する交点
    間の上記2周波データ信号の夫々最大負振幅を検出する
    手段を含む、請求項75の装置。
  78. 【請求項78】前記比較手段はビットセル幅の予定の窓
    内の総合変位におけるピーク数を決定し前記第1および
    第2データ値を検出する手段を含む請求項74の装置。
  79. 【請求項79】前記比較手段は更に前記予定の窓内に奇
    数回の変位が生じるとき前記第1データ値を検出し、偶
    数回の変位が生じるとき前記第2データ値を検出する手
    段を含む、請求項78の装置。
  80. 【請求項80】前記2周波データ信号の検出されたピー
    クの振幅を検出する手段を更に含み、前記比較手段が更
    に上記検出されたピークの検出された振幅を互いに比較
    して前記第1および第2データ値を検出する請求項74
    の装置。
  81. 【請求項81】前記2周波データ信号の検出されたピー
    クの振幅を検出する手段を更に含み、前記比較手段は更
    に前記予定の窓内に偶数および奇数の変位が共に生じる
    とき上記検出されたピークの検出された振幅を互いに比
    較する手段を含む、請求項78の装置。
  82. 【請求項82】前記ピーク検出手段はしきい値には無関
    係に前記2周波データ信号内のピークを検出する請求項
    74の装置。
  83. 【請求項83】前記ピーク検出手段は隣接するゼロ交点
    間の前記2周波データ信号の最大正振幅と隣接するゼロ
    交点間の上記2周波データ信号の最大負振幅を検出する
    手段を含む、請求項82の装置。
  84. 【請求項84】第1データ値を第1周波数の信号を有す
    るビットセルにより表わし、第2データ値を上記第1周
    波数の2倍である第2周波数を有するビットセルにより
    表わす、複数のビットセルとしてエンコードされた2周
    波データ信号をデコードするための、下記要件を含む方
    法: (a)  上記2周波データ信号のサンプルを得る段階
    ;(b)  それらサンプルを一連のディジタル値に変
    換する段階; (c)  保護帯をつくる段階; (d)  上記保護帯より大きい上記一連のディジタル
    値の正のピークを識別しそして上記保護帯より小さい上
    記一連のディジタル値の負のピークを識別する段階;(
    e)  上記正および負のピークを上記第1および第2
    データ値群に変換する段階; (f)  上記第1および第2データ値群をバイトに変
    換する段階; (g)  上記第1および第2データ値群のうちに正し
    く識別されなかったものがあるかどうかを決定する段階
    ;(h)  もし正しく識別されなかった上記第1およ
    び第2データ値群があれば上記保護帯を予定量だけ減少
    させそして予定の最小保護帯となるまでこの減少された
    保護帯により上記段階(d)−(h)を行う段階。
  85. 【請求項85】前記段階(d)は前記保護帯の隣接する
    交点間の、この保護帯より大きい最大正ピークを識別し
    そしてこの保護帯の隣接する交点間の、この保護帯より
    小さい最も低い負ピークを識別する段階を含む、請求項
    84の方法。
  86. 【請求項86】前記変換段階(e)は下記段階を含む、
    請求項84の方法: (e1)  前のピークと現ピークとの間の総合変位を
    決定する段階; (e2)  この総合変位がビットセル窓の最大および
    最小トレランス内にあるかどうかを決定する段階;(e
    3)  この総合変位がビットセル幅の最大トレランス
    と最小トレランスの間にあるときその総合変位に表わさ
    れるデータ値を識別して識別されたデータ値を保存する
    段階; (e4)  この総合変位がビットセル幅の最小トレラ
    ンスより小さいとき前のピークと次のピークの間の新し
    い総合変位を決定しそしてこの新しい総合変位がビット
    セル幅の最小トレランスと最大トレランスの間にあるか
    どうかを決定する段階; (e5)  この総合変位がビットセル幅の最大トレラ
    ンスより大きいときその総合変位についてのバッド領域
    を限定する段階; (e6)  識別された正および負のピークのエンドと
    なるまで段階(e1)と(e5)を行う段階。
  87. 【請求項87】前記識別段階(e4)は下記段階を含む
    請求項86の方法: (e4a)  前記新しい総合変位がビットセル幅の最
    大トレランスより大きいときその総合変位により表わさ
    れるデータ値をその総合変位内のピークの数の関数とし
    て識別する段階; (e4b)  上記新しい総合変位がビットセル幅の前
    記予定の変位内であるとき、その新しい総合変位により
    表わされるデータ値を上記総合変位内のピークの数およ
    びそれらピークの振幅の関数として識別する段階。
  88. 【請求項88】前記識別段階(e4a)は、前記総合変
    位内のピークの数が偶数であるとき前記第1ディジタル
    値を識別し、奇数であるとき前記第2データ値を識別す
    る段階を含む、請求項86の方法。
  89. 【請求項89】前記識別段階(e4a)は、前記第1デ
    ータ値で識別されるピークの数が1より大であり、前記
    第2データ値で識別されるピークの数が2より大のとき
    、劣化した2周波データ信号を示す段階を更に含む、請
    求項88の方法。
  90. 【請求項90】前記限定段階(e5)は下記段階を含む
    、請求項86の方法:第1データ値が検出されるまで前
    記予定のビットセル幅に対し連続する隣接ピークの変位
    を比較する段階;前記前のピークと前記検出された第1
    データ値から前記総合変位を決定してバッド領域を限定
    する段階;前記保護帯には無関係に上記バッド領域内の
    正および負のピークを識別する段階;上記バッド領域内
    の識別された正および負のピークを一連の前記第1およ
    び第2データ値に変換する段階。
  91. 【請求項91】前記減少する段階(h)は更に前記第1
    および第2データ値群のいずれかが正しく識別されなか
    ったとき劣化した2周波データ信号を示す段階を含む請
    求項84の方法。
  92. 【請求項92】前記限定段階(e5)は更に劣化した2
    周波データ信号を示す段階を含む、請求項86の方法。
JP3012706A 1990-02-07 1991-01-09 2周波データ信号のデコード方法及び装置 Expired - Fee Related JP2584132B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US477320 1990-02-07
US07/477,320 US5168275A (en) 1990-02-07 1990-02-07 Method and apparatus for decoding two frequency (f/2f) data signals

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP7310795A Division JP2915334B2 (ja) 1990-02-07 1995-11-29 2周波データ信号のデコード装置
JP7310590A Division JP2846847B2 (ja) 1990-02-07 1995-11-29 2周波データ信号のデコード装置

Publications (2)

Publication Number Publication Date
JPH04348488A true JPH04348488A (ja) 1992-12-03
JP2584132B2 JP2584132B2 (ja) 1997-02-19

Family

ID=23895432

Family Applications (3)

Application Number Title Priority Date Filing Date
JP3012706A Expired - Fee Related JP2584132B2 (ja) 1990-02-07 1991-01-09 2周波データ信号のデコード方法及び装置
JP7310590A Expired - Lifetime JP2846847B2 (ja) 1990-02-07 1995-11-29 2周波データ信号のデコード装置
JP7310795A Expired - Lifetime JP2915334B2 (ja) 1990-02-07 1995-11-29 2周波データ信号のデコード装置

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP7310590A Expired - Lifetime JP2846847B2 (ja) 1990-02-07 1995-11-29 2周波データ信号のデコード装置
JP7310795A Expired - Lifetime JP2915334B2 (ja) 1990-02-07 1995-11-29 2周波データ信号のデコード装置

Country Status (5)

Country Link
US (3) US5168275A (ja)
EP (1) EP0441280A1 (ja)
JP (3) JP2584132B2 (ja)
BR (1) BR9100514A (ja)
CA (1) CA2032414C (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014154190A (ja) * 2013-02-12 2014-08-25 Nec Computertechno Ltd 磁気データ読取装置、監視システム及びエラー検出方法

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5168275A (en) * 1990-02-07 1992-12-01 International Business Machines Corporation Method and apparatus for decoding two frequency (f/2f) data signals
US5466920A (en) * 1991-11-08 1995-11-14 Microbilt Corporation Real time decoding for card transaction terminal
EP0565759B1 (en) * 1992-04-15 1997-09-24 International Business Machines Corporation Method and device for decoding F2F signals read from a magnetic data carrier
EP0616294A3 (de) * 1993-03-18 1995-05-10 Siemens Nixdorf Inf Syst Verfahren zum Ermitteln binärer Informationen.
US5457309A (en) * 1994-03-18 1995-10-10 Hand Held Products Predictive bar code decoding system and method
DE19513260C1 (de) * 1995-04-07 1996-04-25 Agfa Gevaert Ag Verfahren und Vorrichtung zum Auslesen von magnetisch in einer transparenten Magnetschicht gespeicherten binären Informationen
US7555458B1 (en) 1996-06-05 2009-06-30 Fraud Control System.Com Corporation Method of billing a purchase made over a computer network
US8229844B2 (en) 1996-06-05 2012-07-24 Fraud Control Systems.Com Corporation Method of billing a purchase made over a computer network
US20030195848A1 (en) 1996-06-05 2003-10-16 David Felger Method of billing a purchase made over a computer network
US6431445B1 (en) * 1998-07-22 2002-08-13 Mag-Tek, Inc. Magnetic stripe card verification system
JP3534629B2 (ja) * 1998-12-10 2004-06-07 株式会社三協精機製作所 磁気記録データの復調方法
EP1041556B1 (en) * 1999-03-30 2008-01-09 Nidec Sankyo Corporation Data demodulating method and apparatus for magnetic cards.
US6674786B1 (en) 1999-04-23 2004-01-06 Sankyo Seiki Mfg. Co., Ltd. Data demodulation
US6476743B1 (en) 1999-05-12 2002-11-05 Iders Incorporated Magnetic stripe reader
DE19932692A1 (de) * 1999-07-15 2001-01-18 Patent Treuhand Ges Fuer Elektrische Gluehlampen Mbh Verfahren zur Abtastung biphase codierter digitaler Signale
US6700723B2 (en) * 2000-03-31 2004-03-02 Seagate Technology Llc Ultrahigh density longitudinal recording on magnetic media
US6471127B2 (en) * 2000-07-06 2002-10-29 Bank Of America Corporation Data card
US8015592B2 (en) 2002-03-28 2011-09-06 Innovation Connection Corporation System, method and apparatus for enabling transactions using a biometrically enabled programmable magnetic stripe
US8103881B2 (en) * 2000-11-06 2012-01-24 Innovation Connection Corporation System, method and apparatus for electronic ticketing
SG112818A1 (en) * 2001-04-26 2005-07-28 Seagate Technology Llc Method and apparatus for determining data field fill-in frequency at servo pack writing
US20030089774A1 (en) * 2001-08-15 2003-05-15 Schmieder Daniel J. Apparatus and method for reading magnetic stripes
US6789736B2 (en) * 2001-08-22 2004-09-14 Cubic Corporation Distributed architecture for magnetic fare card processing
US7748620B2 (en) 2002-01-11 2010-07-06 Hand Held Products, Inc. Transaction terminal including imaging module
US20030132293A1 (en) * 2002-01-11 2003-07-17 Hand Held Products, Inc. Transaction terminal including raised surface peripheral to touch screen
US7479946B2 (en) * 2002-01-11 2009-01-20 Hand Held Products, Inc. Ergonomically designed multifunctional transaction terminal
US7451917B2 (en) 2002-01-11 2008-11-18 Hand Held Products, Inc. Transaction terminal comprising imaging module
US7472825B2 (en) * 2002-01-11 2009-01-06 Hand Held Products, Inc. Transaction terminal
US8082575B2 (en) 2002-03-28 2011-12-20 Rampart-Id Systems, Inc. System, method and apparatus for enabling transactions using a user enabled programmable magnetic stripe
US6931413B2 (en) * 2002-06-25 2005-08-16 Microsoft Corporation System and method providing automated margin tree analysis and processing of sampled data
US7255272B2 (en) * 2003-06-09 2007-08-14 Brush Industries, Inc. Card reader/writer devices and methods
JP2005175827A (ja) * 2003-12-10 2005-06-30 Matsushita Electric Ind Co Ltd 通信装置
KR100946923B1 (ko) * 2004-03-12 2010-03-09 삼성전자주식회사 직교 주파수 분할 다중 방식을 사용하는 통신 시스템에서 채널 품질 정보의 송수신 장치 및 방법, 그리고 그에 따른 시스템
US20090159703A1 (en) * 2007-12-24 2009-06-25 Dynamics Inc. Credit, security, debit cards and the like with buttons
US7995675B2 (en) * 2008-02-14 2011-08-09 International Business Machines Corporation Apparatus and method to communicate information within a data storage library
US20090218402A1 (en) * 2008-02-29 2009-09-03 Andrew Graham Hodges Apparatus and method for encrypting data in a magnetic stripe reader
GB2482735A (en) * 2010-08-13 2012-02-15 Alexandru Ion Sovu Data recovery for a magnetic stripe reader
US8985449B2 (en) * 2012-09-11 2015-03-24 Maxim Integrated Products, Inc. Magnetic stripe reader
JP2015032332A (ja) * 2013-08-02 2015-02-16 日立オムロンターミナルソリューションズ株式会社 磁気カード読取装置および磁気カード読取方法
EP3891648B1 (en) * 2018-12-06 2023-07-26 Crocus Technology S.A. Reader device for reading information stored on a magnetic strip and a method for decoding the read information
CN114887934B (zh) * 2022-03-31 2024-03-22 蜂巢能源科技股份有限公司 电芯加工生产线

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53124922A (en) * 1977-04-06 1978-10-31 Shinko Electric Co Ltd Method of correcting read data in label reader
JPS53144707A (en) * 1977-05-24 1978-12-16 Nec Corp Signal detecting system by variable thresholds
JPS59108182A (ja) * 1982-12-11 1984-06-22 株式会社東芝 料金券処理装置
JPS61260359A (ja) * 1985-05-14 1986-11-18 Oki Electric Ind Co Ltd 本人確認方式
JPS63196990A (ja) * 1987-02-10 1988-08-15 Omron Tateisi Electronics Co バ−コ−ド読取装置
JPS6486368A (en) * 1987-06-16 1989-03-31 Nippon Signal Co Ltd Encode data reading method for magnetic ticket
JPH01276472A (ja) * 1988-04-26 1989-11-07 Omron Tateisi Electron Co 磁気データの読取装置

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3549804A (en) * 1969-02-10 1970-12-22 Sanders Associates Inc Bit sampling in asynchronous buffers
US4058708A (en) * 1975-12-05 1977-11-15 Msi Data Corporation Bar code reader and decoder
US4053736A (en) * 1976-04-02 1977-10-11 Burroughs Corporation Digital rate compensator for a card reader
FR2377729A1 (fr) * 1977-01-14 1978-08-11 Thomson Csf Dispositif de decodage de signaux numeriques, et systeme comportant un tel dispositif
US4254441A (en) * 1977-02-25 1981-03-03 Fisher Alan J Digital code reader
US4141494A (en) * 1977-02-25 1979-02-27 Fisher Alan J Digital code reader
US4124778A (en) * 1977-11-02 1978-11-07 Minnesota Mining And Manufacturing Company Digital frame synchronizing circuit
US4357707A (en) * 1979-04-11 1982-11-02 Pertec Computer Corporation Digital phase lock loop for flexible disk data recovery system
US4239151A (en) * 1979-04-19 1980-12-16 International Business Machines Corporation Method and apparatus for reducing the number of rejected documents when reading bar codes
US4346474A (en) * 1980-07-03 1982-08-24 International Business Machines Corporation Even-odd parity checking for synchronous data transmission
US4593328A (en) * 1980-12-08 1986-06-03 American Magnetics Corporation Timing wheel for card encoder
JPS57184356A (en) * 1981-05-08 1982-11-13 Seiko Epson Corp Fsk demodulating circuit
US4626670A (en) * 1983-06-16 1986-12-02 Xico, Inc. Method and system for decoding time-varying, two-frequency, coherent-phase data
US4547764A (en) * 1983-10-31 1985-10-15 Burroughs Corporation Pulse width decoder for double frequency encoded serial data
US4554509A (en) * 1984-08-27 1985-11-19 Hrb-Singer, Inc. Frequency shift keyed demodulation system
US4788420A (en) * 1985-08-28 1988-11-29 Verifone, Inc. System and method for reading data record stripes on data cards
EP0349664A1 (en) * 1988-07-06 1990-01-10 R. R. Donnelley & Sons Company Digital method and system for reproducing analog data
US4794467A (en) * 1986-05-10 1988-12-27 Sony Corporation Apparatus for automatically supplying and selectively reproducing a plurality of cassettes and for avoiding the reproducing of degraded signals
US4839508A (en) * 1987-09-23 1989-06-13 Emhart Industries, Inc. Card reader
US5168275A (en) * 1990-02-07 1992-12-01 International Business Machines Corporation Method and apparatus for decoding two frequency (f/2f) data signals

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53124922A (en) * 1977-04-06 1978-10-31 Shinko Electric Co Ltd Method of correcting read data in label reader
JPS53144707A (en) * 1977-05-24 1978-12-16 Nec Corp Signal detecting system by variable thresholds
JPS59108182A (ja) * 1982-12-11 1984-06-22 株式会社東芝 料金券処理装置
JPS61260359A (ja) * 1985-05-14 1986-11-18 Oki Electric Ind Co Ltd 本人確認方式
JPS63196990A (ja) * 1987-02-10 1988-08-15 Omron Tateisi Electronics Co バ−コ−ド読取装置
JPS6486368A (en) * 1987-06-16 1989-03-31 Nippon Signal Co Ltd Encode data reading method for magnetic ticket
JPH01276472A (ja) * 1988-04-26 1989-11-07 Omron Tateisi Electron Co 磁気データの読取装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014154190A (ja) * 2013-02-12 2014-08-25 Nec Computertechno Ltd 磁気データ読取装置、監視システム及びエラー検出方法

Also Published As

Publication number Publication date
US5298897A (en) 1994-03-29
EP0441280A1 (en) 1991-08-14
BR9100514A (pt) 1991-10-29
JPH08255211A (ja) 1996-10-01
CA2032414A1 (en) 1991-08-08
JP2915334B2 (ja) 1999-07-05
JP2846847B2 (ja) 1999-01-13
JP2584132B2 (ja) 1997-02-19
JPH08273306A (ja) 1996-10-18
CA2032414C (en) 1995-09-12
US5379037A (en) 1995-01-03
US5168275A (en) 1992-12-01

Similar Documents

Publication Publication Date Title
JPH04348488A (ja) 2周波データ信号のデコード方法及び装置
JP2752874B2 (ja) F2f信号のデコード方法及び装置
US4958337A (en) Disk recording checking method for determining if a disk is defective by the number of errors present
KR0145036B1 (ko) 디스크 드라이버와 디스크 헤드 위치 제어 시스템 및 트랙 코드 어드레스 버스트 패턴 검출 방법
JP3428039B2 (ja) 同期信号検出器、同期信号検出方法及び復号化装置
US6678103B2 (en) Methods and apparatus for increased magnetic coding density by precise placement of magnetic transitions
AU2001259181A1 (en) Methods and apparatus for increased magnetic coding density by precise placement of magnetic transitions
US5852523A (en) Data sector pulse generating method
US6600613B1 (en) Demodulation of magnetically recorded data
JPS63140462A (ja) ブロックパターン検出回路装置
EP1033670A2 (en) Digital magnetic read channel and method
KR100228799B1 (ko) 데이타섹터펄스 발생 방법
US6583941B1 (en) Method and apparatus for thermal asperity recovery for word sync detection in data channels
US20190303628A1 (en) Demodulation method and demodulation device for magnetic data
JPH11232371A (ja) バーコード読み取り装置およびバーコード読み取り方法および記録媒体
JPS6043556B2 (ja) 文字読取装置
JP3536222B2 (ja) 磁気読取装置
JP2820270B2 (ja) 誤り検出方式
JPH01286176A (ja) 光カードのデータ記録方法
JPH1055626A (ja) データ記録方法並びにデータ記録媒体とデータ読取装置
JPS62246178A (ja) 誤り処理方式
JP2002510112A (ja) 磁気テープ縦方向の位置決定方法
JPH01271975A (ja) 磁気データの読取装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees