JPH042029U - - Google Patents
Info
- Publication number
- JPH042029U JPH042029U JP1990042019U JP4201990U JPH042029U JP H042029 U JPH042029 U JP H042029U JP 1990042019 U JP1990042019 U JP 1990042019U JP 4201990 U JP4201990 U JP 4201990U JP H042029 U JPH042029 U JP H042029U
- Authority
- JP
- Japan
- Prior art keywords
- tape carrier
- base film
- outer lead
- conductor pattern
- lead portion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004020 conductor Substances 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 description 5
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/50—Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
Landscapes
- Wire Bonding (AREA)
Description
第1図は本考案の一実施例であるテープキヤリ
アに半導体素子を搭載した状態を示す要部断面図
、第2図は本考案の他の実施例であるテープキヤ
リアに半導体素子を搭載した状態を示す要部断面
図、第3図は第1図及び第2図において切断によ
り取り出した半導体素子を含む実装体を示す要部
断面図、第4図及び第5図は従来のテープキヤリ
アに半導体素子を搭載した状態を示す要部断面図
、第6図は第4図及び第5図において切断により
取り出した半導体素子を含む実装体を示す要部断
面図である。 1,1a……ベースフイルム、2……導体パタ
ーン、6……アウターリード部、7……切断箇所
。
アに半導体素子を搭載した状態を示す要部断面図
、第2図は本考案の他の実施例であるテープキヤ
リアに半導体素子を搭載した状態を示す要部断面
図、第3図は第1図及び第2図において切断によ
り取り出した半導体素子を含む実装体を示す要部
断面図、第4図及び第5図は従来のテープキヤリ
アに半導体素子を搭載した状態を示す要部断面図
、第6図は第4図及び第5図において切断により
取り出した半導体素子を含む実装体を示す要部断
面図である。 1,1a……ベースフイルム、2……導体パタ
ーン、6……アウターリード部、7……切断箇所
。
Claims (1)
- 【実用新案登録請求の範囲】 (1) 少なくとも、ベースフイルムと導体パター
ンとを有するテープキヤリアにおいて、前記導体
パターンのアウターリード接合する面とは反対側
の面にベースフイルムを設けたことを特徴とする
テープキヤリア。 (2) アウターリード部と該アウターリード部の
切断箇所との間に、該アウターリード部の相互の
間にまたがつてベースフイルムを設けてなる請求
項1記載のテープキヤリア。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1990042019U JPH042029U (ja) | 1990-04-19 | 1990-04-19 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1990042019U JPH042029U (ja) | 1990-04-19 | 1990-04-19 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH042029U true JPH042029U (ja) | 1992-01-09 |
Family
ID=31553194
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1990042019U Pending JPH042029U (ja) | 1990-04-19 | 1990-04-19 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH042029U (ja) |
-
1990
- 1990-04-19 JP JP1990042019U patent/JPH042029U/ja active Pending