JPH04167787A - 映像信号再生装置 - Google Patents
映像信号再生装置Info
- Publication number
- JPH04167787A JPH04167787A JP2296640A JP29664090A JPH04167787A JP H04167787 A JPH04167787 A JP H04167787A JP 2296640 A JP2296640 A JP 2296640A JP 29664090 A JP29664090 A JP 29664090A JP H04167787 A JPH04167787 A JP H04167787A
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- circuit
- signal
- correction
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 9
- 230000000694 effects Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- NJPPVKZQTLUDBO-UHFFFAOYSA-N novaluron Chemical compound C1=C(Cl)C(OC(F)(F)C(OC(F)(F)F)F)=CC=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F NJPPVKZQTLUDBO-UHFFFAOYSA-N 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Landscapes
- Television Signal Processing For Recording (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、VTR等の、FM変調された映像信号を再
生する装置に関し、特にその時間軸補正の改良に関する
ものである。
生する装置に関し、特にその時間軸補正の改良に関する
ものである。
第3図に従来のこの種の装置の一例のブロック図を示す
。
。
図において、1は再生FM信号入力、2はそのFM信号
が入力される時間軸補正回路(以下、TBC回路と称す
)、3は再生FM信号を復調する第1のFM復調回路(
以下、FM−DEMOIと称す)である。また、5は復
調された映像信号を処理する再生映像信号処理回路であ
る。
が入力される時間軸補正回路(以下、TBC回路と称す
)、3は再生FM信号を復調する第1のFM復調回路(
以下、FM−DEMOIと称す)である。また、5は復
調された映像信号を処理する再生映像信号処理回路であ
る。
次に動作についてVTRを例にとり説明する。
FM信号入力端子1より入力された再生FM信号は、T
BC回路2に入力される。TBC回路2を通過し、時間
軸変動を除去されたFM信号はFM−DEMOI 3に
入力され、FM復調されて映像信号が出力される。FM
−DEMOI3から出力された映像信号は、再生映像信
号処理回路5に入力されて種々の処理か行われ、映像出
力6から出力される。
BC回路2に入力される。TBC回路2を通過し、時間
軸変動を除去されたFM信号はFM−DEMOI 3に
入力され、FM復調されて映像信号が出力される。FM
−DEMOI3から出力された映像信号は、再生映像信
号処理回路5に入力されて種々の処理か行われ、映像出
力6から出力される。
ここでTBC回路の一例を第4図を用いて説明する。第
4図において、時間軸変動を含んだ入力FM信号は、第
2のFM復調回路(以下、FM−DEMOIIと称す)
10と、入力クロック周期によりその遅延時間が可変で
きる可変遅延素子(以下、CCDと称す)13に入力さ
れる。FM−DEM○lll0において復調された第5
図(a)の映像信号は、同期信号分離回路(以下、5Y
NC−3EPAと称す)11に入力され、時間軸変動を
含んだ第5図(b)の水平同期信号が出力され、位相比
較回路(以下、P、 Dと称す)15に入力される。
4図において、時間軸変動を含んだ入力FM信号は、第
2のFM復調回路(以下、FM−DEMOIIと称す)
10と、入力クロック周期によりその遅延時間が可変で
きる可変遅延素子(以下、CCDと称す)13に入力さ
れる。FM−DEM○lll0において復調された第5
図(a)の映像信号は、同期信号分離回路(以下、5Y
NC−3EPAと称す)11に入力され、時間軸変動を
含んだ第5図(b)の水平同期信号が出力され、位相比
較回路(以下、P、 Dと称す)15に入力される。
一方、5YNC−3EPA回路11により分離された同
期信号は、AFC回路12に入力される。
期信号は、AFC回路12に入力される。
このAFC回路はPLL回路により構成され、ループフ
ィルターの時定数を長くすることにより、時間軸変動を
除去することかできる。そしてこのAFC回路からは時
間軸変動が除去された第5図(C)の基準水平同期信号
が出力され、P、 D回路15に入力される。
ィルターの時定数を長くすることにより、時間軸変動を
除去することかできる。そしてこのAFC回路からは時
間軸変動が除去された第5図(C)の基準水平同期信号
が出力され、P、 D回路15に入力される。
次にこのP、D回路15で出力の時間軸変動を含んだ同
期信号11と出力の基準水平同期信号12どの位相比較
が行なわれ、その位相誤差に応じた電圧か、電圧制御発
振器(以下、V、C,Oと称す)14に入力される。そ
してV、C,014はその入力電圧に応じた周波数を発
振し、この発振器の出力をCCDの入力クロックとする
ことによりその遅延時間を可変でき、FM信号の位相誤
差を除去することができる。
期信号11と出力の基準水平同期信号12どの位相比較
が行なわれ、その位相誤差に応じた電圧か、電圧制御発
振器(以下、V、C,Oと称す)14に入力される。そ
してV、C,014はその入力電圧に応じた周波数を発
振し、この発振器の出力をCCDの入力クロックとする
ことによりその遅延時間を可変でき、FM信号の位相誤
差を除去することができる。
従来の映像信号再生装置は以上のように構成されていた
ので、第6図(a)のようにVTRのヘッドスイッチパ
ルスがある所では、FM−DEMOlloにリセットが
かかるだめ、その出力は第6図(b)の如くなり、水平
同期の位相が大きくすれ、位相エラー電圧が第6図(e
)のように大きく変動する。
ので、第6図(a)のようにVTRのヘッドスイッチパ
ルスがある所では、FM−DEMOlloにリセットが
かかるだめ、その出力は第6図(b)の如くなり、水平
同期の位相が大きくすれ、位相エラー電圧が第6図(e
)のように大きく変動する。
従って、CCDに入力されるクロック周期は大きく変動
し補正エラーを生ずる。
し補正エラーを生ずる。
ここで、CCDにおいてはFM信号を通過させ、時間軸
補正を行っているため、エラー電圧が大きく変動した所
では、CCDを通過する際、FM信号の周波数も大きく
変動し、FM−DEMOIで復調した際、第6図げ)の
ようにその復調出力が大きく変動するという不具合が発
生するという問題があった。従って、補正量を適正補正
量より小さくしなければならないという問題もあった。
補正を行っているため、エラー電圧が大きく変動した所
では、CCDを通過する際、FM信号の周波数も大きく
変動し、FM−DEMOIで復調した際、第6図げ)の
ようにその復調出力が大きく変動するという不具合が発
生するという問題があった。従って、補正量を適正補正
量より小さくしなければならないという問題もあった。
この発明は、上記のような問題点を解決するためのもの
で、ヘッドスイッチパルスがあり位相エラー電圧が大き
く変動した所でも、映像信号出力レベルが変動すること
がなく、安定した映像信号を得ることができる映像信号
再生装置を目的とする。
で、ヘッドスイッチパルスがあり位相エラー電圧が大き
く変動した所でも、映像信号出力レベルが変動すること
がなく、安定した映像信号を得ることができる映像信号
再生装置を目的とする。
この発明に係る映像信号再生装置は、補正エラーが発生
する期間は本来の映像信号に代えて擬似映像信号に切換
えるように回路を構成したものである。
する期間は本来の映像信号に代えて擬似映像信号に切換
えるように回路を構成したものである。
この発明においては、上述のように補正エラーが発生す
る期間は本来の映像信号に代えて擬似映像信号に切換え
ることにより信号補間を行なうようにしたので、時間軸
補正回路の補正エラーによって生じる映像信号出力変動
がなくなって、より適正な時間軸補正ができ、安定な゛
映像信号出力か得られる。
る期間は本来の映像信号に代えて擬似映像信号に切換え
ることにより信号補間を行なうようにしたので、時間軸
補正回路の補正エラーによって生じる映像信号出力変動
がなくなって、より適正な時間軸補正ができ、安定な゛
映像信号出力か得られる。
以下、この発明の実施例を図について説明する。
第1図はこの発明の一実施例による映像信号再生装置の
ブロック図を示す。図において、1はFM信号入力、2
はTBC13はFM−DEMOI、5は再生信号処理回
路、6は映像信号出力であり、これらは従来例と同じも
のである。4は信号補間回路である。i 第2図に第1図の信号補間回路の構成例を示す。
ブロック図を示す。図において、1はFM信号入力、2
はTBC13はFM−DEMOI、5は再生信号処理回
路、6は映像信号出力であり、これらは従来例と同じも
のである。4は信号補間回路である。i 第2図に第1図の信号補間回路の構成例を示す。
図において、8は50%ホワイトレベルの映像信号を出
力する50%ホワイト映像出力回路、9は前段の50%
ホワイト映像出力信号に水平同期信号の切り込みを入れ
る水平同期切り込み回路、7は信号補間時に遅延信号側
に切り換わるスイッチである。
力する50%ホワイト映像出力回路、9は前段の50%
ホワイト映像出力信号に水平同期信号の切り込みを入れ
る水平同期切り込み回路、7は信号補間時に遅延信号側
に切り換わるスイッチである。
次にその動作について説明する。
FM信号1は従来例と同様に、TBC回路2゜FM−D
EMOI 3を通り、時間軸変動を除去された再生映像
信号が出力される。ここで、既に[発明が解決しようと
する課題」の欄で述べた通り、ヘッド スイッチパルス
による水平同期の位相の不連続により補正エラーが生じ
た際に、信号補間回路4によりFM復調回路の出力を、
その内部で作成した50%ホワイト映像信号に切換えを
行い、第6図(]1)のような安定な再生映像信号を得
る。
EMOI 3を通り、時間軸変動を除去された再生映像
信号が出力される。ここで、既に[発明が解決しようと
する課題」の欄で述べた通り、ヘッド スイッチパルス
による水平同期の位相の不連続により補正エラーが生じ
た際に、信号補間回路4によりFM復調回路の出力を、
その内部で作成した50%ホワイト映像信号に切換えを
行い、第6図(]1)のような安定な再生映像信号を得
る。
信号補間回路は、第2図に示す通りの構成であり、通常
はスイッチ7は(a)側であり、映像信号はそのまま通
過する。ここで、TBCにおいて補正エラーが生じた時
は、スイッチ7は(b)側となり、補正エラーか終了す
るまで(b)側を保ち、その間50%ホワイト映像映像
比力回路8と水平同期切り込み回路9により作成された
、水平同期信号を有する50%ホワイト映像信号か出力
される。この信号補間回路を通過した信号は、再生映像
信号処理回路5を通り、映像信号出力6により出力され
る。
はスイッチ7は(a)側であり、映像信号はそのまま通
過する。ここで、TBCにおいて補正エラーが生じた時
は、スイッチ7は(b)側となり、補正エラーか終了す
るまで(b)側を保ち、その間50%ホワイト映像映像
比力回路8と水平同期切り込み回路9により作成された
、水平同期信号を有する50%ホワイト映像信号か出力
される。この信号補間回路を通過した信号は、再生映像
信号処理回路5を通り、映像信号出力6により出力され
る。
ここで、第2図のスイッチ7を制御する制御パルスは、
ヘッドスイッチパルスの発生後、所要の期間(IH〜5
.5H)発生すればよい。
ヘッドスイッチパルスの発生後、所要の期間(IH〜5
.5H)発生すればよい。
なお、上記実施例では擬似映像信号発生器として、50
%ホワイト映像出力回路を用いたが、ペデスタルレベル
からホワイト100%レベルまでの間の映像レベルを出
力する回路であれば、どのような回路であっても、擬似
映像信号発生器として用いることができる。
%ホワイト映像出力回路を用いたが、ペデスタルレベル
からホワイト100%レベルまでの間の映像レベルを出
力する回路であれば、どのような回路であっても、擬似
映像信号発生器として用いることができる。
以上のように、この発明に係る映像信号再生装置によれ
ば、時間軸補正回路を通過し、FM復調を行なった映像
信号を信号補間回路に入力し、時間軸補正回路で補正が
生じる期間は前記FM復調信号に代えてその内部で生成
した擬似映像信号を出力するように構成したので、時間
軸補正回路の補間エラーによって生じた映像信号のレベ
ル変動を抑えることができる。
ば、時間軸補正回路を通過し、FM復調を行なった映像
信号を信号補間回路に入力し、時間軸補正回路で補正が
生じる期間は前記FM復調信号に代えてその内部で生成
した擬似映像信号を出力するように構成したので、時間
軸補正回路の補間エラーによって生じた映像信号のレベ
ル変動を抑えることができる。
第1図はこの発明の一実施例による映像信号再生装置の
ブロック図、第2図は第1図の信号補間回路の一例のブ
ロック図、第3図は従来のTBC回路を用いた映像信号
再生装置のブロック図、第4図は時間軸補正回路の一例
を示す図、第5図はTBC回路を説明するための波形図
、第6図は従来例の問題点および本発明の実施例におけ
るスイッチパルスの発生タイミングを説明するための波
形図である。 図において、1は再生FM信号入力、2はTBC13は
FM−DEM○■、4は信号補間回路、5は再生信号処
理回路である。 なお、図中、同一符号は同一、又は相当部分を示す。
ブロック図、第2図は第1図の信号補間回路の一例のブ
ロック図、第3図は従来のTBC回路を用いた映像信号
再生装置のブロック図、第4図は時間軸補正回路の一例
を示す図、第5図はTBC回路を説明するための波形図
、第6図は従来例の問題点および本発明の実施例におけ
るスイッチパルスの発生タイミングを説明するための波
形図である。 図において、1は再生FM信号入力、2はTBC13は
FM−DEM○■、4は信号補間回路、5は再生信号処
理回路である。 なお、図中、同一符号は同一、又は相当部分を示す。
Claims (1)
- (1)FM変調された映像信号を再生する装置において
、 FM変調された映像信号の時間軸変動を除去する時間軸
補正回路と、 該時間軸補正されたFM信号を復調するFM復調回路と
、 前記時間軸補正回路に補正エラーが発生する期間、前記
FM復調信号に代えてその内部で生成した擬似映像信号
を出力する信号補間回路とを備えたことを特徴とする映
像信号再生装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2296640A JPH04167787A (ja) | 1990-10-30 | 1990-10-30 | 映像信号再生装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2296640A JPH04167787A (ja) | 1990-10-30 | 1990-10-30 | 映像信号再生装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04167787A true JPH04167787A (ja) | 1992-06-15 |
Family
ID=17836156
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2296640A Pending JPH04167787A (ja) | 1990-10-30 | 1990-10-30 | 映像信号再生装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04167787A (ja) |
-
1990
- 1990-10-30 JP JP2296640A patent/JPH04167787A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5923377A (en) | Jitter reducing circuit | |
JPH04167787A (ja) | 映像信号再生装置 | |
JP2850643B2 (ja) | ディジタル色信号復調装置 | |
JP3320576B2 (ja) | 発振回路 | |
KR940007998B1 (ko) | 시간축 보정 장치의 기록 클럭 발생 회로 | |
EP0290183B1 (en) | Pal video signal processing device | |
JPH04154389A (ja) | 映像信号再生装置 | |
JP3222356B2 (ja) | 疑似afc装置 | |
JP3319189B2 (ja) | 走査線番号カウント回路 | |
JPH0419908Y2 (ja) | ||
JP3541628B2 (ja) | スーパーインポーズ装置 | |
JP3081350B2 (ja) | 色信号用タイムベースコレクタ回路 | |
JPH0759052A (ja) | 自動周波数追従装置 | |
JP3519878B2 (ja) | 垂直同期動作の制御回路 | |
JPS5855718B2 (ja) | 時間軸補正装置 | |
JPS6356083A (ja) | 映像信号記録再生装置 | |
JPH01261090A (ja) | 時間軸補正回路 | |
JPH11308631A (ja) | 画像信号処理装置 | |
JPS62239684A (ja) | 磁気記録再生装置 | |
JPS58151785A (ja) | 時間軸補正器 | |
JPS637078B2 (ja) | ||
JPS62164269A (ja) | 磁気記録再生装置 | |
JPH01185086A (ja) | タイムベースコレクタ | |
JPH06197237A (ja) | Pal方式テレビカメラ装置の外部同期結合方式 | |
JPH04361497A (ja) | サブキャリア再生器 |