JPH0412508B2 - - Google Patents
Info
- Publication number
- JPH0412508B2 JPH0412508B2 JP59047491A JP4749184A JPH0412508B2 JP H0412508 B2 JPH0412508 B2 JP H0412508B2 JP 59047491 A JP59047491 A JP 59047491A JP 4749184 A JP4749184 A JP 4749184A JP H0412508 B2 JPH0412508 B2 JP H0412508B2
- Authority
- JP
- Japan
- Prior art keywords
- image
- circuit
- image memory
- data
- cpu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Multi Processors (AREA)
- Image Processing (AREA)
- Bus Control (AREA)
- Memory System (AREA)
- Image Analysis (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59047491A JPS60191374A (ja) | 1984-03-12 | 1984-03-12 | 画像処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59047491A JPS60191374A (ja) | 1984-03-12 | 1984-03-12 | 画像処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60191374A JPS60191374A (ja) | 1985-09-28 |
JPH0412508B2 true JPH0412508B2 (enrdf_load_stackoverflow) | 1992-03-04 |
Family
ID=12776584
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59047491A Granted JPS60191374A (ja) | 1984-03-12 | 1984-03-12 | 画像処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60191374A (enrdf_load_stackoverflow) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6889274B2 (en) | 1998-12-03 | 2005-05-03 | Renesas Technology Corporation. | Signal processing circuit |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60159973A (ja) * | 1984-01-31 | 1985-08-21 | Toshiba Corp | 画像処理装置 |
-
1984
- 1984-03-12 JP JP59047491A patent/JPS60191374A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS60191374A (ja) | 1985-09-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH10187359A (ja) | データ記憶システム及び同システムに適用するデータ転送方法 | |
JPH04363746A (ja) | Dma機能を有するマイクロコンピュータシステム | |
JPH0412508B2 (enrdf_load_stackoverflow) | ||
JP2555580B2 (ja) | 記憶装置制御方式 | |
JP2705955B2 (ja) | 並列情報処理装置 | |
JPS6269348A (ja) | デ−タ転送装置 | |
JPS6347864A (ja) | メモリ間のデ−タ転送方法 | |
JPS61271555A (ja) | ダイレクトメモリアクセス転送方式 | |
JPH02207363A (ja) | データ転送制御方式、デバイスコントローラ、およびメモリ・コントローラ | |
JPS63300346A (ja) | Dma制御方式 | |
JPS58101361A (ja) | デ−タ処理装置 | |
JP2821176B2 (ja) | 情報処理装置 | |
JPS58139234A (ja) | 信号入力方式 | |
JPH05128279A (ja) | ワンチツプマイクロコンピユータ | |
JPS63197260A (ja) | 記憶装置制御方式 | |
JPH04142644A (ja) | Ramアクセス方法 | |
JPH08106432A (ja) | Dma制御回路 | |
JPS61183764A (ja) | ダイレクトメモリアクセス制御方式 | |
JPH0561839A (ja) | データ転送装置 | |
JPS62102354A (ja) | アクセス制御方式 | |
JPH064489A (ja) | 複数cpu間の通信システム | |
JPH05159042A (ja) | 画像処理装置 | |
JPH10254824A (ja) | 信号処理装置とコントローラとのインターフェイス方式 | |
JPH06243109A (ja) | 情報処理装置におけるdmaデータ転送方法 | |
JP2002007310A (ja) | 半導体装置 |