JPH039124Y2 - - Google Patents

Info

Publication number
JPH039124Y2
JPH039124Y2 JP13402282U JP13402282U JPH039124Y2 JP H039124 Y2 JPH039124 Y2 JP H039124Y2 JP 13402282 U JP13402282 U JP 13402282U JP 13402282 U JP13402282 U JP 13402282U JP H039124 Y2 JPH039124 Y2 JP H039124Y2
Authority
JP
Japan
Prior art keywords
resistor
circuit
selection circuit
parallel
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP13402282U
Other languages
English (en)
Other versions
JPS5939418U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP13402282U priority Critical patent/JPS5939418U/ja
Publication of JPS5939418U publication Critical patent/JPS5939418U/ja
Application granted granted Critical
Publication of JPH039124Y2 publication Critical patent/JPH039124Y2/ja
Granted legal-status Critical Current

Links

Description

【考案の詳細な説明】
(1) 考案の対象 本考案は、カセツトテープレコーダのNF型イ
コライザにおける時定数の選択等に用いる選択回
路に関し、特に例えばテープの種類とテープ走行
速度とに応じたイコライザの時定数切換え等の時
定数の選択を簡単な回路で行なえる選択回路に関
する。 (2) 考案の目的 本考案は、カセツトテープレコーダのNF型イ
コライザ等の時定数をテープの種類とテープ走行
速度とに応じて選択する際等に用いる、切換スイ
ツチの組合せで切換えることができる簡単な回路
構成の選択回路を提供することを目的とする。 (3) 従来例の内容とその欠点 近年カセツトテープのダビング等のために、テ
ープ走行速度を通常速度の2倍にしたものが出現
している。このため、イコライザも2倍のテープ
走行速度に対応させる必要がある。テープの種類
をノーマルテープとメタルテープとの2種類、テ
ープ走行速度が通常速度と2倍速度との2種類、
とするとテープの種類とテープ走行速度との組み
合せは4種類になる。従つてイコライザも4種類
必要となる。 しかし、ノーマルテープのテープ走行速度が2
倍の時のイコライザの時定数は、メタルテープの
テープ走行速度が通常速度のときのイコライザの
時定数にほぼ等しい。従つて、実際に必要なイコ
ライザの数は、テープ走行速度が通常速度のとき
のメタルテープとノーマルテープとにそれぞれに
対応するイコライザと、テープ走行速度が2倍の
ときのメタルテープに対応するイコライザとの3
種類となる。 第1図はNF型イコライザの回路構成を示す図
である。 演算増幅器6の非反転入力は、信号入力端子1
に接続され、演算増幅器6の反転入力は、選択回
路信号入力端子3を介して選択回路5に接続さ
れ、演算増幅器6の出力は、信号出力端子2に接
続されるとともに、選択回路信号出力端子4を介
して選択回路5に接続されている。 第2図は従来のNF型イコライザの時定数の選
択をする選択回路の回路構成を示す回路図であ
る。 第2図における選択回路信号入力端子3、選択
回路信号出力端子4は、第1図における選択回路
信号入力端子3、選択回路信号出力端子4に対応
している。 抵抗R0とコンデンサC0との並列回路と、抵抗
R1とスイツチ7との並列回路と、抵抗R2とスイ
ツチ8との並列回路と、抵抗R3とスイツチ9と
の並列回路とが直列に接続されている。抵抗R0
とコンデンサC0との並列回路の一端は、選択回
路信号入力端子3に接続されており、抵抗R3
スイツチ9との並列回路の一端は、端子4に接続
されている。第2図に示す選択回路は、スイツチ
7,8,9を組み合せて切換えることによりイコ
ライザの時定数を選択している。このため上述の
3種類の時定数を得るためには3個のスイツチが
必要である。スイツチ7,8,9は論理回路によ
り構成することができるが、その場合、回路が複
雑になり、製作上の費用がかさむという欠点を有
する。 (4) 上述の問題を解決するための手段 本考案は、上述の欠点を解消するために、選択
回路信号入力端子3にその一端が接続され、第1
の抵抗R0及びコンデンサC0を並列接続して成る
並列回路と、この並列回路の他端と選択回路信号
出力端子4との間に直列接続される第2の抵抗乃
至第5の抵抗R1,R2,R3,R4と、前記第2及び
第3の抵抗R1,R2を直列接続して成る直列回路
に並列接続される第1のスイツチ10と、前記第
3及び第4の抵抗R2,R3を直列接続して成る直
列回路に並列接続される第2のスイツチ11とを
有し、前記第1及び第2のスイツチ10,11を
切換えることによりNF型イコライザの時定数を
選択するよう構成したことを特徴とする選択回路
を提供する。 (5) 考案の実施例 第3図は、本考案になる選択回路の一実施例を
示す回路図である。第3図における選択回路信号
入力端子3、選択回路信号出力端子4は、第1図
における選択回路信号入力端子3、選択回路信号
出力端子4に対応しており、また本考案の構成部
分である第1の抵抗は抵抗R0、第2の抵抗は抵
抗R1、第3の抵抗は抵抗R2、第4の抵抗は抵抗
R3、第5の抵抗は抵抗R4、第1のスイツチはス
イツチ10、第2のスイツチはスイツチ11であ
る。 抵抗R0とコンデンサC0とが並列に接続されこ
の並列回路の一端は、選択回路信号入力端子3に
接続されている。抵抗R1と、抵抗R2と、抵抗R3
と、抵抗R4とは直列に接続されており、この直
列回路の一端は前記抵抗R0と、コンデンサC0
の並列回路の他端に接続され、その他端は、選択
回路信号出力端子4に接続されている。前記抵抗
R1および抵抗R2の直列回路にスイツチ10が並
列に接続され、抵抗R2および抵抗R3の直列回路
にスイツチ11が並列に接続されている。 ここで、スイツチ10をテープの種類の切換え
スイツチとし、スイツチ11をテープの走行速度
切換スイツチとして、表1のように対応させる。
【表】 時定数TA,TB1,TB2,TCは次のようにな
る。 TA=C0(R1+R2+R3+R4) TB1=C0(R1+R4) TB2=C0(R3+R4) TC=C0R4 ここで、R1=R3 とすれば TB1=TB2 となるので、これをTBとする。 また、C0,TA,TB,TCが既知であれば、上
述各式を変形して R1=R3=(TB−TC)/C0 R2=(TA−2TB+TC)/C0 R4=TC/C0 となるので各抵抗を決定できる。 (6) 考案の効果 上述のように本考案の構成によれば従来3個必
要であつたスイツチを2個用いるのみで必要な選
択が可能となり、テープの種類、テープの走行速
度の組み合せ等に対応したNF型イコライザの時
定数切換え等に用いる選択回路を簡単な回路で実
現することができる。
【図面の簡単な説明】
第1図はNF型イコライザの回路構成を示す
図、第2図は従来のNF型イコライザの時定数を
選択する選択回路の回路構成を示す回路図、第3
図は本考案の一実施例を示す回路図である。 1……信号入力端子、2……信号出力端子、3
……選択回路信号入力端子、4……選択回路信号
出力端子、5……選択回路、6……演算増幅器、
7,8,9,10,11……スイツチ、R0,R1
R2,R3,R4……抵抗、C0……コンデンサ。

Claims (1)

  1. 【実用新案登録請求の範囲】 選択回路信号入力端子3にその一端が接続され
    第1の抵抗R0及びコンデンサC0を並列接続して
    成る並列回路と、 この並列回路の他端と選択回路信号出力端子4
    との間に直列接続される第2の抵抗乃至第5の抵
    抗R1,R2,R3,R4と、 前記第2及び第3の抵抗R1,R2を直列接続し
    て成る直列回路に並列接続される第1のスイツチ
    と10と、 前記第3及び第4の抵抗R2,R3を直列接続し
    て成る直列回路に並列接続される第2のスイツチ
    11とを有し、 前記第1及び第2のスイツチ10,11を切換
    えることによりNF型イコライザの時定数を選択
    するよう構成したことを特徴とする選択回路。
JP13402282U 1982-09-03 1982-09-03 選択回路 Granted JPS5939418U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13402282U JPS5939418U (ja) 1982-09-03 1982-09-03 選択回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13402282U JPS5939418U (ja) 1982-09-03 1982-09-03 選択回路

Publications (2)

Publication Number Publication Date
JPS5939418U JPS5939418U (ja) 1984-03-13
JPH039124Y2 true JPH039124Y2 (ja) 1991-03-07

Family

ID=30302115

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13402282U Granted JPS5939418U (ja) 1982-09-03 1982-09-03 選択回路

Country Status (1)

Country Link
JP (1) JPS5939418U (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0749731Y2 (ja) * 1986-03-07 1995-11-13 シャープ株式会社 フレキシブル基板の接続構造

Also Published As

Publication number Publication date
JPS5939418U (ja) 1984-03-13

Similar Documents

Publication Publication Date Title
JPH039124Y2 (ja)
JPS6035837A (ja) パルス性雑音の低減装置
JPS6325542B2 (ja)
JPS5939297Y2 (ja) 磁気録音再生装置
JPH021685Y2 (ja)
JPS5858887A (ja) モ−タ・スピ−ド・レギユレ−タ
KR900004854Y1 (ko) 녹음 주파수 보상회로
JPS6110337Y2 (ja)
JPH0332101Y2 (ja)
JPH0743764Y2 (ja) ステレオ再生イコライザ用集積回路
JPS6192083A (ja) 回転ヘツド型磁気記録再生装置
JPS6134750Y2 (ja)
JPS6319962Y2 (ja)
JPS5912744Y2 (ja) 録音再生切換装置
JPH045044Y2 (ja)
JPS6047656B2 (ja) スピ−ド自動切替回路
JPS5914018A (ja) 回転体の制御装置
JPS59207411A (ja) テ−プレコ−ダ
JPS59132231U (ja) 線路等化器
JPS60186535U (ja) ビデオテ−プレコ−ダ
JPH0258707B2 (ja)
JPS6325544B2 (ja)
JPS5894159U (ja) テ−プレコ−ダのモ−タ制御回路
JPS60148224A (ja) デイジタル回路
JPH0486204U (ja)