JPH038618B2 - - Google Patents

Info

Publication number
JPH038618B2
JPH038618B2 JP58146061A JP14606183A JPH038618B2 JP H038618 B2 JPH038618 B2 JP H038618B2 JP 58146061 A JP58146061 A JP 58146061A JP 14606183 A JP14606183 A JP 14606183A JP H038618 B2 JPH038618 B2 JP H038618B2
Authority
JP
Japan
Prior art keywords
clock
serial data
unit
signal
terminal unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58146061A
Other languages
English (en)
Other versions
JPS6037854A (ja
Inventor
Nobuyuki Takazawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP58146061A priority Critical patent/JPS6037854A/ja
Publication of JPS6037854A publication Critical patent/JPS6037854A/ja
Publication of JPH038618B2 publication Critical patent/JPH038618B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks

Description

【発明の詳細な説明】 本発明は中央に1台の制御ユニツトを有する制
御装置において、該制御ユニツトに入出力する信
号が制御装置内の端末ユニツトを経由してシリア
ル・データ信号として送受される場合に、制御ユ
ニツトから多数の端末ユニツトの中の1台もしく
は複数台に同時に能率よくシリアル・データ信号
を送出し、端末ユニツトにおいては容易に自己に
対する信号であることが判断できるようにしたシ
リアル・データ信号の送受信回路に関するもので
ある。
従来、制御ユニツトから端末ユニツトにシリア
ル・データ信号を伝送する場合には、該データの
一部のビツト列を利用してチヤンネル番号を送
り、受信した端末ユニツトにおいては該端末ユニ
ツト自身に設定されているチヤンネル番号と照合
して、該データを取込むかどうかの判断をしてい
た。また、他の方法としては制御ユニツトから端
末ユニツトのチヤンネル番号に対する情報を特定
のユニツトに送り、該ユニツトから端末ユニツト
毎に1本づつ延ばされたセレクト信号を使つて目
的の端末ユニツトにデータ受信の指令を出力して
いた。前者の方法ではチヤンネル番号を示すビツ
ト長分だけ1データが長くなり、端末ユニツト数
が多くなると該ビツト長も大きくなり、また、情
報の内容が同一のものを複数の端末ユニツトに同
時に伝送する場合には一般に2回以上シリアル・
データ信号を送り出す動作が必要となり、伝送効
率の点で不利になる。また、後者の方法において
は前者と同様に端末ユニツトの数が多くなると、
多数本のセレクト信号が必要となり、セレクト信
号を出力するための回路も含めてハード量が増大
するという欠点を有している。
本発明は通常マイクロ・プロセツサ等を含む1
台の制御ユニツトが、複数の外部装置に対向して
設けられた端末ユニツトにシリアル・データ信号
を送出する制御装置において、情報の伝送効率を
下げることなく、かつ、端末ユニツトがシリア
ル・データ信号を取込むためのハード・ウエア量
をふやすことなく端末ユニツトの数を増加できる
回路を提供することにある。
すなわち、本発明はシリアル・データ及びチヤ
ンネル・セレクト信号を発する1台の制御ユニツ
トと、前記シリアル・データを受信させる複数台
の端末ユニツトと、シリアル・データ信号の伝送
速度を規定させる第1のクロツクおよび第1のク
ロツクの整数倍の第2のクロツクの二相のクロツ
クの信号を発する1台のクロツク発生ユニツトと
の組合せからなり、 前記二相のクロツクをそれぞれクロツク発生ユ
ニツトから制御ユニツト及び各端末ユニツトに伝
送する信号線と、 前記シリアル・データ及びチヤンネル・セレク
ト信号を制御ユニツトからそれぞれの端末ユニツ
トに伝送する信号線とを含み、 前記チヤンネル・セレクト信号は第1及び第2
のクロツクと端末ユニツトに付与されたチヤンネ
ル番号から各端末ユニツト毎に選択された位相を
もつパルスを作り出してシリアル・データを受信
すべき端末ユニツトを指定する信号であり、 端末ユニツトは第1及び第2のクロツクと各端
末ユニツトに固有のチヤンネル番号とからチヤン
ネル・セレクト信号上の特定のパルスを読み取る
デコード・パルスを一定の位相をもつて常時発生
し、該デコードパルスとチヤンネル・セレクト信
号との発生のタイミングの合致をもつてシリア
ル・データ信号の1ビツト分を読み取る機能を有
するものである。
以下に本発明の実施例を添付図面により詳細に
説明する。
第1図において、l1は制御ユニツトCUから端
末ユニツトTU-1〜TU-Nに接続されるシリア
ル・データ信号線であり、第2図のイで示される
ようなデータが伝送される。l2は制御ユニツトよ
り受信すべき端末ユニツトを指定するチヤンネ
ル・セレクト信号線であり、第2図のニで示され
るようなデータが伝送される。l3はクロツク発生
ユニツトCGより発生され、シリアル・データ信
号の伝送速度を規定するクロツクであり、第2図
ロに波形を示す。制御ユニツトにより発生される
データを示す第2図イの変化点は第2図ロのクロ
ツクに同期している。l4はl3の整数倍のクロツク
で、上記クロツク発生ユニツトCGで発生され、
第2図ハにその波形を示す。このクロツクは第2
図ロに示すクロツクの16倍の周波数をもつてい
る。上記l1〜l4は図示するように制御ユニツトCU
と総ての端末ユニツトTU-1〜TU-Nとの間を
各々1本の信号線によつて接続している。
制御ユニツトCUからシリアル・データ信号を
ある特定の端末ユニツトに送出する場合には、該
端末ユニツトに対応する位相をもつたパルスを第
2図のロとハに示すクロツクと該端末ユニツトに
付与されたチヤンネル番号とから作り出す。第2
図ニでは端末ユニツトTU-1,TU-6およびTU-8
にシリアル・データ信号を伝送する例を示してい
る。端末ユニツトでは第2図のロとハで示されて
いるクロツクと該端末ユニツト内で自己設定され
ているチヤンネル番号とから第1図中、l2で示す
チヤンネル・セレクト信号上の第2図ニで示すよ
うな選択パルスを読み取るためのデコードパルス
を常時発生させており、端末ユニツトTU-1にお
いては第2図ホに示す位相をもつパルスの立上り
で、制御ユニツトCUから送出されたシリアル・
データ信号を受信信号として取込むかを判断す
る。制御ユニツトCUが端末ユニツトTU-1
TU-Nに伝送するシリアル・データ信号はビツト
長が一定であり、任意端末ユニツトTU-iではデ
ータ取込みと判断したあとは、第2図ロに示すク
ロツクの立上りのタイミングで規定のビツト数だ
けシリアル・データ信号を読み取る。本発明にお
いては、ユニツトCUからは第2図イに示すシリ
アル・データ(アドレス情報は含まない)が送出
されており、各端末ユニツトでは第2図ニに示す
チヤンネル・セレクト線の信号を常時監視して自
己の端末ユニツトに専有されたタイミングにチヤ
ンネル・セレクト信号のパルスが立つていればそ
の時のデータの1ビツト分を取り込むという動作
を行う。各端末ユニツトにおいては取込んだ1ビ
ツト毎のデータを連結させ、最終的に一個の制御
信号としてデコードしてゆく。
本発明は以上説明したように、制御ユニツトか
ら多数の端末ユニツトに対してシリアル・データ
信号を伝送する場合に、同時にチヤンネル・セレ
クトのためのパルス列を送出するようにしたの
で、端末ユニツトの数が多くなつた場合でも情報
の伝送効率を下げることがなく、またハードウエ
ア量もふやすことなくシリアル・データ信号を伝
達できる。特に本発明によるときには、ある特定
のユニツトにデータを送りながら並行して他の端
末ユニツトの別のデータを送つたり、或いは割り
込んで緊急度の高い信号を送信途中のものとは別
の端末ユニツトに信号を送る場合に、送出開始を
意味する信号線又はデータを含まないため、一個
のデータは連続して最終ビツトまで送らなければ
ならないという制約がなく、かつ並行伝送や割込
み伝送を容易に行うことができる効果を有する。
【図面の簡単な説明】
第1図は本発明の実施例を示すブロツク図、第
2図はタイムチヤート図である。 CU……制御ユニツト、TU-1〜TU-N……端末
ユニツト、CG……クロツク発生ユニツト。

Claims (1)

  1. 【特許請求の範囲】 1 シリアル・データ及びチヤンネル・セレクト
    信号を発する1台の制御ユニツトと、前記シリア
    ル・データを受信させる複数台の端末ユニツト
    と、シリアル・データ信号の伝送速度を規定させ
    る第1のクロツクおよび第1のクロツクの整数倍
    の第2のクロツクの二相のクロツクの信号を発す
    る1台のクロツク発生ユニツトとの組合せからな
    り、 前記二相のクロツクをそれぞれクロツク発生ユ
    ニツトから制御ユニツト及び各端末ユニツトに伝
    送する信号線と、 前記シリアル・データ及びチヤンネル・セレク
    ト信号を制御ユニツトからそれぞれの端末ユニツ
    トに伝送する信号線とを含み、 前記チヤンネル・セレクト信号は第1及び第2
    のクロツクと端末ユニツトに付与されたチヤンネ
    ル番号から各端末ユニツト毎に選択された位相を
    もつパルスを作り出してシリアル・データを受信
    すべき端末ユニツトを指定する信号であり、 端末ユニツトは第1及び第2のクロツクと各端
    末ユニツトに固有のチヤンネル番号とからチヤン
    ネル・セレクト信号上の特定のパルスを読み取る
    デコード・パルスを一定の位相をもつて常時発生
    し、該デコードパルスとチヤンネル・セレクト信
    号との発生のタイミングの合致をもつてシリア
    ル・データ信号の1ビツト分を読み取る機能を有
    することを特徴とするシリアル・データの送受信
    回路。
JP58146061A 1983-08-10 1983-08-10 シリアル・デ−タの送受信回路 Granted JPS6037854A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58146061A JPS6037854A (ja) 1983-08-10 1983-08-10 シリアル・デ−タの送受信回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58146061A JPS6037854A (ja) 1983-08-10 1983-08-10 シリアル・デ−タの送受信回路

Publications (2)

Publication Number Publication Date
JPS6037854A JPS6037854A (ja) 1985-02-27
JPH038618B2 true JPH038618B2 (ja) 1991-02-06

Family

ID=15399192

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58146061A Granted JPS6037854A (ja) 1983-08-10 1983-08-10 シリアル・デ−タの送受信回路

Country Status (1)

Country Link
JP (1) JPS6037854A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5084780A (ja) * 1973-11-30 1975-07-08

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5084780A (ja) * 1973-11-30 1975-07-08

Also Published As

Publication number Publication date
JPS6037854A (ja) 1985-02-27

Similar Documents

Publication Publication Date Title
JP3140936B2 (ja) 双方向同時通信方法とその通信装置およびその通信方法を用いたプログラマブルコントローラ
JPH038618B2 (ja)
US6901529B2 (en) Timer apparatus which can simultaneously control a plurality of timers
JP3252229B2 (ja) デジタル・データ送信システム
JPS6040749B2 (ja) シリアル伝送装置
SU653763A1 (ru) Приемо-передающее устройство
JP2773637B2 (ja) 回線試験パルス発生回路
JPH065831B2 (ja) 信号フレ−ムの伝送方式
US4180793A (en) PSK pulse synthesizer
KR920010336B1 (ko) 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로
JPS6255329B2 (ja)
JPH0715419A (ja) 機器の制御装置
JPS6086607A (ja) デ−タ・プロセスの順序制御方式
JPS58121451U (ja) 送受信装置
KR980007260A (ko) 직렬버스를 통해 데이터를 송신하는 회로
JPS61201362A (ja) ウエイトサイクル插入回路
JPS62279717A (ja) デ−タ転送方式
JPH02264533A (ja) データ伝送方式
JPH04349732A (ja) 通信装置
JPH07121019B2 (ja) データ通信方式
JPH0412663B2 (ja)
KR20000015731A (ko) 인터페이스 제어장치
JPH04323757A (ja) シリアルデ−タ伝送装置
JPH05300136A (ja) 双方向伝達方式
JPH0787440B2 (ja) 補助データ挿入回路