KR920010336B1 - 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로 - Google Patents

저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로 Download PDF

Info

Publication number
KR920010336B1
KR920010336B1 KR1019890017450A KR890017450A KR920010336B1 KR 920010336 B1 KR920010336 B1 KR 920010336B1 KR 1019890017450 A KR1019890017450 A KR 1019890017450A KR 890017450 A KR890017450 A KR 890017450A KR 920010336 B1 KR920010336 B1 KR 920010336B1
Authority
KR
South Korea
Prior art keywords
terminal
high speed
speed microcomputer
low speed
microcomputer
Prior art date
Application number
KR1019890017450A
Other languages
English (en)
Other versions
KR910010277A (ko
Inventor
안수만
Original Assignee
현대전자산업 주식회사
정몽헌
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대전자산업 주식회사, 정몽헌 filed Critical 현대전자산업 주식회사
Priority to KR1019890017450A priority Critical patent/KR920010336B1/ko
Publication of KR910010277A publication Critical patent/KR910010277A/ko
Application granted granted Critical
Publication of KR920010336B1 publication Critical patent/KR920010336B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units

Abstract

내용 없음.

Description

저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로
제1도는 종래의 블록도.
제2도는 본 발명의 회로 구성도.
제3a도는 저속 마이크로 컴퓨터의 동작 파형도이고, (b)는 고속 마이크로 컴퓨터의 동작 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 저속 마이크로 컴퓨터 2 : 모뎀 IC
3 : 쉬프트 레지스터 4 : 고속 마이크로 컴퓨터
본 발명은 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이터 인터페이스 회로에 관한 것으로 특히 속도 차이에서 발생되는 마이크로 컴퓨터의 시리얼 인터페이스 회로에 관한 것이다.
종래 기술에 있어서는 마이크로 컴퓨터(이하, 간단히 '마이콤'이라 한다) 자체에 시리얼 데이타 통신 장치가 내장된 것을 사용하거나 제1도에 도시한 바와 같이 모뎀(Modem) IC를 사용하여 시리얼 데이타 통신을 하는 방법이 있었으나 전자의 경우는 마이콤의 시리얼 데이타 통신 장치가 내장되어 있는 것을 선정해야 하기 때문에 폭 넓은 마이콤의 사용이 제한되는 단점이 있고 후자의 경우는 모뎀 IC를 양쪽 마이콤에 적용해야 하는 결점이 있다.
따라서 본 발명은 상술한 바와 같은 단점을 개선시키기 위하여 인출한 것으로 속도 차이에서 발생되는 문제점을 간단한 구조로 해결할 수 있는 시리얼 데이타 인터페이스 회로를 제공하는 것을 목적으로 한다. 또한 본 발명은 쉬프트 레지스터를 사용하여 시리얼 데이타 인터페이스 회로를 제공하는 것을 목적으로 한다. 이를 위하여 본 발명을 다음과 같이 구성하였다. 저속 마이콤(1) 및 고속 마이콤(4)은 상호 직접, 그리고 쉬프트 레지스터(3)을 통하여 통신할 수 있도록 상호 접속시키고 쉬프트 레지스터(3)와 통신 라인 사이에 다이오드 D를 설치한다.
이하, 첨부한 도면에 의거하여 본 발명의 동작 원리를 상세히 설명하면 다음과 같다. 제2도에서 참조 번호 1은 4비트 마이콤으로서 1명령 시간이 10㎲인 저속 마이콤이고 참조번호 3은 24비트 쉬프트 레지스터로서 제어 단자로 입력 신호를 선택할 수 있고 출력은 제어신호와 관계없이 클럭 한 개가 입력될때마다 데이타는 1비트씩 쉬프트된다.
참조번호 4는 8비트 마이콤으로서 1명령 시간이 1.36㎲인 고속 마이콤이다. 본 발명에 따른 데이타 인터페이스 관계는 고속 마이콤(4)에서 시작하는데, 고속 마이콤(4)의 단자 K에서 X입력을 선택하라는 제어신호를 쉬프트 레지스터(3)의 단자 E를 통해 전송하면 상기 레지스터(3)의 X입력인 단자 F가 활성화되고 저속 마이콤(1)의 단자 A에서는 제3a도 (b)와 같은 스트로브 신호를 출력하여 고속 마이콤(4)의 단자 I로 송부한다. 고속 마이콤(4)은 단자 I에서 스트로브 신호를 후에 단자 J로부터 제3b도 (a)와 같은 클록 24비트 신호를 발생케 하여 고속 마이콤(4)의 단자 L에서 제3b도 (b)와 같이 먼저 8비트는 무조건 하이(H) 상태로 보내고 나머지 16비트는 원하는 정보를 보낸다. 그리고 클록 펄스는 데이타 1비트 당 한 펄스씩 발생시킨다. 여기에서 먼저 8비트를 하이상태로 보내는 것은 저속 마이콤(1)에서 보내는 8비트를 받기 위한 것이다. 만일 데이타 24비트가 모두 전송되면 고속 마이콤(4)의 단자 K는 다시 Y입력신호를 선택하라는 제어신호를 발생하면 쉬프트 레지스터(3)의 단자 E를 통해 제어신호가 송부되어 Y신호 입력인 쉬프트레지스터(3)의 단자 H가 활성화된다.
이에 따라 고속 마이콤(4)의 단자 M에서는 소정의 신호를 송부하므로 고속 마이콤(4)은 데이타 송신 동작을 완료한다. 이때, 24비트 데이타는 쉬프트 레지스터(3)에 저장되게 된다. 저속 마이콤(1)의 단자 C에서 고속 마이콤(4)의 단자 M으로부터 소정의 신호를 받아서 단자 A로부터 발생한 제3b도 (b)와 같은 파형을 고속 마이콤(1)의 단자 I로 보내므로 저속 마이콤(1)에서 데이타 송신이 시작되는 것을 알려준다. 이때 저속 마이콤(1)의 단자 B로부터 출력하는 클록 신호는 쉬프트 레지스터(3)의 단자 D와 고속 마이콤 (4)의 단자 J에 동시에 인가되지만 단자 J에서는 우선 8비트 데이타만을 받고 나머지 데이타는 무시하도록 소프트웨어적으로 처리해야 한다.
그리고 단자 D에 클록 신호를 보낸 것은 쉬프트 레지스터(3)에 내장된 데이타를 클록 신호에 동기화되어 단자 G로 출력하기 위한 것으로 먼저 고속 마이콤(4)에서 8비트가 하이(H)로 들어온 것이 단자 G로 출력하기 때문에 단자 C에서 단자 M으로 주는 8비트 데이타는 아무런 영향도 받지 않고 고속 마이콤(4)으로 전송하게 된다.
상기와 같이 단자 G에 8비트가 하이(H)상태로 출력된 다음에 16비트가 연속적으로 출력하게 되는데, 이때 단자 C는 출력이 입력으로 변환되면서 고속 마이콤(4)에 관계없이 단자 G에서 출력되는 단자 C로 받게 된다.
상술한 바와 같이 본 발명에 따르면 마이크로 컴퓨터 내부에 데이타 통신 기능을 가진 것을 특별히 선정할 필요도 없고 또한 모뎀 IC를 사용하지 않아도 인터페이스가 가능하며, 각 마이크로 컴퓨터 사이의 속도 차이에서 생기는 문제점을 간단하게 쉬프트 레지스터의 설치로 해결함으로써 원가 절감을 할 수 있는 유용한 발명이다.

Claims (3)

  1. 저속 마이크로 컴퓨터(1) 및 고속 마이크로 컴퓨터(4)는 상호 직접, 그리고 쉬프트 레지스터(3)를 통하여 통신할 수 있도록 상호 접속시키고 쉬프트 레지스터(3)와 통신 라인 사이에 다이오드를 설치하는 것을 특징으로 하는 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로.
  2. 제1항에 있어서, 저속 마이크로 컴퓨터(1)의 단자 A는 스트로브 신호를 방생하여 고속 마이크로 컴퓨터(4)의 단자 I에 전송하고 상기 저속 마이크로 컴퓨터(1)의 단자 B는 클록 신호를 발생하여 쉬프트 레지스터(3)의 단자 D 및 고속 마이크로 컴퓨터(4)의 단자 J에 보내며 저속 마이크로 컴퓨터(1)의 단자 C는 고속 마이크로 컴퓨터(4)의 M단자에 그리고 상기 다이오드를 통해 쉬프트 레지스터(3)의 단자 H 및 G에 접속되는 것을 특징으로 하는 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터 간의 시리얼 데이타 인터페이스 회로.
  3. 제1항에 있어서, 고속 마이크로 컴퓨터(4)의 단자 K는 X 및 Y입력 선택 제어단자로서 쉬프트 레지스터(3)의 단자 F에 접속되고 고속 마이크로 컴퓨터(4)의 단자 L은 데이터 발생단자로서 쉬프트 레지스터 (3)의 단자 F에 접속되는 것을 특징으로 하는 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로.
KR1019890017450A 1989-11-29 1989-11-29 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로 KR920010336B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890017450A KR920010336B1 (ko) 1989-11-29 1989-11-29 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890017450A KR920010336B1 (ko) 1989-11-29 1989-11-29 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로

Publications (2)

Publication Number Publication Date
KR910010277A KR910010277A (ko) 1991-06-29
KR920010336B1 true KR920010336B1 (ko) 1992-11-27

Family

ID=19292236

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890017450A KR920010336B1 (ko) 1989-11-29 1989-11-29 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로

Country Status (1)

Country Link
KR (1) KR920010336B1 (ko)

Also Published As

Publication number Publication date
KR910010277A (ko) 1991-06-29

Similar Documents

Publication Publication Date Title
EP0162327B1 (en) Digital remote control method
US4604620A (en) Information transmission system
KR920010336B1 (ko) 저속 마이크로 컴퓨터와 고속 마이크로 컴퓨터간의 시리얼 데이타 인터페이스 회로
TW328124B (en) Serial data transmission device
KR860004374A (ko) 가입자라인 인터페이스 모뎀
KR970028966A (ko) 향상된 타이머 성능을 가진 집적 회로 입력/출력 프로세서
US5823871A (en) Interface control device for use with TV game equipment
KR19990026343A (ko) 직병렬 데이터 전송을 위한 적응가능한 인터페이스 회로
KR920008607A (ko) 시스템의 확장기능을 위한 선택보드의 인터페이스를 갖는 컴퓨터 시스템
US5552899A (en) Facsimile transmission/reception method and apparatus using a common bus
RU1825427C (ru) Устройство дл сопр жени ЭВМ с телефонной линией св зи
KR960016274B1 (ko) 홈버스 인터페이스장치
KR0135011B1 (ko) 프로세서간의 데이타 송수신장치
SU1439611A1 (ru) Устройство дл сопр жени ЭВМ с абонентом по телеграфному каналу св зи
KR910006838Y1 (ko) 제어 기기용 모니터의 표시회로
KR100315904B1 (ko) 톤 송신 로직의 오동작 방지 회로
KR100210815B1 (ko) 안내방송 메시지용 메모리에 대한 읽기 모드 제어신호 발생장치
JP2773637B2 (ja) 回線試験パルス発生回路
KR200230591Y1 (ko) 메모리를 이용한 직렬 변환 데이터 전송 장치
KR20000013079A (ko) 범용 동기/비동기형 송수신기 데이터 전송속도 가변회로
KR950004780A (ko) 자기 진단동작을 위한 데이타 통신장치
KR950023125A (ko) 유니버설 디지탈 트렁크 회로
JPS6022844A (ja) 優先順序付多重伝送方式
JPH02113360A (ja) 光学スキャナー用データ読取り装置
JPS62279717A (ja) デ−タ転送方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021018

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee