SU653763A1 - Приемо-передающее устройство - Google Patents

Приемо-передающее устройство

Info

Publication number
SU653763A1
SU653763A1 SU762392941A SU2392941A SU653763A1 SU 653763 A1 SU653763 A1 SU 653763A1 SU 762392941 A SU762392941 A SU 762392941A SU 2392941 A SU2392941 A SU 2392941A SU 653763 A1 SU653763 A1 SU 653763A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
unit
message
analyzer
Prior art date
Application number
SU762392941A
Other languages
English (en)
Inventor
Юрий Федорович Рожков
Борис Георгиевич Лукьянов
Владимир Даниелович Паронджанов
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU762392941A priority Critical patent/SU653763A1/ru
Application granted granted Critical
Publication of SU653763A1 publication Critical patent/SU653763A1/ru

Links

Landscapes

  • Communication Control (AREA)

Description

Изобретение относитс  к вычислительной технике и телемеханике и может использоватьс  дл  приема команд, передачи, подтверждени  и выдачи ответного донесени .
Известно приемо-передающее устройство , содержащее блок синхронизации, выход которого соединен с первым входом блока прив зки частоты, второй вход которого  вл етс  командным входом устройства, коммутатор , первый выход которого соединен с первым входом элемента И, выход которого подключен к входу регистра приема, запоминающий блок и элементы задержки 1.
Однако это устройство обладает недостаточными функциональными возможност ми .
Целью изобретени   вл етс  повыщение быстродействи  и верности передачи.
Дл  этого в приемо-передающее устройство , содержащее блок синхронизации, выход которого соединен с первым входом блока прив зки частоты, второй вход которого  вл етс  командным входом устройства , коммутатор, первый выход которого соединен с первым входом элемента И, выход которого подключен к входу регистра
приема, запоминающий блок и элементы задержки, введены анализатор, формирователь управл ющих сигналов, мультипл-ексор , блок распределени  информации, блок преобразовани  сигнала подтверждени ,
блок преобразовани  сообщений, блок выбора сообщений, блок выбора режима, регистр сообщений, первый вход мультиплексора соединен с первым выходом анализатора , первый вход которого подключен к выходу блока прив зки частоты, а второй выход соеди-нен с первым входом формировател  управл ющих сигналов, второй вход которого подключен к выходу блока синхронизации и к второму входу анализатора, а первый выход соединен с первым входом коммутатора, первый выход которого подключен к первым входам блока преобразовани  сигнала подтверждени  и блока преобразовани  сообщений, а второй выход соединен с входом блока распределени  информации и через первый элемент задержки - с первым входом запоминающего блока , второй вход которого подключен к выходу регистра приема и к второму входу блока преобразовани  сигнала подтверждени , а третий вход соединен с вторым входом блока преобразовани  сообщений и с первым выходом блока распределени  информации , второй выход которого через второй элемент задержки подключен к третьим входам анализатора и формировател  управл ющих сигналов, к второму входу коммутатора и к первому входу блока выбора сообщений, первый выход которого соединен с третьим входом блока преобразовани  сообщений, а второй выход подключен к первому входу регистра сообщений, второй вход которого  вл етс  информационным входом устройства, а выход подключен к второму входу блока выбора сообщений , третий выход которого соединен с первым входом блока выбора режима, второй вход которого подключен к третьему выходу анализатора, выход соединен с вторым входом мультиплексора, третий вход которого подключен к выходу блока преобразовани  сообщений, четвертый вход соединен с выходом блока преобразовани  сигнала подтверждени , п тый вход подключен к второму выходу формировател  управл ющих сигналов, третий выход которого соединен со вторым входом элемента И, а выход мультиплексора  вл етс  выходом устройства . На чертеже дана структурна  электрическа  схема предлагаемого устройства. Приемо-передающее устройство содержит блок 1 синхронизации, блок 2 прив зки частоты, коммутатор 3, элемент И 4, регистр 5 приема, запоминающий блок 6 и элементы 7 и 8 задержки, анализатор 9, формирователь 10 управл ющих сигналов, мультиплексор 11, блок 12 распределени  информации , блок 13 преобразовани  сигнала подтверждени , блок 14 преобразовани  сообщений , блок 15 выбора сообщений, блок 16 выбора режима, регистр 17 сообщений, входную щину 18, выходную щину 19, щину 20 сообщений. Устройство работает следующим образом, Перед началом работы элементы пам ти блока 2 прив зки частоты, анализатор 9, формирователь 10 управл ющих сигналов, коммутатор 3, блок 12 распределени  информации , блок 16 выбора режима, блок 15 выбора сообщений, регистр 5 приема, регистр 17 сообщений, запоминающий блок 6 устанавливаютс  в нулевое состо ние. Устройство работает в режимах- приема информации с одновременной выдачей либо подтверждени , либо ответного сообщени , причем режим выдачи подтверждени  или ответного сообщени  зависит от кода принимаемой команды. Команда состоит из маркера начала и смысловой части (кодограммы), котора  представл ет из себ  бинарную, определенной длительности кодовую комбинацию с пол рным признаком, где одна пол рность Принимаетс  за единицу информации, друга  - за ноль. Устройство начинает работать с момента поступлени  команды по входной щине 18 на второй вход блока 2 прив зки частоты , который служит дл  прив зки поступающих импульсов команды к внутренней частоте . С выхода блока 2 прив зки частоты команда поступает на вход анализатора 9, который предназначен дл  расщифровки маркера начала. После расшифровки анализатором 9 маркера начала, кодограмма со второго выхода анализатора 9 поступает на первый вход формировател  10 управл ющих сигналов, который предназначен дл  выработки кодовых и синхронизирующих импульсов. Кодовые импульсы по вл ютс  на третьем выходе формировател  10 управл ющих сигналов. Причем каждому импульсу кодограммы положительной пол рности , прин той за единицу информации, соответствует кодовый импульс. Синхронизирующие импульсы по вл ютс  на первом выходе формировател  10 управл ющих сигналов с задержкой, достаточной дл  окончани  переходных процессов при записи кодового импульса в регистр 5 .приема. При этом синхронизирующие импульсы формирователь 10 управл ющих сигналов вырабатывает при получении импульсов кодограммы любой пол рности. Коммутатор 3 совместно с элементом И 4 записывает последовательно поступающие импульсы кодограммы в регистр 5 приема , то есть осуществл ет преобразование последовательного кода кодограммы в параллельный . Прием поступающей команды осуществл етс  по част м. Дл  случа , когда принимаетс  тридцатидвухразр дна  кодограмма, а часть выбрана равной восьми разр дам , после приема первых восьми разр дов кодограммы, на втором выходе коммутатора 3 по вл етс  сигнал, который поступает на вход блока 12 распределени  информации и на вход элемента 7 задержки. Блок 12 распределени  информации служит дл  формировани  адреса прин той части, а также дл  выработки сигнала окончани  приема кодограммы. Адрес, по которому записываетс  перва  часть прин той кодограммы , по вл етс  на первом выходе блока 12 распределени  информации и поступает на третий вход запоминающего блока 6. Прин та  информаци  из регистра 5 приeiMa поступает на второй вход запоминающего блока 6. Запись прин той информации в запоминающий блок 6 осуществл етс  по сигналу с выхода элемента 7 задержки через врем , необходимое дл  сформировани  адреса в блоке 12 распределени  информации .
Прием и запись в запоминающий блок 6 второй, третьей и четвертой части кодограммы осуществл етс  аналогично описанному .
После приема последней части кодограммы на втором выходе блока 12 распределени  информации по вл етс  сигнал, который сообщает устройству, что прием очередной команды окончен. Этот сигнал поступает на элемент 8 задержки, который формирует сигнал определенной длительности. С выхода элемента 8 задержки сигнал поступает на второй вход коммутатора 3 и на третьи входы анализатора 9 и формировател  10 управл ющих сигналов, где устанавливает элементы пам ти в исходное состо ние, подготавлива  тем самым приемо-передающее устройство дл  приема следующей команды.
Рассмотрим работу устройства в режиме выдачи подтверждени .
Подтверждение имеет вид прин той команды , что обеспечивает как проверку наличи  св зи, так и контроль приема и записи информации в регистр 5 приема.
Маркер начала подтверждени  формируетс  на первом выходе анализатора 9, в момент по влени  на его первом выходе маркера начала команды, и через мультиплексор 11 поступает на выходную шину 19.
В такт приема, то есть преобразовани  принимаемой кодограммы в параллельный код, информаци , записываема  в регистр 5 приема, преобразуетс  в последовательный код при помощи коммутатора 3 и блока 13 преобразовани  сигнала подтверждени . Квантование по времени выдаваемого подтверждени  осуществл етс  в мультиплексоре 11 опросными импульсами, которые поступают на его п тый вход со второго выхода формировател  10 управл ющих сигналов . Опросные импульсы начинают поступать с момента прихода первого импульса принимаемой кодограммы и каждому импульсу кодограммы соответствует свой опросный импульс. Длительность опросных импульсов формируетс  при помощи импульсов , поступающих в формирователь 10 управл ющих сигналов из блока 1 синхронизации , и выбираетс  из услови  обеспечени  требуемой длительности импульсов, выдаваемых с выхода мультиплексора 11 на выходную щину 19.
Таким образом, осуществл етс  одновременный прием команды и выдача с выхода мультиплексора 11 на выходную щину 19 подтверждени , которое в случае исправной работы линии св зи и трактов приема и передачи идентично принимаемой команде; дл  выдачи подтверждени  не требуетс  дополнительных  чеек пам ти и обеспечиваетс  проверка наличи  св зи, контроль приема и записи информации в регистр 5 приема.
Рассмотрим работу устройства в режиме выдачи ответного донесени .
Одно или несколько исходных сообщений , которые необходимо выдать, поступают по щине 20 сообщений и запоминаютс  в регистре 17 сообщений. Блок 15 выбора сообщений анализирует прищедщие сообщени , выбирает из них наиболее приоритетные и формирует на первом выходе параллельный код, который соответствует выбранному сообщению и поступает в блок 14 преобразовани  сообщений, Одновременно блок 15 выбора сообщений выдает сигнал, который сообщает в блок 16 выбора режима, что необходимо передавать ответное сообщение .
Передача ответного сообщени  начинаетс  с момента поступлени  первого импульса принимаемой команды в анализатор 9.
Маркер начала ответного сообщени  формируетс  аналогично маркеру начала подтверждени .
Анализатор 9 оценивает первый импульс каждой принимаемой кодограммы, который сообщает устройству, можно ли перейти в режим выдачи ответного сообщени  или необходимо передавать подтверждение. Отсутствие единицы в первом разр де кодограммы разрещает передачу ответного сообщени , а наличие единицы в первом разр де кодограммы запрещает выдачу ответного сообщени ,и в этом случае всегда передаетс  подтверждение.
В случае, когда поступает разрешение на выдачу ответного сообщени , анализатор 9 формирует на третьем выходе сигнал.
Сигнал с третьего выхода анализатора 9 поступает в блок 16 выбора режима, который на основании сигнала с блока 15 выбора сообщений формирует выходной сигнал , поступающий в мультиплексор 11. По этому сигналу мультиплексор 11 запрещает выдачу подтверждени  с блока 13 преобразовани  сигнала подтверждени  и разрещает выдачу ответного сообщени  с блока 14 преобразовани  сообщений.
Таким образом, осуществл етс  выдача ответного сообщени  по запросу, поступающему из линии св зи.
Передача ответного сообщени  осуществл етс  аналогично за исключением того, что последовательный код ответного сообщени  формируетс  блоком 14 преобразовани  сообщений с помощью коммутатора 0 3 и блока 12 распределени  информации в такт приема команды.
После приема последнего импульса кодограммы блок 12 распределени  информации выдает сигнал конца приема, который через врем , необходимое дл  записи принимаемой команды в запоминающий блок 6, а также дл  окончани  формировани  ответного сообщени , по вл етс  на выходе эле
SU762392941A 1976-07-19 1976-07-19 Приемо-передающее устройство SU653763A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762392941A SU653763A1 (ru) 1976-07-19 1976-07-19 Приемо-передающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762392941A SU653763A1 (ru) 1976-07-19 1976-07-19 Приемо-передающее устройство

Publications (1)

Publication Number Publication Date
SU653763A1 true SU653763A1 (ru) 1979-03-25

Family

ID=20672908

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762392941A SU653763A1 (ru) 1976-07-19 1976-07-19 Приемо-передающее устройство

Country Status (1)

Country Link
SU (1) SU653763A1 (ru)

Similar Documents

Publication Publication Date Title
US4360912A (en) Distributed status reporting system
US3396239A (en) Signal converting system for startstop telegraph signals
JPS6336589B2 (ru)
SU653763A1 (ru) Приемо-передающее устройство
EP0185093B1 (en) Data transfer equipment
JPS6040749B2 (ja) シリアル伝送装置
JPS609250A (ja) 通信制御方式
US4255813A (en) Dicode transmission system
RU2130642C1 (ru) Устройство для обмена информацией
RU1777109C (ru) Сейсмическа телеметрическа система
SU1683177A1 (ru) Передатчик последовательного кода
JPS6246099B2 (ru)
SU955167A1 (ru) Устройство дл контрол и передачи информации
SU1732366A1 (ru) Устройство дл телеконтрол
SU1118998A1 (ru) Устройство дл сопр жени с линией св зи
JPS6216079B2 (ru)
SU1275417A1 (ru) Устройство сопр жени с магистралью последовательного интерфейса
SU649177A1 (ru) Устройство дл опроса станции сети св зи
SU474834A1 (ru) Устройство дл телеконтрол и учета работы подвижных объектов
RU2011587C1 (ru) Устройство для передачи и отображения информации о поездной обстановке
SU1453435A1 (ru) Устройство дл передачи и приема сигналов
SU875430A1 (ru) Устройство дл передачи и приема информации
JPS59135561A (ja) 回線制御信号検出,送信回路
SU1681394A1 (ru) Устройство дл автоматической коммутации и сопр жени
SU1221674A1 (ru) Устройство дл передачи и приема информации