SU1118998A1 - Устройство дл сопр жени с линией св зи - Google Patents
Устройство дл сопр жени с линией св зи Download PDFInfo
- Publication number
- SU1118998A1 SU1118998A1 SU833603657A SU3603657A SU1118998A1 SU 1118998 A1 SU1118998 A1 SU 1118998A1 SU 833603657 A SU833603657 A SU 833603657A SU 3603657 A SU3603657 A SU 3603657A SU 1118998 A1 SU1118998 A1 SU 1118998A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- trigger
- information
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ С ЛИНИЕЙ СВЯЗИ, содержащее сдвиговый регистр, два счетчика, два элемента И, два элемента ИЛИ и четыре триггера , причем выход первого счетчика соединен с входом сброса первого триггера, выходом соединенного с первым входо.м первого элемента И, выход первого элемента ИЛИ соединен с входом сброса второго счетчика, первым выходом подключенного к синхровходу второго триггера, выход которого подключен к первому входу второго элемента И, выходом соединенного с тактовым входом сдвигового регистра, отличающеес тем, что, с целью сокращени аппаратурных затрат устройства, в него введены узел элементов И, формирователь импульса , генератор импульсов, узел приема линейного сигнала, причем информационный вход узла приема линейного сигнала и выход узла передачи линейного сигнала соединены с входом - устройства, вход последовательного кода и выход последовательного кода сдвигового регистра подключены соответственно к выходу узла приема линейного сигнала и- информационному входу узла передачи линейного сигнала , синхронизирующие входы которых соединены соответственно с вторым и третьим выходами второго счетчика, тактовым входом подключенного к выходу генератора импульсов , вход параллельного кода сдвигового регистра вл етс информационным входом устройства, а выход параллельного кода соединен с информационным входом узла элементов И, выход которого вл етс информационным выходом устройства, а управл ющий вход соединен с выходом формировател импульса и входом сброса третьего триггера, установочный вход которого соединен с выходом первого элемента ,И, а выход вл етс выходом готовS ности устройства, вход формировател импульса вл етс входом синхронизации приема устройства, синхронизирующий выход узла приема линейного сигнала соединен с первым входом первого элемента ИЛИ и установочным входом первого триггера, второй вход первого элемента И соединен с выходом первого счетчика и входом сброса четвертого триггера, установочный вход которого соединен с вторым входом первого элемента ИЛИ и входом установки устройства , а выход - с первым входом второго элемента ИЛИ, вторым входом и выходом 00 подключенного соответственно к выходу со первого триггера и информационному вхоQO ду второго триггера, второй вход и выход оо второго элемента И соединены соответственно с первым выходом второго счетчика и входом первого счетчика.
Description
Изобретение относитс к вычислительной технике и может найти применение в вычислительных системах дл сопр жени ЭВМ через линию св зи с терминалом или другой ЭВМ.
Известно устройство дл сопр жени вычислительной машины с каналом св зи, содержащее коммутатор, блок управлени , преобразователь кодов, блок буферной пам ти, регистр адреса, счетчик, элементы ИЛИ, распределитель импульсо.в, группу элементов И .
Наиболее близким к предлагаемому вл етс устройство дл сопр жени , содержащее сдвиговый регистр, оперативный накопитель , соединенный информационным входом через сдвиговый регистр с информационным входом устройства, триггер ввода , установочный вход которого вл етс входом режима устройства, а выход соединен с первым входом первого элемента И, второй вход которого вл етс входом тактовой частоты ввода, а выход соединен с установочным входом триггера управлени , первые входы первого, второго и третьего счетчиков соединены с адресным входом оперативного накопител , выходы Первого и второго элементов И соединены соответственно с первым и вторым выходом первого элемента ИЛИ, выход триггера ввода и второго счетчика через четвертый элемент И подключены к первому входу второго элемента ИЛИ, вторым входом соединенного с выходом п того элемента И и первым входом третьего элемента ИЛИ, первый и второй входы шестого элемента И соединены соответственно с выходом триггера вывода и входом тактовой частоты вьшода, а выход - с установочным входом триггера управлени , выходом подключенного к первому входу п того элемента И, второй вход которого вл етс тактовым входом устройства 2.
Недостатком этих устройств вл ютс большие аппаратурные затраты.
Цель изобретени - сокращение аппа ратурных затрат.
Поставленна цель достигаетс тем, что в устройство, содержащее сдвиговый регистр , два счетчика, два элемента И, два элемента ИЛИ и четыре триггера, причем выход первого счетчика соединен с входом сброса первого триггера, выходом соединенного с первым входом первого элемента И, выход первого элемента ИЛИ соединен с входом сброса второго счетчика первым выходом подключенного к синхровходу второго триггера, выход которого подключен к первому входу второго элемента И, выходом соединенного с тактовым входом сдвигового регистра, введены узел элементов И, формирователь импульса, генератор импульсов , узел приема линейного сигнала, причем информационный вход узла приема
линейного сигнала и выход узла передачи линейного сигнала соединены с входом. - выходом устройства, вход последовательного кода и выход последовательного кода сдвигового регистра подключены соответственно к выходу узла приема линейного сигнала и информационному входу узла передачи линейного сигнала, синхронизирующие входы которых соединены соответственно с вторым и третьим выходами
второго счетчика, тактовым входом подключенного к выходу генератора импульсов, вход параллельного кода сдвигового регистра вл етс информационным входом устройства , а выход параллельного кода соединен с информационным входом узла элементов И, выход которого вл етс информационным , выходом устройства, а управл ющий вход соединен с выходом формировател импульса и входом сброса третьего триггера,установочный вход которого соединен с выхо0 дом первого элемента И, а выход вл етс выходом готовности устройства, вход формировател импульса вл етс входом синхронизации приема устройства, синхронизирующий выход узла приема линейного сигнала соединен с первым входом первого элемента ИЛИ и установочным входом первого триггера, второй вход первого элемента И соединен с выходом первого счетчика и входом сброса четвертого триггера, установочный вход которого соединен
0 вторым входом первого элемента ИЛИ и входом установки устройства, а выход - с первым входом второго элемента ИЛИ вторым входом и выходом подключенного соответственно к выходу первого триггера и информационному входу второго триггера,
5 второй вход и выход второго элемента И соединены соответственно с первым выходом второго счетчика и входом первого счетчика.
На чертеже представлена блок-схема устройства .
Устройство содержит щину 1 входа-выхода , соедин ющую устройство с линией св зи, узел 2 приема линейного сигнала,
5 блок 3 синхронизации, узел 4 передачи лийейного сигнала, блок 5 формировани сдвигающей серии, первый счетчик 6, сдвиговый регистр 7, блок 8 управлени , узел элементов И 9, шину 10-входа установки, шину И входа синхронизации приема и шину 12 ин формационного входа устройства, шину 13 выхода готовности и шину 14 информационного выхода устройства.
Узел 2 приема линейного сигнала состоит из усилител -приемника 15 линейных
5 сигналов, формирователей 16 и 17 импульса, элемента И 18 и триггера 19. Блок 3 синхронизации содержит генератор 20 импульсов и второй счетчик 21. Узел 4 передачи линейного сигнала состоит из усилител передатчика 22 линейных сигналов и формировател 23 импульсов. Блок 5 форми ровани сдвигающей серии содержит первый , четвертый и второй триггеры 24, 25 и 26, второй элемент ИЛИ 27 и второй элемент И 28. Блок 8 управлени состоит из третьего триггера 29, формировател 30 импульса, первого элемента ИЛИ 31 и пер вого элемента И 32. Узел 2 предназначен дл приема и преобразовани сигналов, приход щих из линии св зи. Усилитель-приемник 2 превращает последовательность поступающих по щине 1 из линии св зки сигналов в две последовательности импульсов, соответствующих положительным и отрицательным полупериодам входного сигнала. Формирователь 16 формирует из последовательности, соответствующей положительному полупериоду , сигналы определенной длительности . Элемент И 18 служит дл выделени логических 1. Формирователь 17 формирует по длительности импульсы с выхода элемента И 18. Триггер 19 обеспечивает синхронизацию сигналов формировател 17 со сдвигающей серией, подаваемой на сдвиговый регистр 7. Блок 3 синхронизации предназначен дл формировани серий тактирующих импульсов . Счетчик 21 предназначен дл формировани из импульсов, поступающих с генератора 20, серий тактирующих импульсов . Узел 4 предназначен дл преобразовани и передачи сигналов через шину I в линию св зи. Формирователь 23 служит дл преобразовани из последовательности, поступающей со сдвигового регистра 7, двух последовательностей, соответствующих положительным и отрицательным полупериодам сигнала, выдаваемого в линию св зи. Усилитель-передатчик 22 служит дл формировани из этих последовательностей серии Двупол рных фазомодулированных импульсов , усилени и передачи их в линию св зи. Блок 5 формировани сдвигающей серии предназначен дл выработки сдвигающих импульсов в режимах «Передача и «Прием Триггеры 24 и 25 выполн ют выделение начала и конца циклов приема и передачи информации . Элемент ИЛИ 27 обеспечивает установку логической 1 на входе триггера 26 при по влении логической 1 на выходе одного из триггеров 24 или 25. Триггер 26 предназначен дл синхронизации начала и конца циклов приема и передачи информации с тактирующей серией. Сдвиговый регистр 7 предназначен дл преобразовани последовательного кода-в параллельный и наоборот. Блок 8 управлени предназначен дл выработки сигналов, управл ющих режимами «Прием и «Передача. Элемент И 32 предназначен дл установки триггера 29 в «1. Элемент ИЛИ 31 предназначен дл сброса в счетчик 21 и стробировани элементов И узла 9, через которые осуществл етс ввод информации в ЭВМ. Устройство работает следующим образом. Обмен информацией между ЭВМ и внещ ,ним устройством, например дисплеем, производитс по однопроводной двунаправленной линии св зи по принципу запрос-ответ. Сигналы, выдаваемые в линию св зи и принимаемые из нее, двупол рные, фазомодулированные . Логической «1 соответствует сигнал- , логическому «О соответствует сигнал Р В режиме «Передача устройство работает следующим образом. По команде ЭВМ происходит запись информации в параллель ном коде в сдвиговый регистр 7, установка в исходное состо ние счетчика 21 сигналом с выхода элемента ИЛИ 31 и установка в «1 триггера 25. Эта «1 с.выхода элемента ИЛИ 27 по фронту импульса синхронизации устанавливает в «1 триггер 26, разреща прохождение сдвигающей серии через элемент И 28. Этим достигаетс синхронизаци команд ЭВМ с тактирующими сери ми устройства. С выхода элемента И 28 сдвигающа сери поступает на вход сдвигового регистра 7. Под воздействием импульсов сдвигающей серии информаци из сдвигового регистра 7 в .последовательном коде поступает на вход формировател 23, который преобразует ее в две последовательности импульсов, соответствующих положительным и отрицательным полупериодам сигнала; выдаваемого на щину 1 в линию св зи. Усилитель-передатчик 22 формирует из этих последовательностей серию бипол рных фазомодулированных импульсов , усиливает их и передаёт в линию св зи . Одновременно импульсы сдвигающей серии поступают на вход счетчика 6, который, отсчитав, 16 импульсов, выдает импульс сброса триггера 26, чем запрещаетс прохождение сдвигающей серии через элемент И 28. На этом передача одного слова в линию св зи заканчиваетс . В режиме «Прием последовательность из 16 бипол рных фазомодулированных импульсов, первый из которых вл етс стартовым, поступает на вход усилител приемника 15. Первый импульс всегда передаетс логической «1, он устанавливает в «1 триггер 24, разреща прохождение сдвигающей серии на входы счетчика 6 и сдвигового регистра 7. Кроме того, через элемент ИЛИ 31 первый импульс устанавливает в исходное состо ние счетчики 21. Усилитель-приемник 15 формирует из входной последовательности две серии импульсов, соответствующих положительным и отрицательным полупериодам входного сигнала.
Сери , соответствующа положительным полупериодам входных импульсов, формируетс по длительности формирователем 16 и поступает на один из входов элемента И 18, на второй вход которого поступает сери , соответствующа отрицательным полупериодам входных импульсов.
На выходе элемента И 18 формируетс сери импульсов, соответствующих «1 входной последовательности. Формирователь 17 формирует необходимую длительность этих импульсов, поступающих далее на информационный вход триггера 19, на синхровход
которого поступает синхросери из блока 3. Таким образом входна последовательность преобразуетс в последовательный код. Под воздействием сдвигающей серии информаци с выхода триггера 19 записываетс в сдвиговый регистр 7. Счетчик 6, считав 16 импульсов сдвига, устанавливает триггер 29, сигнал с выхода которого по щине 13 уведомл ет ЭВМ о готовности информации. По этому сигналу
ЭВМ по щине 11 выдает в устройство сигнал стробировани элементов И 9 и сброса триггера 29. Информаци по щинам 14 поступает в ЭВМ. На этом цикл приема информационного слова заканчиваетс .
Claims (1)
- УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ С ЛИНИЕЙ СВЯЗИ, содержащее сдвиговый регистр, два счетчика, два элемента И, два элемента ИЛИ и четыре триггера, причем выход первого счетчика соединен с входом сброса первого триггера, выходом соединенного с первым входом первого элемента И, выход первого элемента ИЛИ соединен с входом сброса второго счетчика, первым выходом подключенного к синхровходу второго триггера, выход которого подключен к первому входу второго элемента Й, выходом соединенного с тактовым входом сдвигового регистра, отличающееся тем, что, с целью сокращения аппаратурных затрат устройства, в него введены узел элементов И, формирователь импульса, генератор импульсов, узел приема линейного сигнала, причем информационный вход узла приема линейного сигнала и выход узла передачи линейного сигнала соединены с входом — вы/одом устройства, вход последовательного кода и выход последовательного кода сдвигового регистра подключены соответственно к выходу узла при- ема линейного сигнала и- информационному входу узла передачи линейного сигнала, синхронизирующие входы которых соединены соответственно с вторым и третьим выходами второго счетчика, тактовым входом подключенного к выходу генератора импульсов, вход параллельного кода сдвигового регистра является информационным входом устройства, а выход параллельного кода соединен с информационным входом узла элементов И, выход которого является информационным выходом устройства, а управляющий вход соединен с выходом формирователя импульса и входом сброса третьего триггера, установочный вход которого соединен с выходом первого элемента ,И, а выход является выходом готовности устройства, вход формирователя импульса является входом синхронизации приема устройства, синхронизирующий выход узла приема линейного сигнала соединен с первым входом первого элемента ИЛИ и установочным входом первого триггера, второй вход первого элемента И соединен с выходом первого счетчика и входом сброса четвертого триггера, установочный вход которого соединен с вторым входом первого элемента ИЛИ и входом установки устройства, а выход — с первым входом второго элемента ИЛИ, вторым входом и выходом подключенного соответственно к выходу первого триггера и информационному входу второго триггера, второй вход и выход второго элемента И соединены соответственно с первым выходом второго счетчика и входом первого счетчика.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833603657A SU1118998A1 (ru) | 1983-06-09 | 1983-06-09 | Устройство дл сопр жени с линией св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833603657A SU1118998A1 (ru) | 1983-06-09 | 1983-06-09 | Устройство дл сопр жени с линией св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1118998A1 true SU1118998A1 (ru) | 1984-10-15 |
Family
ID=21067833
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833603657A SU1118998A1 (ru) | 1983-06-09 | 1983-06-09 | Устройство дл сопр жени с линией св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1118998A1 (ru) |
-
1983
- 1983-06-09 SU SU833603657A patent/SU1118998A1/ru active
Non-Patent Citations (1)
Title |
---|
I. Авторское свидетельство СССР № 703799, кл. G 06 F 3/04, 1977. 2. Авторское свидетельство СССР по за вке № 3470767/18-24, кл. G 06 F 3/04, 1982 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1161503A (en) | Receiver apparatus for converting optically encoded binary data to electrical signals | |
SU1118998A1 (ru) | Устройство дл сопр жени с линией св зи | |
NO127890B (ru) | ||
CN211956461U (zh) | 串行数据通信电路及系统 | |
SU1388878A1 (ru) | Устройство дл сопр жени абонента с каналом св зи | |
SU1732485A1 (ru) | Устройство дл передачи и приема данных в полудуплексном режиме | |
US4730309A (en) | Data transmission station | |
SU1118999A1 (ru) | Устройство дл сопр жени информационно-вычислительной системы с мультиплексным последовательным каналом | |
SU1352443A1 (ru) | Устройство дл передачи информации | |
SU1325492A1 (ru) | Устройство дл сопр жени ЭВМ с линией св зи | |
SU1172047A1 (ru) | Устройство дл передачи и приема цифровых сигналов | |
SU1160421A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с каналами св зи | |
SU1285614A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU653763A1 (ru) | Приемо-передающее устройство | |
SU1732350A1 (ru) | Устройство дл сопр жени ЭВМ с линией св зи | |
SU1062759A1 (ru) | Система дл передачи и приема телесигналов | |
SU1464165A1 (ru) | Устройство дл сопр жени вычислительной машины с каналами св зи | |
SU703800A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с внешними устройствами | |
SU1372355A1 (ru) | Буферный повторитель | |
SU1510105A1 (ru) | Устройство дл передачи и приема данных | |
SU1411765A1 (ru) | Устройство дл сопр жени электронной вычислительной машины с общей магистралью | |
RU1798790C (ru) | Устройство дл сопр жени вычислительной машины с каналами св зи | |
SU1221674A1 (ru) | Устройство дл передачи и приема информации | |
SU1293733A1 (ru) | Многоканальное устройство дл обмена информацией | |
SU1681394A1 (ru) | Устройство дл автоматической коммутации и сопр жени |