SU1372355A1 - Буферный повторитель - Google Patents

Буферный повторитель Download PDF

Info

Publication number
SU1372355A1
SU1372355A1 SU853999288A SU3999288A SU1372355A1 SU 1372355 A1 SU1372355 A1 SU 1372355A1 SU 853999288 A SU853999288 A SU 853999288A SU 3999288 A SU3999288 A SU 3999288A SU 1372355 A1 SU1372355 A1 SU 1372355A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
amplifier
transmitting
elements
Prior art date
Application number
SU853999288A
Other languages
English (en)
Inventor
Анатолий Ефимович Абрамов
Сергей Павлович Кобзев
Андрей Маркович Смаглий
Евгения Владимировна Федорова
Original Assignee
Предприятие П/Я Р-6052
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6052 filed Critical Предприятие П/Я Р-6052
Priority to SU853999288A priority Critical patent/SU1372355A1/ru
Application granted granted Critical
Publication of SU1372355A1 publication Critical patent/SU1372355A1/ru

Links

Abstract

Изобретение относитс  к технике передачи электрических сигналов между цифровыми устройствами и может быть использовано в системах, управл емых от микроэвм с единым каналом и асинхронным принципом обмена с подтверждением, в том числе дл  подключени  дополнительных устройств, использующих канал в режиме пр мого доступа в пам ть. Цель изобретени  - повышение быстродействи  и улучшение помехоустойчивости за счет обеспечени  возможности использовани  передающих усилителей с третьим состо нием. Буферный повторитель содержит передающие усилители 1-4, приемные усилители 5-10, элементы И 11-15, элементы ИЛИ 16,17, элементы НЕ 18 и 19. 1 ил.

Description

Изобретение относитс  к технике передачи электрических сигналов межд цифровыми устройствами и может быть использовано в системах, управл емых от микроэвм с единиым каналом и асинхронным принципом обмена с подтверждением , в том числе дл  подключени  дополнительных устройств, использующих канал в режиме пр мого доступа в пам ть.
Цель изобретени  - повьппение быстродействи  и улучшение помехоустойчивости за счет обеспечени  возможности использовани  передаклщх усилителей с третьим состо нием.
На чертеже представлена схема устройства.
Буферный повторитель содержит передающие усилители 1 - А, приемные усилители 5 - 10, элементы И 11 - 15 элементы ИЛИ 16 и 17 и элементы НЕ 18 и 19.
Входы и выходы 20 - 23 приемников и передатчиков  вл ютс  соответствен но информационной, сигнала синхрони- зации пассивного устройства, сигнала разрешени  ввода и сигнала подтверждени  выбора управлени  шинами ЭВМ, Входы и выходы 24 и 25  вл ютс  со- ответственно информационной и сигнала синхронизации пассивного устройства шинами внешних устройств.
Устройство работает следующим образом,
При асинхронном способе обмена устройство, посылающее данные (активное ) , сопровождает (или предвар ет) их адресом и специальным управл ющим сигналом. Устройство, распознав- шее свой адрес (пассивное), принимает их и выдает сигнал синхронизации пассивного, свидетельствующий, что цикл обмена завершен. При вводе данных активное устройство устанав- ливает адрес и сигнал разрешени  ввода данных. По этому сигналу адресуемое устройство устанавливает требуемые данные и сигнал синхронизации пассивного устройства, сви- детельствующий о выданных данных и завершает цикл обмена. При этом к времени ответа адресуемого устройства предъ вл етс  одно требование - оно не должно превьш1ать максималь- но допустимое.
Когда арбитром шин  вл етс  центральный процессор, на шине 23 установлен пассивный уровень, запрещающий элементы И 13 и 15 и разрешающий через элемент НЕ 18 элементы И 11 и 14, При выводе данных из центрального процессора пассивный уровень сигнала по шине 22 запрещает элемент И 12 и через элемент НЕ 19 разрешает элемент И 14 по второму входу Таким образом, при выводе данных разрешен передающий усилитель 2 и запрещен передающий усилитель 1„ При вводе данных активный уровень сигнала разрешени  ввода на шине 22 запрещает элементы И 13 и 14 и разрешает элемент И 12 по первому входу , т,е, с приходом сигнала разрешени  ввода будут закрыты передающие усилители 1 и 2 до тех пор, пока не придет актигнмй уровень сигнала синхронизации пассивного устройства по шине 25, который через элементы 12, 11 и 16 разрешит передающий усилитель 1 ,
Таким образом, при пассивном уровне сигнала подтверждени  выбора на шине 23 усилитель 1 открываетс  только на врем  трансл ции данных, вводимых из внешнего устройства о При этом сигнал синхронизащги пассивного устройства транслируетс  через усилители 7 и 3, При активном уровне сигнала подтверждени  выбора в отсутствие сигнала разрешени  ввода открыт усилитель 1 и закрыт усилитель 2, По сигналу разрешени  ввода на шине 22 усилитель 1 закрываетс ,. Усилитель 2 открываетс  после прихода сигнала синхронизации пассивного
устройства по шине 21, (
Таким образом, за счет введени 
схемы управлени  передающими усилител ми , обеспечиваетс  работоспособность буферного повторител  с передатчиками с третьим состо нием, что повышает быстродействие и улучшает помехоустойчивость буферного повтори .

Claims (1)

  1. Формула изобретени 
    Буферный повторитель, содержащий с первого по четвертый передающие усилители, с первого по шестой приемные усилители, первой и второй элементы И, первый элемент ИЛИ, первый и второй элементы НЕ, причем выход первого передающего усилител  подключен к входу первого приемного усилител  и  вл етс  первым информационным входом-выходом повторител , выход первого приемного усилител  соединен с первым входом второго передающего усилител , выход второго приемного усилител  св зан с первым входом первого передающего усилител  а вход подключен к выходу второго передающего усилител  и  вл етс  вторым информационным входом-выходом повторител , первый первого элемента И соединен с выходом первого элемента НЕ и первым входом третьего передающего усилител , второй вход которого соединен с входом второго элемента И и выходом третьего приемного усилител , вход которого подключен к выходу четвертого передающего усилител  и  вл етс  первым входом-выходом синхронизации повто- рител , выход третьего передающего усилител  соединен с входом четвертого приемного усилител  и  вл етс  вторым входом-выходом синхронизации повторител , вход п того приемного усилител   вл етс  входом разрешени  ввода повторител , а выход соединен с входом второго элемента НЕ и вторым входом второго элемента И, вход щестого приемного усилител   вл етс  входом подтверждени  управлени  пов- торител , а выход подключен к первому входу четвертого передающего усилител  и входу первого элемента НЕ,
    выход четвертого приемного усилител  соединен с вторым входом четвертого передающего усилител , выход второго элемента И св зан с вторым входом первого элемента И, выход которого подключен к первому входу первого элемента ИЛИ, выход первого элемента РШИ соединен с вторым входом первого передающего усилител , отличающийс  тем, что, с целью увеличени  быстродействи  и повыщени  . помехозащищенности за счет использовани  схемы стробировани  передающих усилителей с третьим состо нием, в него введены второй элемент ИЛИ, с третьего по п тый элементы И, причем первый вход второго элемента ИЛИ соединен с выходом четвертого элемента И, первый вход которого св зан с выходом первого элемента НЕ, а второй вход - с выходом второго элемента НЕ и первым входом третьего элемента И, первый вход п того элемента И подключен к выходу второго элемента И, а второй вход - к выходу шестого приемного усилител  и второму входу третьего элемента И, выход - к второму входу второго элемента ШШ, выход третьего элемента И соединен с вторым входом первого элемента ИЛИ, выход второго элемента ИЛИ - с вторым входом второго передающего усилител .
SU853999288A 1985-12-26 1985-12-26 Буферный повторитель SU1372355A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853999288A SU1372355A1 (ru) 1985-12-26 1985-12-26 Буферный повторитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853999288A SU1372355A1 (ru) 1985-12-26 1985-12-26 Буферный повторитель

Publications (1)

Publication Number Publication Date
SU1372355A1 true SU1372355A1 (ru) 1988-02-07

Family

ID=21213379

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853999288A SU1372355A1 (ru) 1985-12-26 1985-12-26 Буферный повторитель

Country Status (1)

Country Link
SU (1) SU1372355A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Электроника, 1970, № 24, с. 3-9. Авторское свидетельство СССР № 902613, кл. G 11 С 7/00, 1980. *

Similar Documents

Publication Publication Date Title
KR960006379A (ko) 신호 수신 장치
GB1093105A (en) Data processing system
KR910010335A (ko) 인터페이스 회로
GB1357028A (en) Data exchanges system
SU1372355A1 (ru) Буферный повторитель
SU1427373A1 (ru) Устройство дл сопр жени абонентов
SU815722A1 (ru) Устройство дл сопр жени
SU1118999A1 (ru) Устройство дл сопр жени информационно-вычислительной системы с мультиплексным последовательным каналом
KR830008233A (ko) 단일라인 우선순위를 설립시키는 장치를 가지는 통신 멀티플렉서
KR0136514B1 (ko) 공통선 신호장치의 속도정합장치
RU1839259C (ru) Многоканальное устройство дл сопр жени ЭВМ с последовательными лини ми св зи
SU1705832A1 (ru) Устройство дл сопр жени ЭВМ с абонентом
SU1520530A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
SU1727126A1 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
SU1469506A1 (ru) Устройство дл сопр жени абонентов
SU1658163A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
RU1803918C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1264196A1 (ru) Устройство дл обмена информацией
SU1043622A1 (ru) Многоканальное устройство дл сопр жени вычислительных машин
SU768016A1 (ru) Устройство передачи информации дл квазиэлектронной автоматической телефонной станции
SU1201858A1 (ru) Устройство дл передачи и приема информации
RU1800460C (ru) Устройство дл сопр жени цифровых вычислительных машин
SU809143A1 (ru) Устройство дл сопр жени с общей маги-СТРАлью ВычиСлиТЕльНОй СиСТЕМы
JPS60117847A (ja) デ−タ制御回路
RU1784989C (ru) Устройство дл сопр жени ЭВМ с лини ми св зи