JPH0368017A - エラー処理装置 - Google Patents

エラー処理装置

Info

Publication number
JPH0368017A
JPH0368017A JP1203748A JP20374889A JPH0368017A JP H0368017 A JPH0368017 A JP H0368017A JP 1203748 A JP1203748 A JP 1203748A JP 20374889 A JP20374889 A JP 20374889A JP H0368017 A JPH0368017 A JP H0368017A
Authority
JP
Japan
Prior art keywords
error
external storage
error detection
optical channel
command
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1203748A
Other languages
English (en)
Inventor
Yoshio Mikami
三上 義夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP1203748A priority Critical patent/JPH0368017A/ja
Publication of JPH0368017A publication Critical patent/JPH0368017A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (概要) 上位装置及び外部記憶装置の間に設けられ一定のコマン
ドのやりとりを行ない両装置の間でデータの授受を行な
う光チャネルと、上記光チャネルとのデータ転送制御を
行なうデータ転送制御部、コマンドデータのエラー検出
を行なうエラー検出部及び装置全体の制御を行なう制御
部を有し、外部記憶装置の制御を行なう外部記憶制御装
置とに設けたエラー処理装置に関し、 コマンドデータ等にエラーが発生した場合において光チ
ャネルのタイムアウト検出前に光チャネルと外部記憶装
置制御装置の間を切り離すことができるものとすること
を目的とし、 外部記憶制御装置に上記エラー検出部がコマンドデータ
のエラーを検出したときにエラー検出通知コマンドを発
生するエラー検出通知コマンド発生部を設け、上記光チ
ャネルにこのエラー検出コマンドを受けたとき上記外部
記憶制御装置との接続を切断する切断手段とを設けて構
成する。
〔産業上の利用分野〕
本発明は、エラー処理装置に係り、特に上位装置及び外
部記憶装置の間に設けられ一定のコマンドのやりとりを
行ない再装置の間でデータの授受を行なう光チャネルと
、上記光チャネルとのデータ転送制御を行なうデータ転
送制御部、コマンドデータのデュブリケーシaンチェッ
クによりエラー検出を行なうエラー検出部及び装置全体
の制御を行なう制御部を有し、外部記憶装置の制御を行
なう外部記憶制御装置とに設けたエラー処理装置に関す
る。
〔従来の技術〕
近年、情報処理システムの発達によりデータ転送速度の
向上が要望され、上位装置と外部記憶装置との間を光通
信でデータの転送を行なう光チャネルを用いるものがあ
る。
これは、第6図に示すように上位装置としての中央処理
装置10に外部記憶装置として、例えば複数(第6図に
おいては2台)の磁気ディスク装置11a、1 lbを
接続するに際して、中央処理装置10に2台の光チャネ
ル13.14を設け、この光チャネル13.14に磁気
ディスク装置11a、1 lbの制御を行なう磁気ディ
スク装置制御装置15.16を接続してなるものである
そして中央処理装置10が磁気ディスク装置11a、l
lbをアクセスする時には、光チャネル13.14から
コマンドデータを発しこれを磁気ディスク装置制御装置
15.16が受け、一定の時間内に応答コマンドを発す
る等のイニシャルシーケンスを行なうことによりアクセ
スを実行する。
そして従来の装置では、上述したイニシャルシーケンス
において、例えば光チャネルからのコマンドにエラーが
発生した場合や、光チャネルと磁気ディスク装置制御装
置とが結合時において磁気ディスク装置制御装置の状態
を通知するステータスデータに応答する光チャネルから
の応答データにエラーが発生した場合には、磁気ディス
ク装置制御装置ではエラーを検出した磁気ディスク装置
制御装置はこれを不当な割込として処理し、何等の処理
を行なわない場合もある。
(発明が解決しようとする課題) ところでこのような場合には、第7図に示すように、光
チャネル側では一定の時間(例えば1sec)応答が無
いときにはタイムアウトとして処理しI CC(Int
erface Control Check )状態と
なり光チャネルと磁気ディスク装置制御装置とを切り離
す5LRSTコマンドを発行するものとしている。従っ
て、このように光チャネルがタイムアウトを検出してそ
の後に両者の結合を切離すものとしている間において光
チャネル及び磁気ディスク装置は他の処理を行なうこと
ができずシステムの性能を向上させることはできないと
いう問題がある。“ そこで本発明はコマンドデータ等にエラーが発生した場
合において光チャネルのタイムアウト検出前に光チャネ
ルと外郭記憶装置制御装置の間を切り離すことができる
エラー検出装置を提供することを目的とする。
〔課題を解決するための手段〕
本発明にあって、上記の課題を解決するための手段は、
第1図に示すように、上位装置1及び外部記憶装置2の
間に設けられ一定のコマンドのやりとりを行ない再装置
1,2の間でデータの授受を行なう光チャネル3と、上
記光チャネル3とのデータ転送制御を行なうデータ転送
制御部4、コマンドデータのエラー検出を行なうエラー
検出部5及び装置全体の制御を行なう制御部6を有し、
外部記憶装置2の制御を行なう外部記憶制御装置12と
に設けたエラー処理装置7において、上記外部記憶制御
装置12に上記エラー検出部(5)がコマンドデータの
エラーを検出したときにエラー検出通知コマンドを発生
するエラー検出通知コマンド発生部8を設け、上記光チ
ャネル3にこのエラー検出コマンドを受けたとき上記外
部記憶制御装置12との接続を切断する切断手段9を設
けたことである。
(作用) 本発明によれば、エラー検出通知コマンド発生部はエラ
ー検出部がコマンドデータのエラーを検出したときにエ
ラー検出通知コマンドを発生し、光チャネルの切断手段
はこのエラー検出コマンドを受けたとき上記ディスク制
御装置との接続を切断するからコマンドデータにエラー
が存在するときには両装置は、タイムアウトを待つこと
なく直ちに切り離される 〔実施例〕 以下本発明に係るエラー処理装置の実施例を図面に基づ
いて説明する。
第2図乃至第5図は本発明に係るエラー処理装置の第一
の実施例を示すものである。本実施例において、光チャ
ネルからのコマンドデータは第3図に示すように、1つ
のデータを送出する際に1つのデータを1つのデータユ
ニット中にファーストバイトおよびセカンドバイトの2
回送出する。そして磁気ディスク装置制御装置ではこれ
らのデータが同一か否かでデータ中にエラーが有るかを
判断する。
第2図は本実施例に係るエラー処理装置を含む磁気ディ
スク装置の構成を示すものである。同図において、20
は装置全体の制御を行なうマイクロプロセッサ(MPU
)、21は例えばデータがコマンドデータであることを
検出するデータ転送制御部であるADT (Auto 
Data Transfer)制御回路、22は上述し
たファーストバイトのデータを格納する第1のレジスタ
、23はセカンドバイトのデータを格納する第2のレジ
スタ、24はADT制御回路21からデータがコマンド
データである旨の信号aを受けたとき、第1と第2のレ
ジスタ22.23の格納したデータを1ビツトづつ比較
し、不一致があった時にエラー信号すを立ち上げるデュ
ブリケーション比較回路、25は上記のデュブリケーシ
ョン比較回路24からの信号を格納するエラーレジスタ
、26はエラーレジスタ25の各ビットの一つにでもエ
ラー信号があればチエツク信号CをMPU20に立ち上
げるオアゲートを示している。そして本実施例では上記
のデュブリケーションチェック回路24からエラー信号
すが出力されたときエラー検出通知コマンド(IER)
を光チャネルに出力するエラー検出通知発生部としてエ
ラー検出通知コマンド発行回路27を備えている。そし
て光チャネルには、このIERを受けたときには光チャ
ネルと磁気ディスク装置制御装置の結合の切り離しを行
なうコマンド(SLRST)を発生する切断手段(図示
していない)を設けている。
次に本実施例に係るエラー処理装置の作動を説明する。
第4図及び第5図に示すように、イニシアルデータであ
るコマンドが光チャネルから磁気ディスク装置制御郁に
送出される。このとき、何等かの理由によりデータにエ
ラーが発生すると、デュブリケーションチェック回路2
4からエラー信号すが発行され、エラー検出通知コマン
ド発行回路27からIERコマンドが発行され光チャネ
ルの切断手段は5LRSTコマンドが発行され両装置の
結合は切り離される。
従って本実施例によれば、コマンドデータにエラーが存
在すれば上記の手順で両装置はタイムアウトを待つこと
なく直ちに切り離されるから、システムの性能の向上を
計ることができる。
(発明の効果) 以上説明したように、本発明によれば光チャネルと、上
記光チャネルとのデータ転送制御を行なうデータ転送制
御部、コマンドデータのエラー検出を行なうエラー検出
部及び装置全体の制御を行なう制御部を膚し、外部記憶
装置の制御を行なう外部記憶制御装置とに設けたエラー
処理装置を外部記憶制御装置にエラー検出部がコマンド
データのエラーを検出したときにエラー検出通知コマン
ドを発生するエラー検出通知コマンド発生部を設け、上
記光チャネルにこのエラー検出コマンドを受けたとき上
記外部記憶制御装置との接続を切断する切断手段を設け
て構成したから、エラー検出通知コマンド発生部はエラ
ー検出部がコマンドデータのエラーを検出したときにエ
ラー検出通知コマンドを発生し、光チャネルの切断手段
はこのエラー検出コマンドを受けたとき上記ディスク制
御装置との接続を切断するからコマンドデータにエラー
が存在するときには再装置は、タイムアウトを待つこと
なく直ちに切り離され、システムの性能の向上を計るこ
とができるという効果を奏する。
されるシステムを示す図、第7図は従来例の作動を示す
図である。
1・・・上位装置 2・・・外部記憶装置 3・・・光チャネル 4・・・データ転送制御部 5・・・エラー検出部 6・・・制御部 7・・・エラー処理装置 8・・・エラー検出通知コマンド発生部9・・・切断手
段 12・・・外部記憶制御装置
【図面の簡単な説明】
第1図は本発明の原理図、第2図は本発明に係るエラー
処理装置を含む磁気ディスク装置制御装置の構成を示す
ブロック図、第3図はコマンドのデータユニットの構成
を示す図、第4図は実施例の作動を示すタイミングチャ
ート、第5図は実施例の作動を示す図、第6図は本発明
が適用で施与r]のA乍ψ力 IIS図 −hoesが゛直円Zれろシステム 第 図

Claims (1)

  1. 【特許請求の範囲】 上位装置(1)及び外部記憶装置(2)の間に設けられ
    一定のコマンドのやりとりを行ない両装置(1),(2
    )の間でデータの授受を行なう光チャネル(3)と、上
    記光チャネル(3)とのデータ転送制御を行なうデータ
    転送制御部 (4)、コマンドデータのエラー検出を行なうエラー検
    出部(5)及び装置全体の制御を行なう制御部(6)を
    有し、外部記憶装置(2)の制御を行なう外部記憶制御
    装置(12)とに設けたエラー処理装置(7)において
    、 上記外部記憶制御装置(12)に上記エラー検出部(5
    )がコマンドデータのエラーを検出したときにエラー検
    出通知コマンドを発生するエラー検出通知コマンド発生
    部(8)を設け、上記光チャネル(3)にこのエラー検
    出コマンドを受けたとき上記外部記憶制御装置(12)
    との接続を切断する切断手段(9)を設けたことを特徴
    とするエラー処理装置。
JP1203748A 1989-08-08 1989-08-08 エラー処理装置 Pending JPH0368017A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1203748A JPH0368017A (ja) 1989-08-08 1989-08-08 エラー処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1203748A JPH0368017A (ja) 1989-08-08 1989-08-08 エラー処理装置

Publications (1)

Publication Number Publication Date
JPH0368017A true JPH0368017A (ja) 1991-03-25

Family

ID=16479193

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1203748A Pending JPH0368017A (ja) 1989-08-08 1989-08-08 エラー処理装置

Country Status (1)

Country Link
JP (1) JPH0368017A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004200704A (ja) * 2002-09-20 2004-07-15 Yazaki Corp Led表示素子およびこれを用いたメータ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004200704A (ja) * 2002-09-20 2004-07-15 Yazaki Corp Led表示素子およびこれを用いたメータ

Similar Documents

Publication Publication Date Title
US5337413A (en) Environment monitoring system for standard interface bus computer systems
WO1998015896A1 (en) High speed heterogeneous coupling of computer systems using channel-to-channel protocol
JPH10207804A (ja) 偽装端末システムおよび偽装端末装置
US6493785B1 (en) Communication mode between SCSI devices
US7111158B1 (en) Techniques for transitioning control of a serial ATA device among multiple hosts using sleep and wake commands
US20090077275A1 (en) Multiple I/O interfacing system for a storage device and communicating method for the same
US7124235B2 (en) USB apparatus with switchable host/hub functions and control method thereof
US6449680B1 (en) Combined single-ended/differential data bus connector
US6895456B2 (en) System supporting multicast master cycles between different busses in a computer system
JPH0368017A (ja) エラー処理装置
US7062593B2 (en) Circuit system and method for data transmission between LPC devices
TWI728363B (zh) 具資料存取、傳輸及電源管理的整合電子裝置及其方法
JP3050148B2 (ja) 2重化情報処理装置
JPH05257871A (ja) データバス制御方式
JPH06131125A (ja) ディスクアレイ装置
JP2706027B2 (ja) プログラマブルコントローラ
JP2948380B2 (ja) データ通信装置
JPH05282103A (ja) ディスクアレイ装置
KR20120019188A (ko) Usb 호스트 및 usb 디바이스 간의 전환이 가능한 멀티미디어 시스템
JPS638960A (ja) 情報処理装置
JP3107182B2 (ja) 二重化記憶装置
JPH0540658A (ja) 磁気デイスク制御装置
JPH02148346A (ja) シリアル伝送を備えた周辺装置
JPH08179893A (ja) 情報処理装置
JPH04359313A (ja) 半導体ディスク装置