JPH0352699B2 - - Google Patents

Info

Publication number
JPH0352699B2
JPH0352699B2 JP58145091A JP14509183A JPH0352699B2 JP H0352699 B2 JPH0352699 B2 JP H0352699B2 JP 58145091 A JP58145091 A JP 58145091A JP 14509183 A JP14509183 A JP 14509183A JP H0352699 B2 JPH0352699 B2 JP H0352699B2
Authority
JP
Japan
Prior art keywords
signal
frequency
circuit
data
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58145091A
Other languages
English (en)
Other versions
JPS6037857A (ja
Inventor
Susumu Kobayashi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP58145091A priority Critical patent/JPS6037857A/ja
Publication of JPS6037857A publication Critical patent/JPS6037857A/ja
Publication of JPH0352699B2 publication Critical patent/JPH0352699B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

【発明の詳細な説明】 本発明はデータ伝送方式に関し、特に変調回
路、復調回路を簡単化したFM伝送方式に関す
る。
従来、この種の変調方式には、モデムで使用さ
れている変調方式で、例えば1200b/sでデータ
伝送を行う場合、2値信号データを1700±400Hz
の周波数で変調して送るFS方式、磁気記録等で
使用されている変調方式で、2つつづきのクロツ
クビツトの中間にデータビツトがあれば“1”、
なければ“0”とするFM方式や、“0”データ
が2つ続くときクロツクビツトを挿入し、データ
ビツトはビツトわくの中間に位置するようにする
MFM方式などがある。
これらのうち、FS方式では、変調時には変調
信号の位相の不連続性を少なくする必要があるこ
と、また、復調するには周波数弁別器により行う
方法、あるいはデータ“1”と“0”に対応した
周波数を検出するのに狭帯域の帯域フイルタを用
いる方法などがあるが、変調回路、復調回路とも
に複雑となる欠点がある。
また、磁気記録に用いられているFM方式、
MFM方式においては、クロツクとデータビツト
とを正確に分離する必要があるが、このためには
PLL回路を用いる必要があり、回路構成が複雑
となる欠点がある。
このことから、本発明の目的は、簡単な回路構
成で周波数変復調回路を実現し、データ伝送を可
能とするFM伝送方式を提供することにある。
本発明は、送信データが“0”のときデータ伝
送速度nに等しい周波数の1サイクルを送り、デ
ータが“1”のときn/2に等しい周波数の1/2サイ クルを送る周波数変調回路と、該周波数変調信号
より受信データと受信クロツクとを再生する周波
数復調回路とより構成されることを特徴とする。
以下に、本発明の実施例を説明する。
第1図は本発明による周波数変調回路を示し、
第3図はその動作タイミングを示した図である。
第1図において、1は分周回路、2はフリツプ
フロツプ回路であり、簡単な論理回路構成で実現
できる。
第3図をも参照して動作を説明する。
データ速度の2倍の周波数のクロツクI1は、分
周回路により1/2の周波数に分周され、送信クロ ツクO2として出力される。送信データI2の反転信
号と受信クロツクO2とがオア回路ORに入力さ
れ、この論理和信号aがフリツプフロツプ2に入
力されると、クロツクI1に同期して周波数変調信
号O1が出力される。
第2図は本発明による複調回路を示し、第4図
はその動作タイミングを示した図である。
第2図において、3は極性変化検出回路、4は
カウンタ、5は受信データ再生回路、6は同期信
号発生回路である。
第4図をも参照して動作を説明する。
周波数変調信号I3と第3図のクロツクI1の8倍
の周波数のクロツクI4が入力されると、復調信号
O3と受信クロツクO4とが確実に分離されて出力
される。
まず、極性変化検出回路3は、変調信号I3とク
ロツクI4とにより、変調信号I3の極性の変化点の
みを抽出した信号bを出力する。同期信号発生回
路6は、この信号bとクロツクI4を8分周したカ
ウンタ4からの分周信号cとにより、信号bが
“1”かつ分周信号cが“0”の条件で信号bの
なかからビツトの切れ目に対応するパルスeのみ
を抽出した同期信号dを出力する。なお、分周信
号cは初期状態では“0”を出力している。同期
信号dは、カウンタ4に対してはカウントの開始
タイミングを規定し、後述の受信クロツクO4と、
受信クロツクO4と1/4周期ずれた分周信号cとを
出力させる。また、同期信号dは受信データ再生
回路5に対しては受信データの送出タイミングを
規定する信号である。カウンタ4は、クロツクI4
と同期信号dとから変調信号I3のビツト周期に同
期した受信クロツクO4を出力するとともに、こ
のクロツクO4と1/4周期ずれた分周信号cを出力
する。受信データ再生回路5は、信号bのパルス
列の中でビツトの切れ目に対応するパルスeが信
号cの“0”の位置にあり、受信データがスペー
スであることを示すパルスfが信号cの“1”の
位置にあることから、1ビツト区間内にパルスf
の有無を検出し、再生データとしての復調信号
O3を同期信号dに同期させて出力する。
換言すれば、受信データ再生回路5は、分周信
号cが“1”のときの検出信号bの値に応じた変
調信号I3が示す値(信号bが“1”であれば
“0”、信号bが“0”であれば“1”)を保持し、
同期信号dが“0”になるとその保持した値を復
調信号O3として出力する。
以上説明してきたように、本発明においては、
マークデータ受信時に同期信号発生回路6に入力
される信号bは、ビツトの切れ目を示すパルスe
のみとなるため、このとき同期信号dは確実に受
信データのビツト周期に同期した信号となる。こ
れにより、マークデータ受信時に受信側と送信側
の同期が確実にかかる。よつて、通信の開始のマ
ーク時を利用して送信側と受信側の同期が自動的
にかかるため、従来のような同期をとるための特
別な回路は不要であり、復調回路が簡単化され
る。また、本発明の変調回路では、周波数変換回
路が不要であり、変調回路も簡単化される。
【図面の簡単な説明】
第1図は本発明にかかる変調回路、第3図はそ
の動作タイミングを示した図で、第2図は本発明
にかかる復調回路、第4図はその動作タイミング
を示した図である。 1……分周回路、2……フリツプフロツプ、3
……極性変化検出回路、4……カウンタ、5……
受信データ再生回路、6……同期信号発生回路。

Claims (1)

  1. 【特許請求の範囲】 1 2信号データの伝送方式において、 送信データが“0”のときデータ伝送速度nに
    等しい周波数の1サイクルを送り、送信データが
    “1”のときn/2に等しい周波数の1/2サイクル
    を送る周波数変調回路と、 複調用クロツク信号と前記周波数変調回路から
    送られてくる周波数変調信号とから前記周波数変
    調信号の極性変化点を検出し、前記極性変化点か
    ら1/2n時間内の所定時間が第1のレベル、前
    記所定時間以外の時間は第2のレベルから構成さ
    れる検出信号を発生する極性変化検出回路と、 判定信号および前記検出信号を受け、前記判定
    信号が“0”かつ前記検出信号が前記第1のレベ
    ルのとき前記第2のレベル、それ以外のときは前
    記第1のレベルから構成される同期信号を発生す
    る同期信号発生回路と、 初期状態で前記判定信号として“0”を出力
    し、前記同期信号が入力されると該同期信号に同
    期して前記複調用クロツク信号を分周し、前記デ
    ータ伝送速度nに等しい周波数を有する受信クロ
    ツク信号を発生するとともに、前記受信クロツク
    信号を3/4周期遅延した分周信号を前記判定信号
    として出力するカウンタと、 前記検出信号と前記分周信号と前記同期信号と
    から受信データを再生するデータ再生回路とを有
    する周波数複調回路を用いたことを特徴とする
    FM伝送方式。
JP58145091A 1983-08-10 1983-08-10 Fm伝送方式 Granted JPS6037857A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58145091A JPS6037857A (ja) 1983-08-10 1983-08-10 Fm伝送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58145091A JPS6037857A (ja) 1983-08-10 1983-08-10 Fm伝送方式

Publications (2)

Publication Number Publication Date
JPS6037857A JPS6037857A (ja) 1985-02-27
JPH0352699B2 true JPH0352699B2 (ja) 1991-08-12

Family

ID=15377167

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58145091A Granted JPS6037857A (ja) 1983-08-10 1983-08-10 Fm伝送方式

Country Status (1)

Country Link
JP (1) JPS6037857A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10007783A1 (de) * 2000-02-21 2001-08-23 Rohde & Schwarz Verfahren und Anordnung zur Daten- und Taktrückgewinnung bei einem biphase-codierten Datensignal
US7711078B2 (en) * 2007-06-01 2010-05-04 Smsc Holdings Sarl Frequency synchronization
US8477879B2 (en) * 2009-12-23 2013-07-02 Texas Instruments Incorporated System and method for bi-phase modulation decoding

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5430011A (en) * 1977-08-10 1979-03-06 Hitachi Ltd Phase synchronous oscillator of digital type
JPS5446020A (en) * 1977-09-19 1979-04-11 Sony Corp Demodulation circuit
JPS5879360A (ja) * 1981-11-05 1983-05-13 Chino Works Ltd 変調回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5430011A (en) * 1977-08-10 1979-03-06 Hitachi Ltd Phase synchronous oscillator of digital type
JPS5446020A (en) * 1977-09-19 1979-04-11 Sony Corp Demodulation circuit
JPS5879360A (ja) * 1981-11-05 1983-05-13 Chino Works Ltd 変調回路

Also Published As

Publication number Publication date
JPS6037857A (ja) 1985-02-27

Similar Documents

Publication Publication Date Title
EP0040632B1 (en) Data processing system with serial data transmission between subsystems
US4831338A (en) Synchronizing clock signal generator
US4752942A (en) Method and circuitry for extracting clock signal from received biphase modulated signal
JPS63136852A (ja) 信号伝送システム
JPH027544B2 (ja)
US4153814A (en) Transition coding method for synchronous binary information and encoder and decoder employing the method
JPH0352699B2 (ja)
US5014270A (en) Device for synchronizing a pseudo-binary signal with a regenerated clock signal having phase jumps
EP0499479B1 (en) Clock regeneration circuit
JP2572984B2 (ja) フェ−ズコヒレント復調器
JPS5926136B2 (ja) クロツク再生回路
JPS61127243A (ja) ビツト位相同期回路
JPH0213494B2 (ja)
US3818344A (en) System for transmitting information pulses
US7136446B2 (en) Method and apparatus for data and clock recovery in a biphase-coded data signal
JPS5975743A (ja) クロツク再生回路
JPS6316935B2 (ja)
SU458016A1 (ru) Устройство дл магнитной записи и воспроизведени
KR920004447B1 (ko) 디지탈 오디오 인터페이스의 수신데이타의 사용자 비트 검출회로
JPH0574255B2 (ja)
GB2176975A (en) Fm signal demodulating apparatus
JPS6217307B2 (ja)
JPS6131648B2 (ja)
JPH08331189A (ja) クロック位相同期回路
JPH0263341A (ja) 無線中継システムにおけるデータ再生方式