JPH03256352A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH03256352A
JPH03256352A JP5548490A JP5548490A JPH03256352A JP H03256352 A JPH03256352 A JP H03256352A JP 5548490 A JP5548490 A JP 5548490A JP 5548490 A JP5548490 A JP 5548490A JP H03256352 A JPH03256352 A JP H03256352A
Authority
JP
Japan
Prior art keywords
semiconductor element
lead frame
lead
semiconductor device
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5548490A
Other languages
English (en)
Inventor
Takehiro Saito
齋藤 武博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5548490A priority Critical patent/JPH03256352A/ja
Publication of JPH03256352A publication Critical patent/JPH03256352A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/4826Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors

Landscapes

  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体装置に関し、特に小型パッケージに集積
度の高い大面積の半導体素子が搭載された半導体装置に
関する。
〔従来の技術〕
断斜視図である。この半導体装置は、同図に示すように
、半導体素子1の回路形成面を上面にし、リードフレー
ム4の搭載部2に銀ペースト3を塗り、半導体素子1を
固着し、その後、銀ペースト3を加熱硬化させ、リード
フレーム4の内部り一ド5上に施こされた銀めっき部6
を金属線1!7で半導体素子1のボディングパッドにボ
ンディングする。その後、樹脂体9で覆われる。次に、
図示しないリードフレーム4の不要な部分が切り落され
リードフレーム4の外部リード10にめっきを施こし、
外部リード10を所定の形状に加工した半導体装置とし
て形成されていた。
〔発明が解決しようとする課題〕
上述した半導体装置の外形上の寸法は、国内の工業会や
国際的規格で規定されている。また、従来の半導体装置
の場合は、半導体素子搭載部の外方に引き伸ばされた内
部リードの先端と半導体素子のポンディングパッドとを
金属細線で結線しなければならない。しかし結線可能な
長さは1.0關以上であるためと、内部リードが強固に
樹脂と接着し合い強い引っ張り強度を得るためには半導
体素子の外形寸法より樹脂部の寸法は片側で1゜511
I11程度の距離が必要であるため、パッケージに搭載
可能な半導体素子の寸法に制限があった。
特に、最近では、記憶回路素子の高集積化による大半導
体素子化及び半導体装置のプリント基板への高集積度実
装を実現させるために、パッケージの小型化が進んでい
るのでますますこの種の問題が浮き彫りになりつつある
のが現状である。
本発明の目的は、かかる問題を解消する半導体装置を提
供することにある。
(課題を解決するための手段〕 本発明の半導体装置はボンディング用のパッドを除く半
導体素子表面上の回路形成面にポリイミドを2μm〜5
0μm厚さで被覆した半導体素子と、この半導体素子の
周囲に配置されるとともに前記パッドの間隙をぬって前
記半導体素子領域に延在し、前記半導体素子を接着剤に
より固着するリードとを有している。
〔実施例〕 次に本発明について図面を参照して説明する。
リードフレームは、帯状の板材13にガイドホール11
と外部リード部3aと内部リード部4aとタイバー5a
とが形成されたものである。内部リード部4aの表面に
は、銀めっき6が施こされ、その裏面にエポキシ樹脂等
の接着剤をあらかじめ塗布しておくことである。
第2図は第1図のAA断面図である。この内部リード部
4aの表面には銀めっき6aが施こされ裏面に接着剤1
2が塗布されている。
第3図は第1図のリードフレームを使用した半導体装置
を示す部分破断斜視図である。この半導体装置は前述の
リードフレームを使用して以下のように組立られる。す
なわち、まず、半導体素子1aはボンディング用のパッ
ド以外の表面を例えば、厚さが2〜50μmのポリイミ
ド樹脂膜で被覆され、100℃〜150℃でリードフレ
ーム2aと半導体素子1aを加熱し、半導体素子表面と
リードフレーム2aの裏面とを固定する。次に、半導体
素子1aのボンディング用のパッド8aと内部リード4
aとを金属細線7aで結線する。次に樹脂で封止し、樹
脂体9aを形成する。
次に、外部リード10aにはんだめっきを施し、外部リ
ード10aを所定の形状に加工し、製品が完了する。こ
のように、従来のようにリードフレームの中央に特別に
半導体素子を搭載する搭載部を設けることがないので、
このリードフレームの搭載部領域の半導体素子領域より
はみ出す領域だけ小さくすることが出来る。
〔発明の効果〕
以上説明したように本発明はリードフレームの半導体素
子搭載部をもうけずに、リードフレームの内部リードの
裏面と半導体素子表面を直接的に接着剤を介し固着する
ことで、半導体素子よりはみ出す不要な領域がなくすこ
とが出来るので同一寸法のパッケージにより大きな半導
体素子をもつ半導体装置が得られるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示す半導体装置のリードフ
レームの平面図、第2図は第1図のAA断面図、第3図
は第1図のリードフレームを使用した半導体装置を示す
部分破断斜視図、第4図は従来の一例を示す半導体装置
の部分破断斜視図である。 1.1a・・・半導体素子、2a、4・・・リードフレ
ーム、2・・・搭載部、3・・・銀ペースト、4a、5
・・・樹脂体、10.10a・・・外部リード、11・
・・ガイドホール、12・・・接着剤、13・・・板材

Claims (1)

    【特許請求の範囲】
  1.  ボンディング用のパッドを除く半導体素子表面上の回
    路形成面にポリイミドを2μm〜50μm厚さで被覆し
    た半導体素子と、この半導体素子の周囲に配置されると
    ともに前記パッドの間隙をぬって前記半導体素子領域に
    延在し、前記半導体素子を接着剤により固着するリード
    とを有することを特徴とする半導体装置。
JP5548490A 1990-03-06 1990-03-06 半導体装置 Pending JPH03256352A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5548490A JPH03256352A (ja) 1990-03-06 1990-03-06 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5548490A JPH03256352A (ja) 1990-03-06 1990-03-06 半導体装置

Publications (1)

Publication Number Publication Date
JPH03256352A true JPH03256352A (ja) 1991-11-15

Family

ID=12999899

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5548490A Pending JPH03256352A (ja) 1990-03-06 1990-03-06 半導体装置

Country Status (1)

Country Link
JP (1) JPH03256352A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5327009A (en) * 1992-05-22 1994-07-05 Nec Corporation Miniaturized integrated circuit package
US5536970A (en) * 1992-09-29 1996-07-16 Kabushiki Kaisha Toshiba Resin-encapsulated semiconductor device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5327009A (en) * 1992-05-22 1994-07-05 Nec Corporation Miniaturized integrated circuit package
US5536970A (en) * 1992-09-29 1996-07-16 Kabushiki Kaisha Toshiba Resin-encapsulated semiconductor device

Similar Documents

Publication Publication Date Title
JP2569400B2 (ja) 樹脂封止型半導体装置の製造方法
JPH0582977B2 (ja)
JPH03256352A (ja) 半導体装置
JPH03165549A (ja) 半導体集積回路装置
JP2737332B2 (ja) 集積回路装置
JP3192238B2 (ja) 半導体装置の組立方法
JP2822446B2 (ja) 混成集積回路装置
JPH07201928A (ja) フィルムキャリア及び半導体装置
JPH03248454A (ja) 混成集積回路装置
JPH0228356A (ja) 表面実装型半導体装置及びその製造方法
JP2000150756A (ja) 樹脂封止型半導体装置及びリードフレーム
JP3153185B2 (ja) 半導体装置
KR19980083259A (ko) 칩 싸이즈 반도체 패키지의 구조 및 그 제조 방법
JPH0448769A (ja) 半導体装置
JPH1197472A (ja) 半導体装置およびその製造方法
JPS6060743A (ja) リ−ドフレ−ム
JPH0382067A (ja) 樹脂封止型半導体装置
JPH02122552A (ja) 樹脂封止型半導体装置
JPH03116765A (ja) リードフレーム
JPH0553310B2 (ja)
JPS61280639A (ja) 半導体装置
JPH0358462A (ja) 樹脂封止型半導体装置
JPH0595023A (ja) 半導体集積回路封止装置用リードフレーム
JPH1187603A (ja) 樹脂封止型半導体装置及びその製造方法
JPH04290254A (ja) 半導体装置用リードフレーム