JPH03196380A - ワンチップマイクロコンピュータ - Google Patents
ワンチップマイクロコンピュータInfo
- Publication number
- JPH03196380A JPH03196380A JP1339541A JP33954189A JPH03196380A JP H03196380 A JPH03196380 A JP H03196380A JP 1339541 A JP1339541 A JP 1339541A JP 33954189 A JP33954189 A JP 33954189A JP H03196380 A JPH03196380 A JP H03196380A
- Authority
- JP
- Japan
- Prior art keywords
- reset
- chip microcomputer
- serial
- signal
- command signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims abstract description 23
- 230000015572 biosynthetic process Effects 0.000 abstract description 3
- 238000003786 synthesis reaction Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 2
Landscapes
- Microcomputers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、ビデオテープレコーダなどに使用されるワン
チップマイクロコンピュータに関するものである。
チップマイクロコンピュータに関するものである。
従来の技術
近年、ビデオテープレコーダなどの民生機器に、複数個
のワンチップマイクロコンピュータが使用されてきてい
る。
のワンチップマイクロコンピュータが使用されてきてい
る。
以下、図面を参照しながら、上記ワンチップマイクロコ
ンピュータについて説明する。
ンピュータについて説明する。
第4図は、従来の複数個のワンチップマイクロコンピュ
ータを使用した機器の構成図である。
ータを使用した機器の構成図である。
ワンチップマイクロコンピュータ1は、ワンチップマイ
クロコンピュータ本体部101、ワンチップマイクロコ
ンピュータ本体部+01にリセット動作を行わせるリセ
ット制御部102、および他のマイクロチップコンピュ
ータ2とシリアルクロック信号aに同期してシリアルデ
ータ信号すの受信、シリアルデータ信号Cの送信を行う
シリアルインターフェース部103から構成されている
。他のワンチップマイクロコンピュータ2は、ワンチッ
プマイクロコンピュータ1と同様にワンチップマイクロ
コンピュータ本体部201、リセット制御部202、シ
リアルインターフェース部203から構成され、さらに
シリアルクロック信号aを発生するシリアルクロック発
生部204を備えている。第4図において、3はマイク
ロコンピュータ1,2へ電源を供給する電源部、4は電
源供給開始時にワンチップマイクロコンピュータ2を初
期化するリセット検出回路、5は電源供給開始時にワン
チップマイクロコンピュータ1を初期化するリセット検
出回路である。
クロコンピュータ本体部101、ワンチップマイクロコ
ンピュータ本体部+01にリセット動作を行わせるリセ
ット制御部102、および他のマイクロチップコンピュ
ータ2とシリアルクロック信号aに同期してシリアルデ
ータ信号すの受信、シリアルデータ信号Cの送信を行う
シリアルインターフェース部103から構成されている
。他のワンチップマイクロコンピュータ2は、ワンチッ
プマイクロコンピュータ1と同様にワンチップマイクロ
コンピュータ本体部201、リセット制御部202、シ
リアルインターフェース部203から構成され、さらに
シリアルクロック信号aを発生するシリアルクロック発
生部204を備えている。第4図において、3はマイク
ロコンピュータ1,2へ電源を供給する電源部、4は電
源供給開始時にワンチップマイクロコンピュータ2を初
期化するリセット検出回路、5は電源供給開始時にワン
チップマイクロコンピュータ1を初期化するリセット検
出回路である。
以下その動作について説明する。
電源部3よりワンチップマイクロコンピュータ1.2に
対して、電源が供給されると、リセット検出回路4はリ
セット指令信号dをワンチップマイクロコンピュータ2
へ出力し、ワンチップマイクロコンピュータ2の初期化
処理を行う。また、リセット検出回路5はリセット指令
信号eをワンチップマイクロコンピュータ1へ出力し、
ワンチップマイクロコンピュータ1の初期化処理を行う
。
対して、電源が供給されると、リセット検出回路4はリ
セット指令信号dをワンチップマイクロコンピュータ2
へ出力し、ワンチップマイクロコンピュータ2の初期化
処理を行う。また、リセット検出回路5はリセット指令
信号eをワンチップマイクロコンピュータ1へ出力し、
ワンチップマイクロコンピュータ1の初期化処理を行う
。
この後、ワンチップマイクロコンピュータ1.2は、そ
れぞれのシリアルインターフェース部103゜203を
使用して情報の通信を行い、システム機能を果す。
れぞれのシリアルインターフェース部103゜203を
使用して情報の通信を行い、システム機能を果す。
発明が解決しようとする課題
しかしながら、上記のような従来の構成では、ワンチッ
プマイクロコンピュータ1,2毎に、リセット検出回路
4.5を設ける必要があり、多くのワンチップマイクロ
コンピュータを使用する機器のコスト低減を妨げるとい
う問題を有していた。
プマイクロコンピュータ1,2毎に、リセット検出回路
4.5を設ける必要があり、多くのワンチップマイクロ
コンピュータを使用する機器のコスト低減を妨げるとい
う問題を有していた。
本発明は上記問題を解決するものであり、複数のワンチ
ップマイクロコンピュータを使用する機器のコスト低減
に寄与するワンチップマイクロコンピュータを提供する
ことを目的とするものである。
ップマイクロコンピュータを使用する機器のコスト低減
に寄与するワンチップマイクロコンピュータを提供する
ことを目的とするものである。
課題を解決するための手段
上記問題を解決するため本発明のワンチップマイクロコ
ンピュータは、他のマイクロコンピュータからのシリア
ル信号を受信し、上記他のマイクロコンピュータへシリ
アル信号を送信するシリアルインターフェース部と、上
記シリアルインターフェース部へ送信されてくるシリア
ル信号内のリセット指令信号を検出するリセット検出部
と、上記リセット検出部で検出されたリセット指令信号
に基づいてリセット動作をワンチップマイクロコンピュ
ータ本体部に行わせるリセット制御部を備えたものであ
る。
ンピュータは、他のマイクロコンピュータからのシリア
ル信号を受信し、上記他のマイクロコンピュータへシリ
アル信号を送信するシリアルインターフェース部と、上
記シリアルインターフェース部へ送信されてくるシリア
ル信号内のリセット指令信号を検出するリセット検出部
と、上記リセット検出部で検出されたリセット指令信号
に基づいてリセット動作をワンチップマイクロコンピュ
ータ本体部に行わせるリセット制御部を備えたものであ
る。
作用
上記構成により、他のワンチップマイクロコンピュータ
からのシリアル信号内のリセット指令信号をリセット検
出部で検出し、リセット制御部はリセット検出部で検出
されたリセット指令信号に基づいてワンチップマイクロ
コンピュータ本体部にリセット動作を行わせ、初期化処
理を行う。
からのシリアル信号内のリセット指令信号をリセット検
出部で検出し、リセット制御部はリセット検出部で検出
されたリセット指令信号に基づいてワンチップマイクロ
コンピュータ本体部にリセット動作を行わせ、初期化処
理を行う。
実施例
以下本発明の一実施例を図面に基づいて説明する。なお
、従来例の第4図の構成と同一の構成には同一の符号を
付して説明を省略する。
、従来例の第4図の構成と同一の構成には同一の符号を
付して説明を省略する。
第1図は本発明の一実施例を示すワンチップマイクロコ
ンピュータを使用した機器の構成図である。
ンピュータを使用した機器の構成図である。
本発明のワンチップマイクロコンピュータ−1ハ、従来
のワンチップマイクロコンピュータ本体部101、リセ
ット制御部102、シリアルインターフエース部103
に、シリアルインターフェース部1Q3に送信されて(
るシリアル信号内のリセット指令信号を検出するリセッ
ト検出部104と、リセット検出部104で検出された
リセット指令信号を合成してリセット制御部+02へ出
力するリセット信号合成部105を加えて構成されてい
る。
のワンチップマイクロコンピュータ本体部101、リセ
ット制御部102、シリアルインターフエース部103
に、シリアルインターフェース部1Q3に送信されて(
るシリアル信号内のリセット指令信号を検出するリセッ
ト検出部104と、リセット検出部104で検出された
リセット指令信号を合成してリセット制御部+02へ出
力するリセット信号合成部105を加えて構成されてい
る。
以上のように構成されたワンチップマイクロコンピュー
タ11について、以下、第1図、第2図および第3図を
用いてその動作を説明する。
タ11について、以下、第1図、第2図および第3図を
用いてその動作を説明する。
電源部3よりワンチップマイクロコンピュータ2.12
に対して電源が供給され、リセット検出回路4からリセ
ット指令信号dが他のワンチップマイクロコンピュータ
2へ入力されると、ワンチップマイクロコンピュータ2
は初期化処理を行い、その後、ワンチップマイクロコン
ピュータ−1を初期化するために、第3図に示すハイレ
ベル(Hレベル)のシリアルクロック信号aおよびハイ
レベルとローレベル(Lレベル)を交互に繰り返すシリ
アルデータ信号すからなるリセット指令信号を出力する
。ワンチップマイクロコンピュータ−1のリセット指令
検出部104は、第2図に示す通常状態のシリアル通信
の信号形態、すなわちHレベルとLレベルを交互に繰り
返すシリアルクロック信号aに同期してシリアルデータ
信号を受信するという信号形態とは明らかに異なる、上
記通常の状態では存在しない形式のリセット指令信号を
検出し、リセット指令信号fをリセット信号合成部10
5を介してリセット制御部102へ出力する。リセット
制御部102は入力したこのリセット指令信号fに応じ
てワンチップマイクロコンピュータ本体部101にリセ
ット動作を行わせ、初期化処理を行う。そしてその後、
第2図に示す通常状態のシリアル通信を行い、ワンチッ
プマイクロコンピュータ2.11はシステムとしての機
能を果す。
に対して電源が供給され、リセット検出回路4からリセ
ット指令信号dが他のワンチップマイクロコンピュータ
2へ入力されると、ワンチップマイクロコンピュータ2
は初期化処理を行い、その後、ワンチップマイクロコン
ピュータ−1を初期化するために、第3図に示すハイレ
ベル(Hレベル)のシリアルクロック信号aおよびハイ
レベルとローレベル(Lレベル)を交互に繰り返すシリ
アルデータ信号すからなるリセット指令信号を出力する
。ワンチップマイクロコンピュータ−1のリセット指令
検出部104は、第2図に示す通常状態のシリアル通信
の信号形態、すなわちHレベルとLレベルを交互に繰り
返すシリアルクロック信号aに同期してシリアルデータ
信号を受信するという信号形態とは明らかに異なる、上
記通常の状態では存在しない形式のリセット指令信号を
検出し、リセット指令信号fをリセット信号合成部10
5を介してリセット制御部102へ出力する。リセット
制御部102は入力したこのリセット指令信号fに応じ
てワンチップマイクロコンピュータ本体部101にリセ
ット動作を行わせ、初期化処理を行う。そしてその後、
第2図に示す通常状態のシリアル通信を行い、ワンチッ
プマイクロコンピュータ2.11はシステムとしての機
能を果す。
このようにワンチップマイクロコンピュータ11は、他
のワンチップマイクロコンピュータ2からのリセット指
令信号に応じて初期化処理を行うことができるため、従
来のような外付のリセット検出回路を必要としなくなり
、複数個のワンチップマイクロコンピュータを使用する
機器のコスト低減に大きく寄与することができる。
のワンチップマイクロコンピュータ2からのリセット指
令信号に応じて初期化処理を行うことができるため、従
来のような外付のリセット検出回路を必要としなくなり
、複数個のワンチップマイクロコンピュータを使用する
機器のコスト低減に大きく寄与することができる。
発明の効果
以上のように本発明によれば、他のワンチップマイクロ
コンピュータからのシリアル信号内のリセット指令信号
を検出して初期化処理を行うことができるため、従来の
ようなリセット検出回路を不要とすることができ、多く
のワンチップマイクロコンピュータを使用する機器のコ
スト低減に大きく寄与することができる。
コンピュータからのシリアル信号内のリセット指令信号
を検出して初期化処理を行うことができるため、従来の
ようなリセット検出回路を不要とすることができ、多く
のワンチップマイクロコンピュータを使用する機器のコ
スト低減に大きく寄与することができる。
第1図は本発明の実施例を示すワンチップマイクロコン
ピュータを使用した機器の構成図、第2図は第1図のワ
ンチップマイクロコンピュータ間の通常状態におけるシ
リアル通信の信号形態を示す特性図、第3図は第1図の
ワンチップマイクロコンピュータ間のリセット指令時に
おけるシリアル通信の信号形態を示す特性図、第4図は
従来のワンチップマイクロコンピュータを使用した機器
の構成図である。 11・・・ワンチップマイクロコンピュータ、1G+・
・・ワンチップマイクロコンピュータ本体部、102・
・・リセット制御部、103・・・シリアルインターフ
ェース部、104・・・リセット指令検出部、a・・・
シリアルクロック信号、b・・・シリアルデータ信号(
受信)、f・・・リセット指令信号。
ピュータを使用した機器の構成図、第2図は第1図のワ
ンチップマイクロコンピュータ間の通常状態におけるシ
リアル通信の信号形態を示す特性図、第3図は第1図の
ワンチップマイクロコンピュータ間のリセット指令時に
おけるシリアル通信の信号形態を示す特性図、第4図は
従来のワンチップマイクロコンピュータを使用した機器
の構成図である。 11・・・ワンチップマイクロコンピュータ、1G+・
・・ワンチップマイクロコンピュータ本体部、102・
・・リセット制御部、103・・・シリアルインターフ
ェース部、104・・・リセット指令検出部、a・・・
シリアルクロック信号、b・・・シリアルデータ信号(
受信)、f・・・リセット指令信号。
Claims (1)
- 1、他のマイクロコンピュータからのシリアル信号を受
信し、上記他のマイクロコンピュータへシリアル信号を
送信するシリアルインターフェース部と、上記シリアル
インターフェース部へ送信されてくるシリアル信号内の
リセット指令信号を検出するリセット検出部と、上記リ
セット検出部で検出されたリセット指令信号に基づいて
リセット動作をワンチップマイクロコンピュータ本体部
に行わせるリセット制御部を備えたワンチップマイクロ
コンピュータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1339541A JPH03196380A (ja) | 1989-12-26 | 1989-12-26 | ワンチップマイクロコンピュータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1339541A JPH03196380A (ja) | 1989-12-26 | 1989-12-26 | ワンチップマイクロコンピュータ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03196380A true JPH03196380A (ja) | 1991-08-27 |
Family
ID=18328450
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1339541A Pending JPH03196380A (ja) | 1989-12-26 | 1989-12-26 | ワンチップマイクロコンピュータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03196380A (ja) |
-
1989
- 1989-12-26 JP JP1339541A patent/JPH03196380A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0357075A3 (en) | Data control device and system using the same | |
US5884146A (en) | Apparatus and method for establishing a radio frequency communications link between a controller and a remote controllable system | |
JPH03196380A (ja) | ワンチップマイクロコンピュータ | |
US5625843A (en) | Audio data input device for multi-media computer | |
JPH0481395B2 (ja) | ||
JPH02179046A (ja) | 信号符号化方式 | |
JP3066302B2 (ja) | 無線ペン・タブレット | |
TW360832B (en) | Data communication interface including an integrated data processor and serial memory device | |
JPS60194647A (ja) | デ−タ伝送システム | |
JPS61161568A (ja) | 情報伝送方式 | |
KR100208227B1 (ko) | 프로세서와 디바이스간의 타임 슬롯 스위치 | |
JPS6310457B2 (ja) | ||
JPS54133859A (en) | Backing-up method of electronic computer system | |
JPH04160549A (ja) | パーソナルコンピュータシステム | |
JPS60185444A (ja) | ステ−タス信号検出方式 | |
JPS60248050A (ja) | 図形処理装置における通信コントロ−ル装置 | |
TW344813B (en) | Game card and information processing system using the same | |
KR200212554Y1 (ko) | 개인용 피씨 통합시스템 | |
JPH05130088A (ja) | データ通信方式及び伝送速度設定回路 | |
JPH01185050A (ja) | 信号処理回路 | |
JPS5674726A (en) | Automatic return control system at the time of fault | |
JPH02121049A (ja) | 入出力装置 | |
JPS61107844A (ja) | デ−タの送受信方式 | |
JPS61247184A (ja) | 電子機器制御装置 | |
JPH04306992A (ja) | 通信回路 |