JPH03139035A - シリアル伝送キャラクタ同期方式 - Google Patents

シリアル伝送キャラクタ同期方式

Info

Publication number
JPH03139035A
JPH03139035A JP1275937A JP27593789A JPH03139035A JP H03139035 A JPH03139035 A JP H03139035A JP 1275937 A JP1275937 A JP 1275937A JP 27593789 A JP27593789 A JP 27593789A JP H03139035 A JPH03139035 A JP H03139035A
Authority
JP
Japan
Prior art keywords
character
bit
synchronization
serial data
transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1275937A
Other languages
English (en)
Inventor
Yuji Kawahara
裕司 河原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Communication Systems Ltd
Original Assignee
NEC Communication Systems Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Communication Systems Ltd filed Critical NEC Communication Systems Ltd
Priority to JP1275937A priority Critical patent/JPH03139035A/ja
Publication of JPH03139035A publication Critical patent/JPH03139035A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はシリアルデータ送受信装置において、送信装置
及び受信装置間のキャラクタ同期方式に関する。
〔従来の技術〕
シリアルデータ及びそのシリアルデータ用の回線クロッ
クを送信する装置と、そのシリアルデータ及びシリアル
データ用回線クロックを受信する装置より成るシリアル
データ送受信装置における従来のキャラクタ同期方式と
して、送信装置及び受信装置間の送信キャラクタフォー
マット列を第4図に示す様にキャラクタ0.キャラクタ
1.キャラクタ2の様な送信すべき目的のキャラクタ列
の前後に、あらかじめ送信装置及び受信装置にて、キャ
ラクタ同期用として定義したキャラクタ(以下、5YN
Cキャラクタと言う)を1キャラクタもしくはそれ以上
付加し、受信装置にて5YNCキャラクタを認識するこ
とによりキャラクタ単位の同期を図り、5YNCキャラ
クタ以降の受信キャラクタにて5YNCキャラクタ以外
の最初のキャラクタを受信すべき目的のキャラクタ列の
先頭キャラクタと認識し、それ以降のキャラクタの受信
を行うキャラクタ同期方式がある。
〔発明が解決しようとする課題〕
上述した従来のキャラクタ同期方式では、送信装置より
送信すべき目的のキャラクタ列の送信の際に、あるキャ
ラクタとそれに続くキャラクタ間にまたがって5YNC
キャラクタのピント列と同一のビット列が存在する場合
、受信装置にて5YNCキャラクタをハント(HUNT
)するタイミングでは、正しい5YNCキャラクタでは
ないが5YNCキャラクタと同一の前記同一ビット列を
使用してキャラクタ同期を図り、誤同期に陥るという欠
点が存在する。
本発明の目的は、このような欠点を除去するためのシリ
アル伝送キャラクタ同期方式を提供することにある。
〔課題を解決するための手段〕
本発明は、シリアルデータ及びそのシリアルデータ用の
回線クロックを送信する送信装置と、そのシリアルデー
タ及びシリアルデータ用回線クロックを受信する受信装
置より成るシリアルデータ送受信装置において、 送信装置と受信装置間の送信シリアルデータ上の同期用
キャラクタ及び送信目的となるキャラクタに送信装置に
て1ビットのデータをシリアルデータ上に付加すること
を特徴とする。
本発明によれば、送信装置より送信されるキャラクタフ
ォーマット列にて、同期用のパターンを2キャラクタ構
成とし、1番目の同期用キャラクタをビット“パ1”と
それに続くオールrr 1”のキャラクタとし、2番目
の同期用キャラクタをビット“0”とそれに続(オール
゛0”のキャラクタとし、送信目的となる各キャラクタ
データの先頭ビットの前にビット″0°′を付加するこ
とを特徴とする。この場合、ビットの値を変えて、1番
目の同期用キャラクタをビット“O″とそれに続くオー
ル“0″のキャラクタとし、2番目の同期用キャラクタ
をビット°“1”とそれに続(オール“1”のキャラク
タとし、送信目的となる各キャラクタデータの先頭ビッ
トの前に、ピッ)”1’“を付加しても良い。
〔実施例] 次に、本発明の実施例について図面を参照して説明する
第1図は送信装置側のデータ送信チャート図を、第2図
は受信装置側のデータ受信チャート図を示す。また、第
3図は本実施例における送信キャラクタ列の一例である
第3図において、Bitlは第15YNCキャラクタ用
の付加ビットで値は’ I ” 、5YNCIは第15
YNCキャラクタで各ビットの値は全て“’ l ” 
、Bit2は第25YNCキャラクタ用の付加ビットで
値は°“0“5YNC2は第25YNCキャラクタで各
ビ、ントの値は全てuO゛°である。キャラクタ3.キ
ャラクタ4゜キャラクタ5は送信装置が送信目的として
いる各キャラクタであり、Bit3. Bit、4. 
Bit5は各キャラクタ3.キャラクタ4.キャラクタ
5用の付加ビットで値は全て“0”である。
第1図及び第3図を参照して、送信装置側の動作を説明
する。
送信装置は送信開始となると(ステップ511)、Bi
t 1 、5YNC1、Bit2 、5YNC2のキャ
ラクタ・パターンを、受信装置に対してキャラクタ同期
を図るために送信する(ステップS12.  Si2.
  S14゜515)。5YNC2を送信終了時点にて
、送信すべきキャラクタが送信装置に存在するか否かを
判断する(ステップ816)。送信すべきキャラクタが
送信装置に存在しない場合には、再びBit 1 、5
YNC1、Bit2 、5YNC2の送信を行う。送信
すべきキャラクタが送信装置に存在する場合には、値“
O”のビットであるBit3の送信に引き続き(ステッ
プ517)、送信目的となるキャラクタ3の送信に移る
(ステップ318)。
キャラクタ3の送信が終了すると再びステップS16に
戻り、次に送信すべきキャラクタが存在するか否かを判
断する。送信装置に送信目的となるキャラクタが存在し
ない場合は、Bit ! 、 5YNC1。
Bit2.5YNC2の同期用のキャラクタの送信に移
るが、第3図の例ではキャラクタ3の送信に引き続きB
it4.キャラクタ4.Bit5.キャラクタ5の送信
となる。
キャラクタ5の送信終了時点にて、送信装置に送信目的
となるキャラクタが存在しない場合は、次の送信すべき
キャラクタが送信装置に現れるまで84口、 5YNC
1、Bit2 、5YNC2の同期用のキャラクタパタ
ーンを送信を続ける。
次に第2図を参照して受信装置の動作を説明する。
受信装置では、受信動作の開始後(ステップ520)、
ある時間にて受信データに対してキャラクタ同期をとる
必要が生じると(ステップ321)、受信を終了するこ
となく(ステップ522) 、Bitl、 5YNCI
、 Bit2.5YNC2と同様のビットパターン列の
検出を受信データ列に対して行う(ステップ323. 
324. 325. 326)。目的としたビットパタ
ーン列の検出が行われると、受信を終了することなく(
ステップ527)、次のビットを受信する。
次に受信したビットの値が“′1“の場合は(ステップ
328)、このビットをBit 1と判断し再びBit
 1 、5YNC1、Bit2 、5YNC2の検出を
続ける。
°″00パ合は、受信目的となるキャラクタと判断し受
信を行う(ステップ529)。
以降同様に、キャラクタ受信終了後に受信したビットの
値が′°1“の場合はBit 1 、5YNC1、Bi
t2.5YNC2の検出を、受信したビットの値゛0”
の場合は受信目的となるキャラクタとして受信を行う。
以上説明した様に本実施例は、キャラクタ同期用ツバタ
ーンをく値が1”のビット〉十<各ビットの値が全て°
“1”°のキャラクタ〉+<値が“0″のビット〉+〈
各ビットの値が全て0”のキャラクタ〉とし、及び送信
目的となるキャラクタの送信時の構成をく値が110 
I+のビット〉+〈送信目的となるキャラクタ〉とする
ことにより、キャラクタ同期用のパターンが、送信目的
となるキャラクタ列の構成上には現出しないため、受信
装置にて、キャラクタ同期用のパターンの検出のタイミ
ングによる誤同期を絶対に避けることができる。
なおビットの組み合わせは上記実施例に限定されるもの
ではなく、キャラクタ同期用のパターンをく値が0”の
ビット〉+〈各ビットの値が全て°“0″のキャラクタ
〉十〈イ直が“1”のビット〉+く各ビットの値が全て
“1゛のキャラクタ〉とし、及び送信目的となるキャラ
クタの送信時の構成をく値が“′1”のビット〉+〈送
信目的となるキャラクタ〉とすることもできる。
〔発明の効果〕
以上説明したように本発明は、キャラクタ同期用のパタ
ーンが、送信目的となるキャラクタ列の構成上には現出
しないため、受信装置にて、キャラクタ同期用のパター
ンの検出のタイミングによる誤同期を絶対に避は得る効
果がある。
【図面の簡単な説明】
第1図は送信装置側におけるデータ送信チャート図、 第2図は受信装置側におけるデータ受信チャート図、 第3図は送信キャラクタ列の一例を示す図、第4図は従
来の同期方式における送信キャラクタ列の一例を示す図
である。

Claims (3)

    【特許請求の範囲】
  1. (1)シリアルデータ及びそのシリアルデータ用の回線
    クロックを送信する送信装置と、そのシリアルデータ及
    びシリアルデータ用回線クロックを受信する受信装置よ
    り成るシリアルデータ送受信装置において、 送信装置と受信装置間の送信シリアルデータ上の同期用
    キャラクタ及び送信目的となるキャラクタに送信装置に
    て1ビットのデータをシリアルデータ上に付加すること
    を特徴とするシリアル伝送キャラクタ同期方式。
  2. (2)シリアルデータ及びそのシリアルデータ用の回線
    クロックを送信する送信装置と、そのシリアルデータ及
    びシリアルデータ用回線クロックを受信する受信装置よ
    り成るシリアルデータ送受信装置において、 送信装置より送信されるキャラクタフォーマット列にて
    、同期用のパターンを2キャラクタ構成とし、1番目の
    同期用キャラクタをビット“1”とそれに続くオール“
    1”のキャラクタとし、2番目の同期用キャラクタをビ
    ット“0”とそれに続くオール“0”のキャラクタとし
    、送信目的となる各キャラクタデータの先頭ビットの前
    にビット“0”を付加することを特徴とするシリアル伝
    送キャラクタ同期方式。
  3. (3)シリアルデータ及びそのシリアルデータ用の回線
    クロックを送信する送信装置と、そのシリアルデータ及
    びシリアルデータ用回線クロックを受信する受信装置よ
    り成るシリアルデータ送受信装置において、 送信装置より送信されるキャラクタフォーマット列にお
    いて、同期用のパターンを2キャラクタ構成とし、1番
    目の同期用キャラクタをビット“0”とそれに続くオー
    ル“0”のキャラクタとし、2番目の同期用キャラクタ
    をビット“1”とそれに続くオール“1”のキャラクタ
    とし、送信目的となる各キャラクタデータの先頭ビット
    の前に、ビット“1”を付加することを特徴とするシリ
    アル伝送キャラクタ同期方式。
JP1275937A 1989-10-25 1989-10-25 シリアル伝送キャラクタ同期方式 Pending JPH03139035A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1275937A JPH03139035A (ja) 1989-10-25 1989-10-25 シリアル伝送キャラクタ同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1275937A JPH03139035A (ja) 1989-10-25 1989-10-25 シリアル伝送キャラクタ同期方式

Publications (1)

Publication Number Publication Date
JPH03139035A true JPH03139035A (ja) 1991-06-13

Family

ID=17562509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1275937A Pending JPH03139035A (ja) 1989-10-25 1989-10-25 シリアル伝送キャラクタ同期方式

Country Status (1)

Country Link
JP (1) JPH03139035A (ja)

Similar Documents

Publication Publication Date Title
US4271523A (en) Contention interference detection in data communication receiver
JPH0459819B2 (ja)
JPH03139035A (ja) シリアル伝送キャラクタ同期方式
US4964142A (en) Receiver synchronization in encoder/decoder
US5208840A (en) Method and arrangement for detecting framing bit sequence in digital data communications system
JPS54108504A (en) Data transmission system on start-stop system
FI84542C (fi) Foerfarande foer vaexling av oeverfoerings- hastigheten i ett med tvenne fraon varandra avvikande oeverfoeringshastigheter drivbart dataoeverfoeringssystem.
JPS5977745A (ja) 伝送制御方式
JPS63212244A (ja) シリアルデ−タ転送方式
JP2558119B2 (ja) 送受信回路
JPH06284121A (ja) 同期ワード検出方式
JP3179831B2 (ja) シリアル伝送方式
JPS6361356A (ja) シリアルデ−タ転送装置
JPS634733B2 (ja)
SU487463A1 (ru) Корректирующее устройство дл системы передачи информации
JPS61263326A (ja) フレ−ム同期検出方法
JPH0621979A (ja) 受信処理方式
JPS6017186B2 (ja) 同期確立方式
JPH02174328A (ja) 回線制御処理装置
JPS61182343A (ja) タイミング伝送方式
JP2000049737A (ja) データ受信装置
JPS6398238A (ja) 高速フレーム同期方法
JPH04239832A (ja) フレーム同期回路
JPS62257237A (ja) スクランブル伝送方式
JPS6213142A (ja) 受信制御方式