JPH03117981A - 表示装置 - Google Patents

表示装置

Info

Publication number
JPH03117981A
JPH03117981A JP1256289A JP25628989A JPH03117981A JP H03117981 A JPH03117981 A JP H03117981A JP 1256289 A JP1256289 A JP 1256289A JP 25628989 A JP25628989 A JP 25628989A JP H03117981 A JPH03117981 A JP H03117981A
Authority
JP
Japan
Prior art keywords
signal
liquid crystal
video
display device
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1256289A
Other languages
English (en)
Other versions
JP2585438B2 (ja
Inventor
Masaru Tanaka
勝 田中
Masanobu Okano
昌伸 岡野
Katsuya Mizukata
勝哉 水方
Makoto Takeda
信 竹田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP1256289A priority Critical patent/JP2585438B2/ja
Priority to EP90310710A priority patent/EP0420701B1/en
Priority to DE69015752T priority patent/DE69015752T2/de
Priority to KR1019900015623A priority patent/KR950000753B1/ko
Publication of JPH03117981A publication Critical patent/JPH03117981A/ja
Priority to US07/983,293 priority patent/US5257105A/en
Application granted granted Critical
Publication of JP2585438B2 publication Critical patent/JP2585438B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Television Signal Processing For Recording (AREA)
  • Liquid Crystal (AREA)
  • Picture Signal Circuits (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、少なくともビデオテープレコーダ(以下、V
TRとも略称する)からの映像信号を受け、その画像を
表示することのできる表示装置に関する。
従来の技術 第3図は、従来のアクティブ・マトリクス駆動方式の液
晶表示装置における液晶パネルの概略的な構成を示す断
面図である。第1のガラス基板IAの片面には、図示し
ない複数本のゲートパスラインとソースパスラインが互
いに直角に立体交差するように配列して形成されており
、さらに透明素材から成る絵素電極2とri膜トランジ
スタ(以下、TPTと略称する)3とが上記ゲートパス
ラインとソースパスラインの各交差位置ごとに、つまり
マトリクス状に配列して形成されている。
各TFT3のゲートは対応するゲートパスラインに、ソ
ースは対応するソースパスラインに、ドレインは対応す
る絵素電極2にそれぞれ接続され、ゲートパスラインに
与えられる走査用電圧(マトリクス状に配列された絵素
電極2の各行を行順次に指定する電圧)によって対応す
る行のTPT3をオンさせ、ソースパスラインから与え
られる表示データに対応する駆動用電圧をTPT3を介
して対応する絵素電極2に印加するように構成されてい
る。
上記絵素電極2およびTPT3の形成面上は、透明な保
護膜4で被覆され、さらにその上に配向JII5Aが重
ねて形成されている。
一方、上記第1のガラス基板IAと対向させて第2のガ
ラス基板IBが配置され、このガラス基板IBの上記ガ
ラス基板IAと対向する片面には、ガラス基板IA側の
絵素電極2を除く領域を遮光するためのブラックマトリ
クス6が形成されている。また、その上には絵素電極2
に対応づけて赤、青、緑の各カラーフィルタ7が形成さ
れ、カラーフィルタ7上の全面に亘って透明素材からな
る共通TLgi8が形成され、さらにその上に配向膜5
Bが重ねて形成されている。
上記第1のガラス基板IA側の配向15Aと第2のガラ
ス基板IB側の配向膜5Bとの間には液晶層9が介挿さ
れ、第1のガラス基板IAにおける絵素電極2などの形
成面とは反対側の片面および第2のガラス基板IBにお
けるカラーフィルタ7などの形成面とは反対側の片面に
はそれぞれ偏光板10A、IOBが配置されている。
上記液晶パネルにおいて、TFT3を介して各絵素電極
2に駆動用電圧が印加されると、絵素電極2と共通電極
8とで挟まれた液晶層9の各部(この部分が絵素となる
)が選択的にオン・オフ駆動されて光学的特性が変わる
。この光学的特性の変化と偏光板10A、IOBの偏光
軸の設定角度とによって、オン駆動された絵素に光が透
過する方式(ノーマリ・ブラック方式)とオフ駆動時の
絵素に光が透過する方式(ノーマリ・ホワイト方式)と
があるが、たとえばノーマリ・ブラック方式では、オン
駆動された絵素に光が透過してその絵素に対応するカラ
ーフィルタフの色調の色表示が行われ、オフ駆動時の絵
素には光が透過せずその絵素は黒表示となる。ノーマリ
・ホワイト方式の場合には、これと逆になる。
このような液晶パネルを用いた液晶表示装置においては
、できるだけフルスキャンをして広い画像を表示できる
ようにするために、ブラウン管採用の表示装置の場合よ
りも表示領域を大きくしているのが通例である。
ところが、このような液晶表示装置でVTRからの映像
信号を再生表示する場合、VTRのベツドの切替えに伴
ない発生するスイッチングノイズがブラウン管の場合よ
りも拡張された画像領域に現れ、画像を乱してしまうこ
とになる。
そこで、従来の液晶表示装置においては、液晶パネルの
画面のうちスイッチングノイズの現れる画像領域の絵素
が発光しないように、この部分にマスクを施していた。
すなわち、第3図の液晶パネルで例示すると、スイッチ
ングノイズの現れる絵素に対応する部分にブラックマト
リクス6Aを形成して、この絵素の部分で光が透過しな
いようにしている。
第4図は、そのようなマスキングを施した液晶パネルの
画面を拡大して示す模式図である。ここでは、画面の最
上位1行分の絵素12と、画面の最下行までの5行分の
絵素12がブラックマトリクス6Aによってマスクされ
ている。
発明が解決しようとする課題 しかしながら、上述した従来の液晶表示装置のように、
VTRのスイッチングノイズが画面に現れるのを防ぐた
めに絵素12の一部をブラックマトリクス6Aなどでマ
スキングするのでは、通常のテレビジョン映像信号を再
生表示する場合にも絵素12の一部がそのままマスクさ
れてしまうことになり、ブラウン管の場合に比べて画像
領域を大きくとれるという液晶表示装置の利点が生がさ
れないことになる。
したがって本発明の目的は、VTRからの映像信号を再
生表示する場合に限って、その映像信号に含まれるスイ
ッチングノイズが現れる画面の一部を電気的にマスクす
ることのできる表示装置を提供することである。
課題を解決するための手段 本発明は、少なくともビデオテープレコーダからの映像
信号を受け、その画像を表示することのできる表示装置
において、 ビデオテープレコーダから映像信号を受けたとき、その
映像信号のうちスイッチングノイズが現れる部分を黒レ
ベルの信号に置き換える手段を設けたことを特徴とする
表示装置である。
作  用 本発明によれば、ビデオテープレコーダからの映像信号
が再生表示されるとき、その映像信号に含まれるスイッ
チングノイズは黒レベルに変えられて画面に表示される
。すなわち、画像領域のうち本来ならスイッチングノイ
ズの現れる部分が黒色にマスクされる。一方、通常のテ
レビジョン映像信号が再生表示される場合には、上記マ
スクは行われない。
実施例 第1図は、本発明の一実施例である表示装置の概略的な
構成を示すブロック図である。この実施例の表示装置1
3は、上述した従来例の場合と同様のアクティブ・マト
リクス駆動方式の液晶表示装置であって、スーパーイン
ボーズ機能(画面中に文字や図形を混合する機能)を備
えている。
液晶デイスプレィ・モジュール14はこの表示装置13
の実質的な表示部をなす構成部分であって、液晶パネル
15、その液晶パネル15の背面側に光源として配置さ
れるバックライト16、この表示装置13の信号源回路
部19から与えられる映像信号を反転・増幅して液晶パ
ネル15に与えるビデオインターフェース回路17、こ
のビデオインターフェース回路17の出力に基づいて液
晶パネル15の駆動を制御するコントロール回路18な
どによって構成されている。上記液晶パネル15の基本
的な構成は第3図に示す従来例の場合と同様であるので
、ここではその説明を省略する。
信号源回路19はTVV号処理回路20、スーパーイン
ボーズ用信号発生回路21、VTR接続判別回路22、
系統切替え信号発生回路23、およびミキサ24,25
などによって構成されている。
上記TVV号処理回路20は、この表示装置13のTV
用大入力端子ら入力されてくるテレビジョン映像信号を
処理するための回路である。
上記スーパーインポーズ用信号発生回路21は、液晶パ
ネル15の画面に混合表示する文字、図形などの信号を
発生するための回路である。
上記VTR接続判別回路22は、この表示装置13のV
TR用入力端子にVTR26が接続されているか否かを
判別する回路であり、この回路の次段に系統切替え信号
発生回路23が接続されている。TVV号処理回路20
で処理されたテレビジョン映像信号およびVTR用入力
端子から入力されてくる映像信号は第1人力INIとし
てビデオインターフェース回路17に与えられる。スー
パーインポーズ用信号発生回路21からミキサ24を介
して出力される映像信号は第2人力IN2としてビデオ
インターフェース回路17に与えられる。
上記系統切替え信号発生回路23は、コントロール回路
18から与えられる内部水平同期信号H3v、内部垂直
同期信号V myに同期して上述したビデオインターフ
ェース回路17に与えられる第1人力INIと第2人力
IN2とを選択的に切替えて液晶パネル15に表示させ
るための回路であって、この回路の出力とスーパーイン
ポーズ用信号発生回路21から出力されるデジタル信号
とがミキサ25で混合され、そのミキサ25の出力が系
統切替え信号■SWとしてビデオインターフェース回路
17に与えられる。また、系統切替え回路23の出力と
スーパーインポーズ用信号発生回路21から出力される
信号とがミキサ24で混合され、そのミキサ24の出力
が第2人力IN2としてビデオインターフェース回路1
7に与えられる。
第2図は上記表示装置13の概略的な動作を示すタイミ
ングチャートであり、そのうち第2図(1)は内部垂直
同期信号v、Yの波形を、第2図(2)は系統切替え信
号■SWの波形を、第2図(3)は第1人力INIの波
形を、第2図(4)は第2人力IN2の波形を、第2図
(5)は液晶パネル15に実際に与えられる映像信号O
UTの波形をそれぞれ示している。
次に、第2図のタイミングチャートを参照して上記表示
装置13の動作を説明する。
表示装置13のVTR用入力端子にVTR26が接続さ
れると、VTR接続判別回路22がその接続状態を検知
して動作状態となり、このVTR接続判別回路22によ
って次段の系統切替え信号発生回路23が制御される。
このとき、第1人力INIとしてVTR26からの映像
信号がビデオインターフェース回路17に送られ、また
第2人力IN2としてスーパーインボーズ用信号発生回
路21からの信号がミキサ24を経てビデオインターフ
ェース回路17に送られる。ここでは、スーパーインボ
ーズ用信号発生回路21から画面に特定の文字や図形を
混合表示するような信号は出力されないので、1垂直周
期の全期間に亘って第2人力IN2は黒レベルに相当す
るOVとなっている。
一方、コントロール回路18から出力される内部水平同
期信号H□、内部垂直同期信号V IIYに同期して系
統切替え信号発生回路23の出力とスーパーインボーズ
用信号発生回路21から出力されるデジタル信号とがミ
キサ25で混合されて、このときミキサ25からは第2
図(2)のような系統切替え信号vSWが出力される。
すなわち、液晶パネル15の第1行分の絵素の走査期間
と最下行までの5行分の絵素の走査期間ではLレベル(
0V)で、そのほかの期間ではI]レベル(5V)とな
る。
ビデオインターフェース回路17では、系統切替え信号
vSWがHレベルのとき第1人力INIを選択して出力
し、系統切替え信号VSWがLレベルのとき第2人力I
N2を選択して出力する。
したがって、このとき第1行分の絵素の走査期間と最下
行までの5行分の絵素の走査期間では黒レベルに相当す
る第2人力IN2がビデオインターフェース回路17の
出力OUTとなり、そのほかの期間ではVTR26から
の映像信号である第1人力INIがビデオインターフェ
ース回路17の出力OUTとなる。
以上の動作によって、液晶パネル15の画面にはVTR
26からの映像信号に基づく画像が表示されるが、その
最初の1行分の絵素の表示領域と最下行までの5行分の
絵素の表示領域は黒表示となる。VTR26からの映像
信号に含まれるスイッチングノイズは磁気テープの各ト
ラックをトレースするVTR26のヘッドが切替わると
き生じるものであり、その発生のタイミングは上記黒表
示となるマスク領域に相当している。したがって、画面
上においてスイッチングノイズは黒表示のマスクによっ
て隠されることになり、スイッチングノイズに起因する
画像の乱れをなくすことができる。
上記動作において、スーパーインボーズ用信号発生回路
21からチャンネルコールなどの特定の数字、文字、図
形を画面に混合表示する信号を発生させる場合には、上
記マスクと共にこれらの数字、文字、図形も画面に同時
に混合表示できる。
上記表示装置13のVTR用入力端子にVTR26が接
続されないで、テレビジョン映像信号がTV用大入力端
子ら入力される場合には、VTR接続判別回路22は動
作しないので、上述した黒表示によるマスクは行われな
い、したがって、液晶パネル15の全画面が有効に画像
表示に利用されることになる。
なお、上記実施例では、ビデオインターフェース回路1
7への入力系統が2系統の場合について説明したが、映
像信号を入力する系統が1系統しかない場合には、コン
トロール回路18から出力される内部水平同期信号H0
および内部垂直同期信号v、yを利用して、映像信号に
黒表示のマスクに相当する信号を混合させるようにして
もよい。
また上記実施例において、VTR26がら表示袋′11
13に対してVTR26の映像信号が再生中であること
を知らせる信号が送られる場合には、VTR接続判別回
路22は省略することができる。
さらに上記実施例では、アクティブ・マトリクス駆動方
式の液晶表示装置の場合について説明したが、これに限
らず他の方式の液晶表示装置、さらにはEL表示装置な
ど他の表示装置にも適用することができる。
発明の効果 以上のように本発明の表示装置によれば、ビデオテープ
レコーダからの映像信号が再生表示されるとき、その映
像信号に含まれるスイッチングノイズの部分を黒しベ/
目こ変えて画面に表示するように構成しているので、画
像領域のうち本来ならスイッチングノイズの現れる部分
が黒色にマスクされて画像の乱れを隠すことができる一
方、通常のテレビジョン映像信号が再生表示される場合
には、上記マスクが生じないので広い画像領域で映像を
楽しむことができる。
【図面の簡単な説明】
第1図は本発明の一実施例である表示装置の概略的な構
成を示すブロック図、第2図はその表示装置の動作を示
すタイミングチャート、第3図は従来の液晶表示装置に
おける液晶パネルの構成を示す断面図、第4図はその液
晶パネルの画面構成を示す模式図である。 13・・・表示装置、14・・・液晶デイスプレィ・モ
ジュール、15・・・液晶パネル、17・・・ビデオイ
ンターフェース回路、18・・・コントロール回路、1
9・・・信号源回路、20・・・TV信号処理回路、2
1・・スーパーインポーズ用信号発生回路、22・・・
VTR接続判別回路、23・・・系統切替え信号発生回

Claims (1)

  1. 【特許請求の範囲】 少なくともビデオテープレコーダからの映像信号を受け
    、その画像を表示することのできる表示装置において、 ビデオテープレコーダから映像信号を受けたとき、その
    映像信号のうちスイッチングノイズが現れる部分を黒レ
    ベルの信号に置き換える手段を設けたことを特徴とする
    表示装置。
JP1256289A 1989-09-29 1989-09-29 表示装置 Expired - Lifetime JP2585438B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP1256289A JP2585438B2 (ja) 1989-09-29 1989-09-29 表示装置
EP90310710A EP0420701B1 (en) 1989-09-29 1990-09-28 Flat-panel display with masking for VTR signals
DE69015752T DE69015752T2 (de) 1989-09-29 1990-09-28 Flachbildschirm mit Maskierung für VTR Signale.
KR1019900015623A KR950000753B1 (ko) 1989-09-29 1990-09-29 표시장치
US07/983,293 US5257105A (en) 1989-09-29 1992-11-30 Display driving method and apparatus with noise signal processing

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1256289A JP2585438B2 (ja) 1989-09-29 1989-09-29 表示装置

Publications (2)

Publication Number Publication Date
JPH03117981A true JPH03117981A (ja) 1991-05-20
JP2585438B2 JP2585438B2 (ja) 1997-02-26

Family

ID=17290588

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1256289A Expired - Lifetime JP2585438B2 (ja) 1989-09-29 1989-09-29 表示装置

Country Status (4)

Country Link
EP (1) EP0420701B1 (ja)
JP (1) JP2585438B2 (ja)
KR (1) KR950000753B1 (ja)
DE (1) DE69015752T2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0485382U (ja) * 1990-11-28 1992-07-24
JPH05276408A (ja) * 1992-03-25 1993-10-22 Tokyo Electric Co Ltd アナログ映像信号のデジタル化回路
US9037874B2 (en) 2007-08-22 2015-05-19 Kabushiki Kaisha Toshiba Semiconductor device with copyright protection function

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS598482A (ja) * 1982-07-05 1984-01-17 Matsushita Electric Ind Co Ltd 映像信号の記録再生装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS587986A (ja) * 1981-07-08 1983-01-17 Fujitsu General Ltd Vtr切換回路
JPH01151888A (ja) * 1987-12-09 1989-06-14 Victor Co Of Japan Ltd 特殊アスペクト比画像再生用ビデオテープレコーダ

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS598482A (ja) * 1982-07-05 1984-01-17 Matsushita Electric Ind Co Ltd 映像信号の記録再生装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0485382U (ja) * 1990-11-28 1992-07-24
JPH05276408A (ja) * 1992-03-25 1993-10-22 Tokyo Electric Co Ltd アナログ映像信号のデジタル化回路
US9037874B2 (en) 2007-08-22 2015-05-19 Kabushiki Kaisha Toshiba Semiconductor device with copyright protection function

Also Published As

Publication number Publication date
EP0420701A3 (en) 1991-11-27
KR910006902A (ko) 1991-04-30
DE69015752D1 (de) 1995-02-16
DE69015752T2 (de) 1995-07-13
KR950000753B1 (ko) 1995-01-28
JP2585438B2 (ja) 1997-02-26
EP0420701A2 (en) 1991-04-03
EP0420701B1 (en) 1995-01-04

Similar Documents

Publication Publication Date Title
KR970006981B1 (ko) 액정 표시 장치
JP2581796B2 (ja) 表示装置及び液晶表示装置
KR100244889B1 (ko) 표시장치 및 그 구동방법
CA2223371C (en) Frame display control in an image display having a liquid crystal display panel
KR100362957B1 (ko) 디스플레이장치및디스플레이시스템
KR0133266B1 (ko) 표시제어장치 및 방법
US6304242B1 (en) Method and apparatus for displaying image
KR19990068160A (ko) 평면표시장치 및 그 표시방법
JPH03117981A (ja) 表示装置
JPH02298915A (ja) 液晶表示装置
JPH0766251B2 (ja) 液晶表示装置
JPH08146386A (ja) 液晶表示装置およびその表示方法
JPH01222586A (ja) 液晶画像表示装置
JPH06250148A (ja) 液晶表示装置
JPH0744669B2 (ja) 液晶表示装置
US5257105A (en) Display driving method and apparatus with noise signal processing
JPH01179580A (ja) 液晶を用いた画像表示装置
JPS63169884A (ja) 画像表示装置
JPS61275825A (ja) 液晶表示装置
JP3064586B2 (ja) インターレース走査回路
JP2671799B2 (ja) 投射型表示装置
JP2000029437A (ja) 表示駆動回路
JPH01174185A (ja) 液晶表示装置
JPH08171370A (ja) 液晶ディスプレイ駆動方法
JPH03219288A (ja) 液晶表示装置およびその駆動方法

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081121

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091121

Year of fee payment: 13

EXPY Cancellation because of completion of term