JPH0310438A - パケットネットワーク - Google Patents

パケットネットワーク

Info

Publication number
JPH0310438A
JPH0310438A JP1144336A JP14433689A JPH0310438A JP H0310438 A JPH0310438 A JP H0310438A JP 1144336 A JP1144336 A JP 1144336A JP 14433689 A JP14433689 A JP 14433689A JP H0310438 A JPH0310438 A JP H0310438A
Authority
JP
Japan
Prior art keywords
data
transfer
packet format
output
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1144336A
Other languages
English (en)
Other versions
JP2616010B2 (ja
Inventor
Hiroshi Ishikura
石倉 浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP14433689A priority Critical patent/JP2616010B2/ja
Publication of JPH0310438A publication Critical patent/JPH0310438A/ja
Application granted granted Critical
Publication of JP2616010B2 publication Critical patent/JP2616010B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Bidirectional Digital Transmission (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はデータとその転送先を示す転送先情報とを含む
パケット形式データを転送するバケノI・ネットワーク
に関する。
〔従来の技術〕
データと転送先情報とを含むパケット形式データを転送
する従来のパケットネットワークに於いては、パケット
形式データに含まれている転送先情報に基づいて交換制
御′11を行なう交換制御部と各処理装置とを送信用の
データ信号線、受信用のデータ信号線5入力タイミング
信号線及び出力タイミング信号線を介して接続するよう
にしており、各処理装置はパケット形式データを送信す
る場合、入力タイミング信号線に入力タイミング信号を
出力すると共に送信用のデータ信号線にパケット形式デ
ータを送出し、交換制御部は処理装置からパケット形式
データが加えられることにより、それに含まれている転
送先情報によって示される処理装置に出力タイミング信
号線を介して出力タイミング信号を出力すると共に受信
用のデータ信号線を介してパケット形式データを送信す
るようにしている。
〔発明が解決しようとする課題〕
従来は上述したように、各処理装置と交換制御部とを送
信用のデータ信号線及び受信用のデータ信号線を介して
接続し、パケット形式データの転送を単方向で行なって
いたため、データ信号線の本数が多くなるという問題が
あった。
本発明の目的はデータ信号線の本数を減少させることに
ある。
〔課題を解決するための手段〕
本発明は上記目的を達成するため、 パケット形式データを該パケット形式データに含まれて
いる転送先情報に従って転送するパケットネットワーク
に於いて、 前記パケット形式データを双方向に転送する複数のデー
タ信号線と、 該各データ信号線対応に設けられた入力タイミング信号
線と、 前記各データ信号線対応に設けられた出力タイミング信
号線と、 前記各データ信号線対応に設けられた入力バッファ及び
出力バッファと、 前記各データ信号線対応に設けられ、転送信号に応答し
て対応する入力タイミング信号線の状態が、データ信号
線がパケット形式データの入力に使用されていないこと
を示し、且つ対応する出力タイミング信号線の状態が、
出力バッフ1が空であることを示していることによりパ
ケット形式データの転送を許可する転送許可回路と、前
記各人カハノファにパケット形式データが保持されるこ
とにより、パケット形式データの転送先のデータ信号線
に対応した転送許可回路に転送信号を加え、該転送許可
回路によりパケット形式データの転送が許可されること
によりパケット形式データを転送先のデータ信号線対応
の出力バッファに転送する転送回路と、 前記各データ信号線対応に設けられ、前記各転送許可回
路でパケット形式データの転送が許可されることにより
、前記各出力タイミング信号線に出力タイミング信号を
出力する出力要求回路と、前記各データ信号線対応に設
けられ、前記各出力要求回路から出力される出力タイミ
ング信号に基づいて前記各データ信号線のデータ転送方
向を制御する方向制御回路とを設けたものである。
〔作 用〕
データ信号線を介して送られてきたパケット形式データ
は大力バッファに保持される。この時、入力タイミング
信号線には入力タイミング信号が出力されている。入力
バッファにパケット形式データが保持されると、転送回
路はパケット形式データの転送先のデータ信号線に対応
した転送許可回路に対して転送信号を加える。転送許可
回路は転送信号が加えられることにより、入力タイミン
グ信号線及び出力タイミング信号線の状態に基づいてパ
ケット形式データの転送を許可するか否かを判断する。
転送許可回路でパケット形式データの転送が許可される
ことにより、転送回路は転送先のデータ信号線に対応し
た出力バッファにパケット形式データを転送し、出力要
求回路は出力タイミング信号を出力タイミング信号線に
出力する。
出力タイミング信号が出力されることにより、方向制御
回路はデータ信号線のデータ転送方向を出力方向にし、
これにより出力バッファに保持されているパケット形式
データがデータ信号線を介して転送される。
〔実施例〕
次に本発明の実施例について図面を参照して詳細に説明
する。
第1図は本発明の実施例のブロック図であり、複数の処
理装置1〜4と、交換制御部5とから構成され、両者は
データ信号線10.20.30゜40と、入力タイミン
グ信号線11,21.31゜41と、出力タイミング信
号線12.22.32゜42とにより接続されている。
また、交換制御部5は出力タイミング信号線12.22
,32.42上の出力タイミング信号がアクティブの時
はデータの転送方向を出力バッファ15,25,35゜
45から処理装置1〜4方向とし、アクティブでない時
は処理装置1〜4から入カバソファ1424.34.4
4方向とする方向制御回路1323.33.43と、各
処理装置1〜4から入力されたパケット形式データを保
持する大力バッファ14,24,34.44と、各処理
装置1〜4へ出力するパケット形式データを保持する出
力バッファ15.25.35.45と、入カバソファ1
4.24,34.44を介してパケット形式データが加
えられることによりパケット形式データ中の転送先情報
によって示される転送先対応の転送許可回路16,26
,36.46に転送信号18.28,38.48を出力
し、転送許可回路16.26.36.46から許可信号
19,29゜39.49が出力されることにより転送先
対応の出力バッファ15.25,35.45にパケット
形式データを転送する転送回路6と、転送許可回路16
,26.36.46から許可信号19,29.39.4
9が出力されることにより出力タイミング信号線!2,
22,32.42へ出力する出力タイミング信号をアク
ティブにしてパケット形式データの出力タイミングであ
ることを示す出力要求回路17.27,37.47と、
転送回路6から転送信号18.2B、38.48が加え
られることにより入力タイミング信号線11,21゜3
1.41及び出力タイミング信号線12,22゜32.
42を調べ、データ信号線10. 20. 30.40
がデータの入力に使用されておらず、且つ出力バッファ
15,25.35.45が空であると判断することによ
り許可信号19.29,39.49を出力する転送許可
回路16.26,36.46とを含んでいる。
第2図は処理装置lが処理装置3に対してパケット形式
データを転送する場合のタイムチャートであり、以下各
図を参照して動作を説明する。
処理装置lはパケット形式データを処理装置3へ転送す
る場合、出力タイミング信号12がアクティブになって
いないことを確認した後、データと転送先の処理装置3
を示す転送先情報とを含むパケット形式データをデータ
信号線10に出力すると共に入力タイミング信号線11
に出力する入力タイミング信号をアクティブにする。こ
れにより、データ信号線10に出力されたパケット形式
データは方向制御回路13を介して入力バッファ14に
セットされ、転送回路6に加えられる。転送回路6は入
力バッファ14を介して加えられたバケット形式データ
中の転送先情報を調べ、転送先情報によって示される転
送先対応の転送許可回路に対して転送信号を出力する。
この場合、転送先情報は処理装置3を示しているので、
転送回路6は処理装置3対応の転送許可回路36に転送
信号38を出力することになる。
転送許可回路36は転送信号38が加えられることによ
り、入力タイミング信号6131上の入力タイミング信
号及び出力要求回路37から出力される出力タイミング
信号を調べ、データ信号線30がパケット形式データの
入力に使用されておらず、且つ他のパケット形式データ
を出力中でないこと(出力バッファ35が空であること
)を確認することにより許可信号39をアクティブにす
る。
これにより、転送回路6はパケット形式データを転送先
である処理装置3対応の出力バッファ35に出力し、出
力バッファ35は転送回路6から出力されたパケット形
式データを保持し、出力要求回路37は出力タイミング
信号線32に出力する出力タイミング信号をアクティブ
にする。
出力タイミング信号線32上の出力タイミング信号がア
クティブにされることにより、方向制御回路33のデー
タ転送方向は出力バッファ35から処理装置3の方向と
なるので、出力バッファ35にセットされているパケッ
ト形式データは方向制御回路33及びデータ信号線30
を介して処理装置3へ転送される。また、出力要求回路
37の出力信号である出力タイミング信号がアクティブ
にされることにより、転送回路6は転送信号38をリセ
ットして転送許可回路36をリセットする。
尚、上述した実施例はパケット形式データを処理装置t
から処理装置3へ転送する場合を例にとって説明したが
、他の処理装置間のパケット形式データの転送も同様に
して行なわれる。
〔発明の効果〕
以上説明したように、本発明はパケット形式データを同
一のデータ信号線を用いて双方向に転送するようにした
ものであるので、データ信号線の本数を少ないものとす
ることができる効果がある。
【図面の簡単な説明】
第1図は本発明の実施例のブロック図及び、第2図は第
1図のタイムチャートである。 図に於いて、1〜4・・・処理装置、5・・・交換制御
部、6・・・転送回路、10.20,30.40・・・
データ信号線、11.21,31.41・・・入力タイ
ミング信号線、12,22.32.42・・・出力タイ
ミング信号線、13,23,33.43・・・方向制御
回路、14.24,34.44・・・入力バッファ、1
5,25,35.45・・・出力バッファ、16.26
,36.46・・・転送許可回路、17.27.37.
47・・・出力要求回路、18,28.38.48・・
・転送信号、19,29,39.49・・・許可信号。

Claims (1)

  1. 【特許請求の範囲】 パケット形式データを該パケット形式データに含まれて
    いる転送先情報に従って転送するパケットネットワーク
    に於いて、 前記パケット形式データを双方向に転送する複数のデー
    タ信号線と、 該各データ信号線対応に設けられた入力タイミング信号
    線と、 前記各データ信号線対応に設けられた出力タイミング信
    号線と、 前記各データ信号線対応に設けられた入力バッファ及び
    出力バッファと、 前記各データ信号線対応に設けられ、転送信号に応答し
    て対応する入力タイミング信号線の状態が、データ信号
    線がパケット形式データの入力に使用されていないこと
    を示し、且つ対応する出力タイミング信号線の状態が、
    出力バッファが空であることを示していることによりパ
    ケット形式データの転送を許可する転送許可回路と、 前記各入力バッファにパケット形式データが保持される
    ことにより、パケット形式データの転送先のデータ信号
    線に対応した転送許可回路に転送信号を加え、該転送許
    可回路によりパケット形式データの転送が許可されるこ
    とによりパケット形式データを転送先のデータ信号線対
    応の出力バッファに転送する転送回路と、 前記各データ信号線対応に設けられ、前記各転送許可回
    路でパケット形式データの転送が許可されることにより
    、前記各出力タイミング信号線に出力タイミング信号を
    出力する出力要求回路と、前記各データ信号線対応に設
    けられ、前記各出力要求回路から出力される出力タイミ
    ング信号に基づいて前記各データ信号線のデータ転送方
    向を制御する方向制御回路とを含むことを特徴とするパ
    ケットネットワーク。
JP14433689A 1989-06-07 1989-06-07 パケットネットワーク Expired - Lifetime JP2616010B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14433689A JP2616010B2 (ja) 1989-06-07 1989-06-07 パケットネットワーク

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14433689A JP2616010B2 (ja) 1989-06-07 1989-06-07 パケットネットワーク

Publications (2)

Publication Number Publication Date
JPH0310438A true JPH0310438A (ja) 1991-01-18
JP2616010B2 JP2616010B2 (ja) 1997-06-04

Family

ID=15359743

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14433689A Expired - Lifetime JP2616010B2 (ja) 1989-06-07 1989-06-07 パケットネットワーク

Country Status (1)

Country Link
JP (1) JP2616010B2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60237743A (ja) * 1984-05-11 1985-11-26 Nec Corp 大容量デ−タ交換機
JPS63184434A (ja) * 1987-01-26 1988-07-29 Fujitsu Ltd 端末間相互通信方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60237743A (ja) * 1984-05-11 1985-11-26 Nec Corp 大容量デ−タ交換機
JPS63184434A (ja) * 1987-01-26 1988-07-29 Fujitsu Ltd 端末間相互通信方式

Also Published As

Publication number Publication date
JP2616010B2 (ja) 1997-06-04

Similar Documents

Publication Publication Date Title
JPH0310438A (ja) パケットネットワーク
JPH0511341B2 (ja)
JPS62251954A (ja) デ−タ通信処理装置
JPH03204254A (ja) データ受信装置
JPH04101260A (ja) バス制御方式
JPS61260350A (ja) 並列処理制御方式
JPH05181809A (ja) マルチプロセッサシステムにおけるデータ転送方式
JPH03266052A (ja) 情報処理システム
JPS60196866A (ja) デ−タ処理装置
JPH0470951A (ja) Cpu間通信方法及びcpu間通信回路
JPH0658655B2 (ja) シリアルi/o方式
JPH01174042A (ja) 回線制御方式
JPS6326905B2 (ja)
JPH01131945A (ja) 通信制御装置
JPH0282342A (ja) データ通信装置
JPH04101265A (ja) 情報処理装置間入出力制御方式
JPH10269137A (ja) メモリ・システム及びデータ処理システム
JPS62242264A (ja) 通信制御装置
JPS60237556A (ja) デ−タ転送制御方式
JPS5831785B2 (ja) 回線極性制御方式
JPH01113848A (ja) メモリアクセス制御方式
JPH04266242A (ja) 通信制御方法
JPH0247953A (ja) データ転送方式
JPS6272053A (ja) プロセツサユニツト
JPH09224046A (ja) 単方向ループ型伝送システムにおける一斉同報の通信方法