JPH0299445U - - Google Patents
Info
- Publication number
- JPH0299445U JPH0299445U JP733589U JP733589U JPH0299445U JP H0299445 U JPH0299445 U JP H0299445U JP 733589 U JP733589 U JP 733589U JP 733589 U JP733589 U JP 733589U JP H0299445 U JPH0299445 U JP H0299445U
- Authority
- JP
- Japan
- Prior art keywords
- output port
- determines
- circuit
- logic
- cpu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012544 monitoring process Methods 0.000 claims description 5
- 230000005856 abnormality Effects 0.000 claims description 3
- 230000007257 malfunction Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Debugging And Monitoring (AREA)
Description
第1図は本考案に係るCPU動作異常監視回路
の一実施例を示すブロツク構成図、第2図は従来
のCPU動作異常監視回路のブロツク図である。 1……出力ポート、2……n−1ビツトシフト
レジスタ(n=8の場合)、3……論理演算回路
(“10111000”のパルス列を用いる場合
)、4……監視用タイマ、5……警報回路、6…
…CPU、7……データバス、8……書込制御信
号。
の一実施例を示すブロツク構成図、第2図は従来
のCPU動作異常監視回路のブロツク図である。 1……出力ポート、2……n−1ビツトシフト
レジスタ(n=8の場合)、3……論理演算回路
(“10111000”のパルス列を用いる場合
)、4……監視用タイマ、5……警報回路、6…
…CPU、7……データバス、8……書込制御信
号。
Claims (1)
- マイクロコンピユータによる制御を行うシステ
ムにおいて、CPUのデータバスから出力信号を
受け取る出力ポートと、該出力ポートから出力さ
れたパルスの状態をn回前まで記憶するn−1ビ
ツトのシフトレジスタと、n個のパルス列の2n
通りの論理の組合せから特定の組合せを選択する
n入力の論理演算回路と、リセツトがかかつてか
らあらかじめ設定された時間が経過したことを判
定する監視用タイマと、CPU動作異常時と判定
された場合に表示、転送等の処理を行う警報回路
と、前記出力ポートに一定周期で特定の論理の組
合せを持つたn個のパルスからなるパルス列を出
力するソフトウエアとを持つことを特徴とするC
PU動作異常監視回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP733589U JPH0299445U (ja) | 1989-01-24 | 1989-01-24 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP733589U JPH0299445U (ja) | 1989-01-24 | 1989-01-24 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0299445U true JPH0299445U (ja) | 1990-08-08 |
Family
ID=31212262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP733589U Pending JPH0299445U (ja) | 1989-01-24 | 1989-01-24 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0299445U (ja) |
-
1989
- 1989-01-24 JP JP733589U patent/JPH0299445U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5117380A (en) | Random number generator driven by independent clock pulses asynchronously with system clock pulses | |
JPH0299445U (ja) | ||
JPH026347U (ja) | ||
JPH01164548U (ja) | ||
JPH026346U (ja) | ||
JPH01175340U (ja) | ||
JPH0823834B2 (ja) | マイクロコンピュータ | |
JPS6361043U (ja) | ||
JPH0418044Y2 (ja) | ||
JPS6353155U (ja) | ||
JPS63110945U (ja) | ||
JPH01142057U (ja) | ||
JPH0242138U (ja) | ||
JPH0393951U (ja) | ||
JPH0214152U (ja) | ||
JPS6372605U (ja) | ||
JPH0232155U (ja) | ||
JPS61120951U (ja) | ||
JPH0381168B2 (ja) | ||
JPS6052538U (ja) | コンピユ−タの異常監視装置 | |
JPS6025006U (ja) | 負荷集中制御装置 | |
JPS63298632A (ja) | マイクロプロセツサ | |
JPH0187445U (ja) | ||
JPH0427730B2 (ja) | ||
JPH0690734B2 (ja) | デ−タフロ−型計算機用タイマ−モジユ−ル |