JPH026347U - - Google Patents
Info
- Publication number
- JPH026347U JPH026347U JP8206688U JP8206688U JPH026347U JP H026347 U JPH026347 U JP H026347U JP 8206688 U JP8206688 U JP 8206688U JP 8206688 U JP8206688 U JP 8206688U JP H026347 U JPH026347 U JP H026347U
- Authority
- JP
- Japan
- Prior art keywords
- cpu
- output port
- logic
- output
- pulse train
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005856 abnormality Effects 0.000 claims description 3
- 238000012806 monitoring device Methods 0.000 claims description 3
- 238000012544 monitoring process Methods 0.000 claims description 2
- 230000007257 malfunction Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Debugging And Monitoring (AREA)
Description
第1図は本考案に係るCPU動作異常監視装置
の一実施例を示すブロツク構成図、第2図は従来
のCPU動作異常監視装置のブロツク図である。 11……出力ポート、12……シフトレジスタ
、13……論理演算回路、14……監視用タイマ
、15……警報回路、16……CPU、17……
データバス。
の一実施例を示すブロツク構成図、第2図は従来
のCPU動作異常監視装置のブロツク図である。 11……出力ポート、12……シフトレジスタ
、13……論理演算回路、14……監視用タイマ
、15……警報回路、16……CPU、17……
データバス。
Claims (1)
- マイクロコンピユータによる制御を行うシステ
ムにおいて、CPUのデータバスから出力信号を
受け取る出力ポートと、該出力ポートから出力さ
れたパルスの状態をn回前まで記憶するn−1ビ
ツトのシフトレジスタと、n個のパルス列のn!
通りの論理の組合せから特定の組合せだけを選択
するn入力の論理演算回路と、リセツトがかかつ
てからあらかじめ設定された時間が経過したか否
かを判定する監視用タイマmと、CPUの動作異
常時と判定された場合に表示、転送等の処理を行
う警報回路と、前記出力ポートに一定周期で特定
の論理の組合せを持つたn個のパルスからなるパ
ルス列を出力するソフトウエアとを持つことを特
徴とするCPU動作異常監視装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8206688U JPH026347U (ja) | 1988-06-21 | 1988-06-21 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8206688U JPH026347U (ja) | 1988-06-21 | 1988-06-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH026347U true JPH026347U (ja) | 1990-01-17 |
Family
ID=31306833
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8206688U Pending JPH026347U (ja) | 1988-06-21 | 1988-06-21 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH026347U (ja) |
-
1988
- 1988-06-21 JP JP8206688U patent/JPH026347U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH026347U (ja) | ||
JPH0299445U (ja) | ||
JPH026346U (ja) | ||
JPH01164548U (ja) | ||
JPH03104239U (ja) | ||
JPS63110945U (ja) | ||
JPH01175340U (ja) | ||
JPS61168434U (ja) | ||
JPS585130U (ja) | プログラマブルロジツクコントロ−ラ | |
JPS61120951U (ja) | ||
JPS6361043U (ja) | ||
JPS63143949U (ja) | ||
JPS62125957U (ja) | ||
JPS62100544U (ja) | ||
JPS6353155U (ja) | ||
JPS6312569U (ja) | ||
JPH0255335U (ja) | ||
JPS60153355U (ja) | マルチcpuシステムの制御装置 | |
JPS62151603U (ja) | ||
JPS61126347U (ja) | ||
JPH0255316U (ja) | ||
JPH01138130U (ja) | ||
JPH01142057U (ja) | ||
JPH0381168B2 (ja) | ||
JPS5872224A (ja) | マイクロプロセツサシステムにおける初期誤動作防止回路 |