JPS6361043U - - Google Patents

Info

Publication number
JPS6361043U
JPS6361043U JP15374686U JP15374686U JPS6361043U JP S6361043 U JPS6361043 U JP S6361043U JP 15374686 U JP15374686 U JP 15374686U JP 15374686 U JP15374686 U JP 15374686U JP S6361043 U JPS6361043 U JP S6361043U
Authority
JP
Japan
Prior art keywords
microprocessor
abnormality detection
detection circuit
signal
normal operation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15374686U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15374686U priority Critical patent/JPS6361043U/ja
Publication of JPS6361043U publication Critical patent/JPS6361043U/ja
Pending legal-status Critical Current

Links

Description

【図面の簡単な説明】
第2図は従来の異常検出回路のブロツク図、第
1図は本考案の一実施例の異常検出回路のブロツ
ク図、第3図は本考案回路のタイムチヤートであ
る。 11:パワーオンリセツト回路、2:マイクロ
プロセツサ、1:異常検出回路、5,7:リセツ
ト発生回路、9:リセツト禁止ゲート、3:正常
動作を示すパルス信号、4:異常検出信号、6:
所定時間待ち信号、8:リセツトパルス。

Claims (1)

    【実用新案登録請求の範囲】
  1. マイクロプロセツサを有する装置において、該
    マイクロプロセツサから周期的に発生される正常
    動作を示す信号が所定期間停止した場合、これを
    ソフトウエア及びハードウエアの異常として検出
    し、異常検出信号を出力する異常検出回路と、該
    異常検出回路の異常検出信号を上記マイクロプロ
    セツサの割込み入力に供給し復帰処理を行ない、
    所定時間経過後も上記マイクロプロセツサが正常
    動作に復帰しない場合、上記マイクロプロセツサ
    のリセツト入力にリセツト信号を出力する手段を
    有することを特徴とするマイクロプロセツサ異常
    検出回路。
JP15374686U 1986-10-08 1986-10-08 Pending JPS6361043U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15374686U JPS6361043U (ja) 1986-10-08 1986-10-08

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15374686U JPS6361043U (ja) 1986-10-08 1986-10-08

Publications (1)

Publication Number Publication Date
JPS6361043U true JPS6361043U (ja) 1988-04-22

Family

ID=31072904

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15374686U Pending JPS6361043U (ja) 1986-10-08 1986-10-08

Country Status (1)

Country Link
JP (1) JPS6361043U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6129239A (ja) * 1984-07-19 1986-02-10 Nec Corp プロセツサ異常再開方式

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6129239A (ja) * 1984-07-19 1986-02-10 Nec Corp プロセツサ異常再開方式

Similar Documents

Publication Publication Date Title
JPS6361043U (ja)
JPS6327946U (ja)
JPH0250758U (ja)
JPH01138130U (ja)
JPS63130839U (ja)
JPH01142057U (ja)
JPS60153355U (ja) マルチcpuシステムの制御装置
JPS6331429U (ja)
JPH0263145U (ja)
JPS61196346U (ja)
JPS6454153U (ja)
JPH022705U (ja)
JPH0292535U (ja)
JPS63157639U (ja)
JPH01175340U (ja)
JPH03104239U (ja)
JPH02104402U (ja)
JPS62179660U (ja)
JPS6392910U (ja)
JPS621237U (ja)
JPS60649U (ja) マルチcpuシステムの同期装置
JPS64141U (ja)
JPS63126938U (ja)
JPS5866445U (ja) 警報発生回路
JPS61603U (ja) プログラマブル・コントロ−ラ