JPH0292010A - Rf分配回路 - Google Patents

Rf分配回路

Info

Publication number
JPH0292010A
JPH0292010A JP24345088A JP24345088A JPH0292010A JP H0292010 A JPH0292010 A JP H0292010A JP 24345088 A JP24345088 A JP 24345088A JP 24345088 A JP24345088 A JP 24345088A JP H0292010 A JPH0292010 A JP H0292010A
Authority
JP
Japan
Prior art keywords
level
input
output
signal
variable attenuator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24345088A
Other languages
English (en)
Inventor
Shigeto Masuda
升田 成人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP24345088A priority Critical patent/JPH0292010A/ja
Publication of JPH0292010A publication Critical patent/JPH0292010A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Networks Using Active Elements (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産呈上■且■分豆 本発明はRF(無線周波)信号を複数の線路へ分配する
RF分配回路に関するものである。
l米Ω且歪 第4図はCATV受信システムにおいて用いられている
従来のRF分配回路を示しており、ここでは入力端子(
1)に入力されたRF倍信号第1の分配器(2)で2つ
の線路(3) (4)に分配し、そのうちの一方に分配
されたRF倍信号更に第2の分配器(5)で2つの線路
(6) (7)に分配するようにしている。このように
入力されたRF倍信号最終的に3つの線路、即ち第1.
第2.第3の線路(3) (6)(7)に分配されるこ
とになる。第1の線路(3)は第1出力端子(9)を介
して例えばAGC機能及び増幅機能をもったCATVコ
ンバータ又はCAT■受信機に接続され、第2の線路(
6)は第2出力端子(10)を介して例えば2台目のC
ATVコンバータ又はCATV受信機に接続される。こ
の場合第2出力端子(10)にはAGC機能や増幅機能
をもたないCATVコンバータやCATV受信機が接続
されることがある。第3の線路(7)は90MHz〜2
22MHzの帯域幅をもつバンドパスフィルタ(8)を
有しており、その出力は第3出力端子(11)を介して
テレビ受像機又はビデオテープレコーダのVHF入力端
子に接続される。
が ′ しようと るi しかしながら、このような従来の分配回路では第2線路
(6)及び第3線路(7)に与えられるRF倍信号入力
RF信号レベルに対し分配器(2) (5)による分配
損失分の合計的6dBが損失したものとなり、そのため
第2出力端子(10)又は第3出力端子(11)を使っ
てRF入力信号をAGC機能や増幅機能を有しないCA
TV受信機、・テレビ受像機、又はVTRで受信し、復
調した場合、S/Nが悪化してしまう。また、入力端子
(1)に与えられるRF倍信号して大きな入力レベルの
信号が入ってきた場合、この分配回路ではレベル調整機
能を有していないため各出力端子の信号は高いレベルの
ままとなる。その場合、第1出力端子(9)はAGC機
能付きのCATVコンバータ又はCATV受信機が接続
されることを前提としているので問題ないが、第2.第
3出力端子(10) (11)に接続されるCATV受
信機、テレビ受像機、又はVTRではそれらの入力側で
非線型素子による相互変調妨害が起るという問題があっ
た。
本発明はこのような点に鑑みなされたものであって、入
力信号レベルが変化しても所定の出力端子の信号レベル
を一定に保持することができ、且つS/Nを劣化するこ
となく入力信号を分配することができるRF分配回路を
提供することを目的とする。
を °するための 上記の目的を達成するため本発明では、RF倍信号複数
の線路へ分配する分配器を有するRF分配回路において
、入力RF信号のレベルに応じて減衰量を可変するため
の可変減衰器と、回路の分配損失を補償するための広帯
域増幅器とを設けた構成としている。
作−■ このような構成によると、レベルの大きいRF倍信号入
力された場合、可変減衰器の減衰量を大きくして出力端
子に現われる信号レベルを所定の大きさになす、また、
広帯域増幅器は入力RF信号レベルの大小に拘らず、回
路の分配損失を補償して分配出力信号レベルのアンバラ
ンス等を是正する。
遺二施−四 以下、図面に示す本発明の実施例について説明する0本
発明を実施した第1図の分配回路において、第4図の従
来例と同一部分には同一の符号を付して重複説明を省略
する。本実施例では第1の分配器(2)と第2の分配器
(5)の間に可変減衰器(12)と第1の広帯域増幅器
(13)を挿入し、第2の分配器(5)と第3出力端子
(11)の間にバンドパスフィルタ(8)に続いて第2
の広帯域増幅器(14)を設けている。
可変減衰器(12)は第2図に示すように端子(15)
(16)間に直流カット用のコシデンサ(CI)、第1
゜第2ビンダイオ、−ド(DI)(Dz)、直流カット
用コンデンサ(cg)を順次直列に接続し、その第1ピ
ンダイオード(Dl)のアノード側にチョークコイル(
L、)を介して可変バイアス電圧を与えるようにしてい
る。(17)はバイアス電圧を切換えるスイッチであり
、該スイッチ(17)は直流電源(十B)に直接接続さ
れた端子(18)と、直流電圧(十B)と接地間に設け
られた第1.第2の可変抵抗器(VR+) (VRt)
に接続された端子(19) (20)とを有しており、
スイッチ(17)を切換えて第1.第2ピンダイオード
(DI)(DI)に印加するバイアス値を変えることに
より、ピンダイオード(DI)(DZ)に流れる直流電
流(■1)の値を変えて信号の減衰量を制御するように
なっている。
スイッチ(17)を端子(18)に設定したときはOd
B。
端子(19)では10dB、端子(20)は20dBの
減衰がそれぞれ得られるようになっている。第2ピンダ
イオード(D2)のカソードと接地点との間に接続され
た抵抗(Ro)には直流電圧(+B)の電圧を抵抗(1
(Rg)で分圧した電圧がダイオード(D、)を通して
印加され、それによる電流が接地点へ流れるようになっ
ているが、これはインピーダンス整合用として機能する
。即ち、第1.第2ピンダイオード(DI)(D2)は
切換えスイッチ(17)を通して与えられる直流電流値
に応じて入力信号の減衰を行うが、その直流電流値が切
換えられると、抵抗(Ro)を通して流れる直流電流も
変わるので、出力側のインピーダンスが変化することに
なってしまう。このように抵抗(ll+)を流れる減衰
用直流電流(11)の変化を補償するようにダイオード
(D、)側から直流電流(h)が抵抗(Ro)に流れて
出力インピーダンスを一定(例えば75Ω)に保つので
ある。
次に、第3図は広帯域増幅器(13) (14)の具体
的構成を示しており、ここではNPN )ランジスタ(
Q)のコレクタ電流をエミッタ側の帰還抵抗(R4)に
より調整することによって相互変調歪が抑えられる。帰
還抵抗(R5)に並列に挿入されたコンデンサ(C1)
は端子(21)に入力されるRF倍信号平坦化に寄与す
る。増幅された出力はコイル(Lx) (Ls)より成
るバルン(22)を介して端子(23)に導出される。
第1図に戻って、今、入力端子(1)から入力されるR
F倍信号レベルが60dBμ〜80dBμの範囲にある
とする。尚、広帯域増幅器(13)は受信帯域70〜4
50Ml1zで平坦な周波数特性をもち、2つの分配器
(2) (5)の分配損失合計−6dBと可変減衰器(
12)のOdB時の挿入損失−1dBを補うため利得7
dBに設定されているものとする。一方、第3線路(7
)の広帯域増幅器(14)はVHF帯90〜222MH
zで平坦な周波数特性をもち、入力レベルが60dBμ
のときVHF出力が80dBμになるように利得が選ば
れている。ここで、入力信号レベルが60dBμのとき
可変減衰器(12)の減衰量をOdBにスイッチ(17
)で設定することにより、第2出力端子(10)の出力
レベルは入力レベルと同様60dBμ、第3出力端子(
11)の出力レベルは80dBμとなる。また、入力信
号レベルが70dBμになると可変減衰器(12)の減
衰量を10dBにし、更に入力信号レベルが80dBμ
になると可変減衰器(12)の減衰量を20dBに切換
えて第2出力端子(10)の出力レベルを60dBμ、
第3出力端子(11)の出力レベルを80dBμ一定に
することができる。
上記実施例において可変減衰器(12)と広帯域増幅器
(13)を第1の分配器(2)の前に挿入するようにし
てもよい、スイッチ(17)は機械式スイッチだけでな
く電子的スイッチで構成することもでき、或いはスイッ
チの代りに可変抵抗器によりピンダイオード(D+) 
(Dt)に印加するバイアス値を直接変化させる構成も
可能である。またRF入力信号レベルを検出し、その検
出出力に基づいてスイッチ(17)を自動的に切換える
ような構成を採ることもできる。尚、本発明はCATV
信号の分配だけでなく、他のRF倍信号分配にも適用で
きるものである。
mり成果 本発明によれば、入力信号レベルが変化しても所定の出
力端子の信号レベルを一定に保つことができ、また復調
時のS/Nを劣化させることなく入力信号を分配するこ
とが可能で、特に強入力時の相互変調を防ぐことができ
る。
【図面の簡単な説明】
第1図は本発明を実施したRF分配回路の構成図であり
、第2図はその可変減衰器の回路図、第3図は同じく広
帯域増幅器の回路図である。第4図は従来例の構成図で
ある。 (2)・・・第1の分配器、(5)・・・第2の分配器
。 (12)・・・可変減衰器、 (13)(14)−・−
広帯域増幅器。 第2図

Claims (1)

    【特許請求の範囲】
  1. (1)RF信号を複数の線路へ分配する分配器を有する
    RF分配回路において、入力RF信号のレベルに応じて
    減衰量を可変するための可変減衰器と、回路の分配損失
    を補償するための広帯域増幅器とを設けたことを特徴と
    するRF分配回路。
JP24345088A 1988-09-28 1988-09-28 Rf分配回路 Pending JPH0292010A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24345088A JPH0292010A (ja) 1988-09-28 1988-09-28 Rf分配回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24345088A JPH0292010A (ja) 1988-09-28 1988-09-28 Rf分配回路

Publications (1)

Publication Number Publication Date
JPH0292010A true JPH0292010A (ja) 1990-03-30

Family

ID=17104064

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24345088A Pending JPH0292010A (ja) 1988-09-28 1988-09-28 Rf分配回路

Country Status (1)

Country Link
JP (1) JPH0292010A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008271441A (ja) * 2007-04-24 2008-11-06 Sharp Corp 信号分配装置、受信装置、及び当該受信装置を備える機器

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6365334B2 (ja) * 1984-12-24 1988-12-15

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6365334B2 (ja) * 1984-12-24 1988-12-15

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008271441A (ja) * 2007-04-24 2008-11-06 Sharp Corp 信号分配装置、受信装置、及び当該受信装置を備える機器

Similar Documents

Publication Publication Date Title
US3978422A (en) Broadband automatic gain control amplifier
US5160898A (en) Power amplifier
US4850038A (en) Frequency converter
JPH07221570A (ja) チャンネル増幅器
US6751803B1 (en) Signal distribution circuit
JPH0292010A (ja) Rf分配回路
JP3171052B2 (ja) Catvコンバータ
US5442328A (en) Transmission line correction system
JPS60178781A (ja) テレビジヨン送信機の電力増幅列における非直線性を予め補正するための装置
US6091301A (en) Flatness compensation of diplex filter roll-off using active amplifier peaking circuit
CA1202412A (en) System for non linearity correction by intermediate frequency premodulation in television equipment
JP3249224B2 (ja) 有線送受信システムの端末入力装置
JP2902282B2 (ja) Catv用レベル調整器
JP3026470B2 (ja) 信号分配回路
JP3734405B2 (ja) 信号分配回路
JP3463359B2 (ja) アンテナ制御装置
JPH051132Y2 (ja)
US6678013B2 (en) Intermediate frequency circuit of digital television tuner having flat transmission characteristic in intermediate frequency band
JPH06253275A (ja) Catvシステムの端末装置
JPH0678241A (ja) 自動利得制御回路
JPS5936072Y2 (ja) 入力フイルタ切換え回路
JPH051143Y2 (ja)
JPH06105878B2 (ja) Agc装置
KR900008802Y1 (ko) 신호궤환 증폭기
US3956715A (en) Amplitude modulation system