JPH0258975A - シェーディング補正装置 - Google Patents

シェーディング補正装置

Info

Publication number
JPH0258975A
JPH0258975A JP63210327A JP21032788A JPH0258975A JP H0258975 A JPH0258975 A JP H0258975A JP 63210327 A JP63210327 A JP 63210327A JP 21032788 A JP21032788 A JP 21032788A JP H0258975 A JPH0258975 A JP H0258975A
Authority
JP
Japan
Prior art keywords
converter
multiplier
output
signal
waveform
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63210327A
Other languages
English (en)
Inventor
Katsuyasu Sugiyama
杉山 克保
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic System Solutions Japan Co Ltd
Original Assignee
Matsushita Graphic Communication Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Graphic Communication Systems Inc filed Critical Matsushita Graphic Communication Systems Inc
Priority to JP63210327A priority Critical patent/JPH0258975A/ja
Publication of JPH0258975A publication Critical patent/JPH0258975A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Input (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明はシェーディング補正装置、特にシェーディング
補正のだめの出力信号に生じたグリッジの影響を受ける
ことなく正しい補正値を画信号に与えることが可能なシ
ェーディング補正装置に関するものである。
従来の技術 ファクシミリのような画像伝送装置にあっては、原稿の
読取シに際して、読取光学系がレンズを用いた縮小光学
系から成る場合、光の通過距離の違いによるcos’則
やイメージセンサのビットバラツキ等により、濃度が−
様な画面を読んでも均一なレベル出力は得られず、第3
図に示すような出力となる。このような不均一なレベル
出力を補正するために、従来では特開昭62−1300
65号に開示されたもの、或は第4図に示すようなシェ
ーディング補正装置が用いられていた。このシェーディ
ング補正装置は、原稿を読取るイメージセンサ1と、こ
のイメージセンサ1からの画信号を増幅するアンプ2と
、増幅後の画信号に所定の値を乗算する乗算器3と、乗
算器3から出力された画信号をアナログ・デジタル変換
するA/D変換器4と、白基準板の読取シによって得ら
れた各ビット毎の基準データが格納されるランダム・ア
クセス・メモリ(RAM)5と、RAM5のデータに対
応する補正データが格納される読出し専用メモリ (R
OM)6と、ROM6から出力されたデータをデジタル
・アナログ変換するD/A変換器7とから成る。そして
、このシェーディング補正装置の作動に当っては、まず
イメージセンサ1でレベルの基準となる白基準板を1ラ
イン分読み、増幅器2で所定のレベルに増幅し次いで乗
算器3で乗算する。このときのD/A変換器7の出力は
1に設定されており、増幅器2の出力レベルがA/D変
換器4の入力レベルとなる。そして、この画信号レベル
をA/D変換器4でデジタル値に変換し、RAM5へ各
ビット毎の基準データとして記憶させておく。
次に、実際の画信号を読取る時は、RAM5のデータを
lビット毎に読出し、ROM、6アドレス入力とする。
このROM6には、アドレス入力に応じた補正係数が記
憶されていて、この出力をD/A変換器でアナログレベ
ルに変換し、これを乗算器3で増幅器2の出力と乗算す
ることにより、cos’則やビットばらつきの影響を受
けない均一レベルの出力を得ることができる。
発明が解決しようとする課題 しかしながら、このようなシェーディング補正装置にあ
っては、通常D/A変換器7にグリッジと呼ばれる現象
が存在し、例えば8ビツトのD/A変換器の場合、デジ
タル入力がX’  (ヘキサ)7FからX′80に変化
するような場合、D/A変換器7内のスイッチ回路が一
斉に動作するために、内部のレベルが過渡的に乱れ、出
力レベルが第6図に例示する様に変化する。ちなみに、
第5図は理想的なり/A変換器7の出力を示し、入力が
変化した時、出力はステップ状に変化する。
前記従来のシェーディング補正装置にあっては、第6図
に示されているようなり/A変換器7出力をそのまま乗
算器3に入力していた。このD/A変換器7出力は過渡
的な波形を含んでいるから、乗算器3の出力は第7図に
示すように過渡現象を生じる。この第7図において、(
1)はCCDイメージセンサ1の出力信号の波形を示し
、(2)は前記D/A変換器7出力と同じ波形を示す。
この両方の波形を乗算すると、乗算器3が理想的な場合
は第7図(3)に示されるような波形になるが、実際に
は第7図(4)に示すように波形が乱れるために、A/
D変換器4出力の変換点レベルは正確でなくなυ、画質
を悪くする原因となっていた。
本発明は、前記問題点に鑑みてなされたもので、その目
的は、D/A変換器にグリッジがあっても入力波形に対
して正確な乗算を行なうことが出来るシェーディング補
正装置を提供することである。
課題を解決するだめの手段 本発明は前記目的を達成するため、シェーディング補正
のだめの乗算係数を格納する記憶手段出力側にサンプル
・ホールド手段を設け、前記記憶手段からの出力をサン
プルホールドした上で乗算器に入力するようにしたこと
を要旨とする。
作用 補正係数を格納した記憶手段にグリッジが存在しても、
その出力を適当な条件下でサンプルホールドすれば出力
波形から過渡現象成分が除去される。そして、このサン
プルホールドされた補正係数値信号を乗算器に入力する
から乗算器ではほぼ理想的な変換値で乗算が行なわれ、
シェーディング補正が良好に行なえる。
実施例 第1図及び第2図は本発明によるシェーディング補正装
置の一実施例を示す図である。この実施例に係るシェー
ディング補正装置は、原稿を読取るイメージセンサ11
と、このイメージセンサ11からの画信号を増幅するア
ンプ12と、増幅後の画信号に所定の値を乗算する乗算
器13と、乗算器13から出力された画信号をアナログ
・デジタル変換するA/D変換器14と、白基準板の読
取シによって得られた各ビット毎の基準データが格納さ
れる第1の記憶手段としてのランダム・アクセス・メモ
リ (RAM)15と、RAM15の各データに対応す
る補正係数データが格納される第2の記憶手段としての
読出し専用メモリ (ROM)16と、ROM16から
出力されたデータをデジタル・アナログ変換するD/A
変換器17と、D/A変換器からの出力信号をサンプル
ホールドする手段であるサンプルホールド回路18とか
ら成る。この実施例において、イメージセンサ11には
CODイメージセンサが用いられる。
かかる構成を有するシェーディング補正装置において、
白基準板の読取シ操作及びそれによって得られた各ビッ
ト毎の基準データの格納操作は前記従来例におけると同
様に行なわれる。
次の原稿読取多時において、D/A変換器17にグリッ
ジが生じた場合、これによってD/A変換器17から出
力された信号(第2図中(2)で示す)はサンプルホー
ルド回路18によってサンプルホールドされる。このサ
ンプルホールド回路18は、第2図中(2)に示すよう
な、グリッジによって生成された過渡的な波形信号に対
してホールド点A及びBにおいてサンプルホールドする
。これらのホールド点A及びBは前記波形信号の過渡的
な波形部分を避けた位置に設定される。これによって、
サンプルホールド回路18出力信号は第2図中(3)に
示すようなほぼ理想的な信号波形となる。そしてこの出
力信号は乗算器13に入力されて第2図中(1)に示さ
れたイメージセンサ11からの出力信号(正確にはこれ
を増幅した信号)と乗算せしめられ、第2図中(4)に
示すような出力信号が得られる。この乗・算器13出力
信号はA/D変換器14に入力されてA/D変換される
から、正確なA/D変換が可能となる。
発明の詳細 な説明したように、本発明によればD/A変換器の出力
をサンプルホールドし、この結果得られた安定した波形
の信号を乗算器に入力して画信号の乗算を行なうように
したため、乗算器自体の過渡現象による波形の乱れを防
ぎ安定したシエディング補正を行なうことが出来る。
【図面の簡単な説明】
第1図は本発明によるシェーディング補正装置の一実施
例を示すブロック図、第2図は前記実施例における各作
動部における信号を示す図、第3図は原稿読取光学系に
おいて生じるcos’則を説明する図、第4図は従来の
シェーディング補正装置の構成を示すブロック図、第5
図はシェーディング補正装置に用いられるD/A変換器
の理論上の出力波形を示す図、第6図はD/A変換器の
実際の動作における出力波形を示す図、第7図は前記従
来のシェーディング補正装置の各作動部における信号を
示す図である。 11・・イメージセンサ、12・・・増幅器、13・・
・乗算器、14・・・A/D変換器、15・・・RAM
 C第1の記憶手段)、I6・・・ROM (第2の記
憶手段)、エフ・・・D/A変換器、18・・・サンプ
ルホールド回路。 第1図 代理人の氏名 弁理士 粟 野 重 孝 ほか1名第 図 ―■両−−――■訃 0(V) 第 図 弔 / 第 図 第 図

Claims (1)

    【特許請求の範囲】
  1. 画信号を読取るイメージセンサと、このイメージセンサ
    からの画信号に所定の値を乗算する手段と、画信号をア
    ナログ・デジタル変換する手段と、白基準板読取時の各
    ビット毎の読取値をデータとして格納する第1の記憶手
    段と、この第1の記憶手段からのビット毎の出力データ
    に対応した乗算係数を出力する第2の記憶手段と、この
    第2の記憶手段からの出力をサンプルホールドし、この
    サンプルホールドされた値を乗算器に出力する手段と、
    から成るシェーディング装置。
JP63210327A 1988-08-24 1988-08-24 シェーディング補正装置 Pending JPH0258975A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63210327A JPH0258975A (ja) 1988-08-24 1988-08-24 シェーディング補正装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63210327A JPH0258975A (ja) 1988-08-24 1988-08-24 シェーディング補正装置

Publications (1)

Publication Number Publication Date
JPH0258975A true JPH0258975A (ja) 1990-02-28

Family

ID=16587586

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63210327A Pending JPH0258975A (ja) 1988-08-24 1988-08-24 シェーディング補正装置

Country Status (1)

Country Link
JP (1) JPH0258975A (ja)

Similar Documents

Publication Publication Date Title
JPH04219063A (ja) 画像読取装置
JPH0258975A (ja) シェーディング補正装置
JP2685545B2 (ja) 歪補正回路
JPS5934761A (ja) 画像読取装置
JPH10136210A (ja) 画像データの階調補正方法および装置
JPH05191644A (ja) 画像読取装置
JPH06189160A (ja) デジタルガンマ補正装置
JP3226534B2 (ja) 原稿読取装置
JPS60206369A (ja) 画信号補正方式
KR0157361B1 (ko) 화신호 처리장치
JP2505906B2 (ja) 原稿読取装置
JPH04372278A (ja) 画像信号補正装置
JPH0222961A (ja) オートシエーデイング補正回路
JPH043582A (ja) イメージ・スキャナ装置
JPS64867B2 (ja)
JPH0213509B2 (ja)
JPH08279901A (ja) シェーディング補正装置
JPH027772A (ja) 画像読み取り装置のシェーディング補正回路
JPH03135273A (ja) シェーディング補正装置
JPS59218077A (ja) 画像読取装置
JPH01179573A (ja) 画像処理装置
JPH0447766A (ja) 映像信号の利得制御装置
JPH01185075A (ja) 画処理回路
JPH03145286A (ja) イメージセンサの出力信号補正方法
JPH02141065A (ja) 原稿読み取り装置