KR0157361B1 - 화신호 처리장치 - Google Patents

화신호 처리장치

Info

Publication number
KR0157361B1
KR0157361B1 KR1019940039193A KR19940039193A KR0157361B1 KR 0157361 B1 KR0157361 B1 KR 0157361B1 KR 1019940039193 A KR1019940039193 A KR 1019940039193A KR 19940039193 A KR19940039193 A KR 19940039193A KR 0157361 B1 KR0157361 B1 KR 0157361B1
Authority
KR
South Korea
Prior art keywords
signal
analog
digital
background control
output
Prior art date
Application number
KR1019940039193A
Other languages
English (en)
Other versions
KR960025237A (ko
Inventor
박의순
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019940039193A priority Critical patent/KR0157361B1/ko
Publication of KR960025237A publication Critical patent/KR960025237A/ko
Application granted granted Critical
Publication of KR0157361B1 publication Critical patent/KR0157361B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T5/00Image enhancement or restoration
    • G06T5/90Dynamic range modification of images or parts thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Facsimile Image Signal Circuits (AREA)
  • Facsimiles In General (AREA)

Abstract

본원 발명은 스캐너장치에 의해 독취된 화상을 재현하는데 있어서 명암의 미세한 부분변화를 정확히 재현할 수 있는 화신호 처리장치에 관한 것으로서, 화신호를 읽는 화신호 독취부와, 상기 화신호 독취부의 출력신호를 입력받는 화신호 처리부와, 상기 처리된 화신호를 디지탈신호로 변환하는 아날로그/디지탈 컨버터와, 상기 아날로그/디지탈 컨버터의 디지탈신호를 입력받아 자동배경제어기능을 수행하는 자동배경제어 처리부와, 상기 자동배경제어 처리부의 출력신호를 아날로그신호로 변환하여 외부의 라인버퍼로 출력하는 디지탈/아날로그 컨버터로 구성되어 흑데이타와 백데이타의 상대적인 분포를 파악하여 명암의 미세한 변화를 재현할 수 있는 것을 특징으로 한다.

Description

화신호 처리장치
제1도는 종래 기술에 의한 자동배경제어 처리회로의 회로도.
제2도(a)는 종래 기술에 의한 백바탕에 흑데이타의 처리를 나타내는 도면.
제2도(b)는 종래 기술에 의한 디터 테이블을 이용한 회색데이타의 처리를 나타내는 도면.
제3도는 본원 발명에 의한 화신호 처리장치의 블럭도.
제4도(a)는 본원 발명에 의한 자동배경제어 처리회로의 흑화상 체크회로의 블럭도.
제4도(b)는 본원 발명에 의한 자동배경제어 처리회로의 데이타 클럭 분주회로의 블럭도.
제4도(c)는 본원 발명에 의한 자동배경제어 처리회로의 화신호 출력회로의 블럭도.
* 도면의 주요부분에 대한 부호의 설명
10 : 화신호 독취부 20 : 화신호 처리부
30 : 아날로그/디지탈 컨버터 40 : 자동배경제어 처리부
50 : 디지탈/아날로그 컨버터 61 : 비교기
62 : 제1레지스터 63 : 제2레지스터
64 : 제3레지스터 65 : 제4레지스터
66 : D플립플롭 67 : 라인 버퍼
본원 발명은 화신호 처리장치에 관한 것으로서 특히, 스캐너장치에 의해 독취된 화상을 재현하는데 있어서 명암의 미세한 부분변화를 정확히 재현할 수 있는 화신호 처리장치에 관한 것이다.
이하 사용되는 자동배경제어(Auto Background Control : 이하 ABC라 한다.)기능은 바탕이 백이 아닌 원고를 독취하는 경우에 바탕색과 글 또는 그림을 구별하여 바탕은 백으로, 그 이외는 흑으로 구분하여 주는 기능을 말한다.
종래 기술에 의한 화신호 처리장치의 ABC회로는 제1도에 도시된 바와 같이 스캐너(scanner)를 통해 입력된 화상을 처리하는 화신호 처리부(120)와, 상기 화신호 처리부(120)에서 출력되는 화신호 데이타를 받아 화신호의 기준이 되는 전압을 출력하는 기준입력 발생부(130)와, 상기 화신호 처리부(120)의 화신호 데이타를 화신호 입력단으로 입력받는 동시에 상기 기준입력 발생부(130)의 출력전압을 화신호 기준입력단으로 입력받아 디지탈신호로 변환하는 제어부(140)로 구성된다.
상기 기준입력 발생부(130)는 상기 화신호 처리부(120)의 출력단과 애노드단이 연결된 다이오드(D)와, 상기 다이오드(D)의 캐소드단에 비반전(+)단자가 연결되는 동시에 출력단은 상기 제어부(140)의 화신호 기준입력단에 연결된 연산증폭기(131)와, 상기 연산증폭기(131)의 비반전(+)단자에 일단이 연결되고 타단은 접지되는 제1저항(R1)과, 상기 제1저항(R1)에 병렬연결된 캐패시터(C)와, 상기 연산증폭기(131)의 반전(-)단자에 일단이 연결되고 타단은 접지되는 제2저항(R2)과, 상기 연산증폭기(131)의 반전(-)단자와 출력단 사이에 연결된 제3저항(R3)으로 구성된다.
상기와 같이 구성되어 상기 화신호 처리부(120)를 통해 입력된 화신호 데이타는 상기 제어부(140)의 입력단 및 기준입력 발생부(130)에 동시에 인가되고, 상기 기준입력 발생부(130)의 다이오드(D)에 인가된 화신호는 원고의 한 라인을 처리하기 위하여 상기 제1저항(R1) 및 캐패시터(C)로 이루어지는 충방전회로를 거쳐 상기 연산증폭기(131)에서 증폭되어 화신호 처리의 기준레벨(VREF +)로 사용되고, 상기 제어부(140)에서는 상기 기준입력 발생부(130)에서 출력되는 전압을 기준으로 하여 상기 입력되는 화신호를 디지탈신호로 변환한다.
결국 스캐너장치에 의해 독취된 화신호는 상기 제어부(140)에서 64단계(6비트)의 디지탈 데이타로 변화하게 된다. 이때, 백바탕에 흑의 데이타가 있는 원고는 제2a도에 도시된 바와 같이 한 개의 한계값(B)으로도 충분히 좋은 데이타를 얻을 수 있으나 명암이 복잡한 그림과 같은 화상을 독취할 경우에는 한 개의 한계값으로는 실화상이 재현되기 어렵게 되어 제2b도에 도시된 바와 같이 디터 데이블(dither-table)을 이용하여 한계값을 바꾸어가며 화신호를 처리하면 실화상이 흰색에 가까운 회색일 경우에는 백의 화신호 데이타를 많이 분포하고, 흑에 가까운 회색일 경우에는 흑의 화신호 데이타를 많이 분포한다.
상기와 같이 구성되고 동작하는 종래 기술에 의한 화신호 처리장치의 ABC회로는 화신호 처리의 기준레벨(VREF +)이 한 라인의 단위로 변화하기 때문에 화상 독취시 미세한 부분의 변화는 재현하기 어렵게 되는 문제점이 있다.
또한, 반색조(HALF TONE)기능을 이용하여 백바탕에 흑의 화신호를 독취할 경우 흑의 화상이 회색으로 재현되는 문제점이 있다.
본원 발명은 상기의 문제점을 해결하기 위하여 안출된 것으로서, 디터 매트릭스(dither matrix)를 이용하여 화신호의 흑색데이타와 백색데이타의 상대적인 분포를 구함으로써 자동으로 배경을 조절하여 명암의 미세한 부분변화를 정확히 재현할 수 있는 화신호 처리장치를 제공함에 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본원 발명에 의한 화신호 처리 장치는 화신호를 읽는 화신호 독취부와, 상기 화신호 독취부의 출력신호를 입력받는 화신호 처리부와, 상기 처리된 화신호를 디지탈신호로 변환하는 아날로그/디지탈 컨버터와, 상기 아날로그/디지탈 컨버터의 디지탈신호를 입력받아 자동배경제어기능을 수행하는 자동배경제어 처리부와, 상기 자동배경제어 처리부의 출력신호를 아날로그신호로 변환하여 외부의 라인버퍼로 출력하는 디지탈/아날로그 컨버터로 구성되어 흑데이타와 백데이타의 상대적인 분포를 파악하여 명암의 미세한 변화를 재현할 수 있는 것을 특징으로 한다.
이하, 본원 발명에 의한 화신호 처리장치의 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다.
본원 발명에 의한 화신호 처리장치는 제3도에 도시된 바와 같이 화신호를 읽는 화신호 독취부(10)와, 상기 화신호 독취부(10)의 출력신호를 입력받는 화신호 처리부(20)와, 상기 처리된 화신호를 디지탈신호로 변환하는 아날로그/디지탈 컨버터(30)와, 상기 아날로그/디지탈 컨버터(30)의 디지탈신호를 입력받아 자동배경제어기능을 수행하는 자동배경제어 처리부(40)와, 상기 자동배경제어 처리부(40)의 출력신호를 아날로그신호로 변환하여 외부의 라인버퍼(미도시)로 출력하는 디지탈/아날로그 컨버터(50)로 구성된다.
상기 자동배경제어 처리부(40)는 화신호를 디터테이블의 값과 비교하여 흑데이타를 출력하고 상기 흑데이타를 카운트하는 흑화상 체크회로와, 입력되는 데이타클럭의 수를 체크한 후 기준값과 비교하여 흑백을 결정하는 데이타클럭 분주회로와, 상기 흑화상 체크회로 및 데이타클럭 분주회로의 출력신호를 입력받아 4비트씩 화신호를 출력하는 화신호 출력회로로 구성된다.
상기 흑화상 체크회로는 제4a도에 도시된 바와 같이 디지탈화된 화신호와 디터테이블의 값을 입력받는 비교기(61)와, 상기 비교기(61)의 출력신호와 데이타클럭을 입력받아 4비트로 병렬출력하여 직렬로 시프트(shift)시키는 제1레지스터(62)와, 상기 제1레지스터(62)의 출력신호를 입력받아 자동배경제어의 농도를 체크하는 제2레지스터(63)로 구성된다.
상기 데이타클럭 분주회로는 제4b도에 도시된 바와 같이 소정의 직류전원과 데이타클럭을 입력받아 4비트로 병렬출력하여 직렬로 시프트(shift)시키는 제3레지스터(64)와, 상기 제3레지스터(64)의 출력신호를 입력받아 데이타클럭을 체크하는 제4레지스터(65)로 구성된다.
상기 화신호 출력회로는 제4c도에 도시된 바와 같이 화신호 데이타와 데이타클럭을 입력받는 D플립플롭(66)과, 상기 D플립플롭(66)의 출력신호를 입력받아 프린터(미도시)로 전송하는 라인버퍼(67)로 구성된다.
상기와 같이 구성된 본원 발명은 상기 아날로그/디지탈 컨버터(30)를 거치면서, 화신호는 64단계(6비트) 중 1개의 레벨값을 갖게되어 상기 디터테이블(dither table)의 값과 함께 상기 비교기(61)에 입력된다. 이때, 상기 비교기(61)는 두 입력값을 비교하여 두 입력값 중 1비트의 실제 화상값을 출력한다.
그후, 상기 제1레지스터(62)에서는 상기 비교기(61)의 출력신호를 입력받아 흑데이타가 몇 개 입력되는지 카운트하고, 그 결과를 4비트 단위로 출력하게 된다. 이때, 상기 제2레지스터(63)에서는 상기 출력되는 4비트의 신호를 입력받아 농도를 체크하고, 상기 제3레지스터(64)에서는 소정의 직류전원과 데이타클럭을 입력받아 4비트로 병렬출력하여 직렬로 시프트(shift)시키고, 상기 제4레지스터(65)에서는 4개의 데이타클럭의 입력을 체크하여, 상기 제2레지스터(63)의 출력값과 판정기준값을 비교하게 된다. 여기서, 비교값이 기준값보다 크면 흑으로 판단하여 1의 데이타를 출력하고, 기준값보다 작거나 같으면 백으로 판단하여 0의 데이타를 출력한다.
그리고, 상기 4비트씩 출력된 데이타는 상기 D플립플롭(66)을 거쳐 라인버퍼(67)에 저장된다. 이때 상기 제2레지스터(63)와 제4레지스터(65)의 출력을 체크함에 따라 한번에 처리할 수 있는 화소의 수가 결정된다.
상기와 같이 구성되고 동작하는 본원 발명에 의한 화신호 처리장치는 백의 분포와 흑의 분포를 상대적으로 판단하기 때문에 자동배경제어기능을 향상시킬 수 있는 잇점이 있다.

Claims (1)

  1. 화신호를 읽는 화신호 독취부와, 상기 화신호 독취부의 출력신호를 입력받는 화신호 처리부와, 상기 처리된 화신호를 디지탈신호로 변환하는 아날로그/디지탈 컨버터와, 상기 아날로그/디지탈 컨버터의 디지탈신호를 입력받아 자동배경제어기능을 수행하는 자동배경제어 처리부와, 상기 자동배경제어 처리부의 출력신호를 아날로그신호로 변환하여 외부의 라인버퍼로 출력하는 디지탈/아날로그 컨버터로 구성된 것을 특징으로 하는 화신호 처리장치.
KR1019940039193A 1994-12-30 1994-12-30 화신호 처리장치 KR0157361B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940039193A KR0157361B1 (ko) 1994-12-30 1994-12-30 화신호 처리장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940039193A KR0157361B1 (ko) 1994-12-30 1994-12-30 화신호 처리장치

Publications (2)

Publication Number Publication Date
KR960025237A KR960025237A (ko) 1996-07-20
KR0157361B1 true KR0157361B1 (ko) 1998-11-16

Family

ID=19405318

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940039193A KR0157361B1 (ko) 1994-12-30 1994-12-30 화신호 처리장치

Country Status (1)

Country Link
KR (1) KR0157361B1 (ko)

Also Published As

Publication number Publication date
KR960025237A (ko) 1996-07-20

Similar Documents

Publication Publication Date Title
US4420742A (en) Scan signal processing system
US4578715A (en) Picture signal quantizing circuit
US4578711A (en) Video data signal digitization and correction system
US5159471A (en) Scanner device having a binary signal depending upon density level of adjacent pixels
US4841376A (en) Shading correcting method enabling prevention of effect of noise and apparatus therefor
US4814877A (en) Image reading apparatus provided with correction for shadings in image data
US5191445A (en) Image reader
US4667237A (en) Image signal processing device
KR0157361B1 (ko) 화신호 처리장치
JPH06245068A (ja) 白レベル補正回路
JPS61136377A (ja) スキヤナ−装置
US5453848A (en) Picture processing apparatus
US5093733A (en) Image signal processing device
US5390030A (en) Peak holding circuit and video processing unit using the same
KR930007983B1 (ko) 이미지 프로세서를 이용한 고계조 중간조 화상처리 시스템
JPS61242170A (ja) 信号処理装置
JP2614738B2 (ja) 画像入力装置
JPS57119565A (en) Picture-signal correction system
JPS62102623A (ja) A/d変換回路
JPS61177069A (ja) スキヤナ−装置
JP2618655B2 (ja) 画像読み取り装置
JP3226534B2 (ja) 原稿読取装置
JPS6339141B2 (ko)
KR970003392B1 (ko) 화상농담 자동조정방법
KR940010431B1 (ko) 아날로그/디지탈 변환장치의 직류레벨 보정회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070629

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee