JPH0239720A - 可変遅延回路 - Google Patents
可変遅延回路Info
- Publication number
- JPH0239720A JPH0239720A JP1153575A JP15357589A JPH0239720A JP H0239720 A JPH0239720 A JP H0239720A JP 1153575 A JP1153575 A JP 1153575A JP 15357589 A JP15357589 A JP 15357589A JP H0239720 A JPH0239720 A JP H0239720A
- Authority
- JP
- Japan
- Prior art keywords
- pulse signal
- signal
- input
- output
- pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003111 delayed effect Effects 0.000 claims abstract description 17
- 238000007493 shaping process Methods 0.000 abstract description 10
- 101000806846 Homo sapiens DNA-(apurinic or apyrimidinic site) endonuclease Proteins 0.000 abstract description 4
- 101000835083 Homo sapiens Tissue factor pathway inhibitor 2 Proteins 0.000 abstract description 4
- 102100026134 Tissue factor pathway inhibitor 2 Human genes 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 10
- 101100219315 Arabidopsis thaliana CYP83A1 gene Proteins 0.000 description 6
- 101100269674 Mus musculus Alyref2 gene Proteins 0.000 description 6
- 101100140580 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) REF2 gene Proteins 0.000 description 6
- 239000003990 capacitor Substances 0.000 description 4
- 230000000295 complement effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000000979 retarding effect Effects 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
- 238000003079 width control Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/133—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
- H03K2005/00019—Variable delay
- H03K2005/00026—Variable delay controlled by an analog electrical signal, e.g. obtained after conversion by a D/A converter
- H03K2005/00052—Variable delay controlled by an analog electrical signal, e.g. obtained after conversion by a D/A converter by mixing the outputs of fixed delayed signals with each other or with the input signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
- H03K2005/0015—Layout of the delay element
- H03K2005/00163—Layout of the delay element using bipolar transistors
- H03K2005/00176—Layout of the delay element using bipolar transistors using differential stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
- H03K2005/0015—Layout of the delay element
- H03K2005/00163—Layout of the delay element using bipolar transistors
- H03K2005/00182—Layout of the delay element using bipolar transistors using constant current sources
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
- H03K2005/0015—Layout of the delay element
- H03K2005/00228—Layout of the delay element having complementary input and output signals
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Pulse Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、デジタル・遅延回路、特にパルス幅を変化さ
せることなく所望の遅延時間を得る遅延回路に関する。
せることなく所望の遅延時間を得る遅延回路に関する。
〔従来技術及び発明が解決しようとする課題〕多種のク
ロック信号のような種々のパルス信号を発生する際に、
各パルス信号間の時間的関係を特定の時間間隔に設定し
たい場合も多い。回路設計を注意深く行えば、複数のパ
ルス信号間の相対的なタイミングを特定の許容範囲内に
設定することが出来る。しかし、回路素子の遅延特性に
変動があるので、回路の完成時に正確な相対的タイミン
グ関係を実現するには、そのような個々の遅延特性の変
動を補償出来るように、可変遅延回路を設ける必要があ
る。デジタル回路では、複数のタップを有するシフト・
レジスタにパルス信号を入力し、適当なタップを選択し
て所望の遅延時間を有する出力信号を得ることが出来る
。この遅延時間は、シフト・レジスタを駆動しているク
ロック信号の周期の整数倍となり、クロック周期より短
い範囲の遅延時間を設定することは出来ない。また、可
変素子を有するアナログ型の遅延線を用いて安定な可変
遅延時間を得ることも出来るが、このような可変遅延回
路の場合には、遅延出力パルス信号のパルス幅が変化す
る傾向がある。他の技法として、パルス信号を傾斜信号
に変換し、この傾斜信号を比較器に入力して、可変基準
電圧と比較することにより、可変遅延させる方法もある
。
ロック信号のような種々のパルス信号を発生する際に、
各パルス信号間の時間的関係を特定の時間間隔に設定し
たい場合も多い。回路設計を注意深く行えば、複数のパ
ルス信号間の相対的なタイミングを特定の許容範囲内に
設定することが出来る。しかし、回路素子の遅延特性に
変動があるので、回路の完成時に正確な相対的タイミン
グ関係を実現するには、そのような個々の遅延特性の変
動を補償出来るように、可変遅延回路を設ける必要があ
る。デジタル回路では、複数のタップを有するシフト・
レジスタにパルス信号を入力し、適当なタップを選択し
て所望の遅延時間を有する出力信号を得ることが出来る
。この遅延時間は、シフト・レジスタを駆動しているク
ロック信号の周期の整数倍となり、クロック周期より短
い範囲の遅延時間を設定することは出来ない。また、可
変素子を有するアナログ型の遅延線を用いて安定な可変
遅延時間を得ることも出来るが、このような可変遅延回
路の場合には、遅延出力パルス信号のパルス幅が変化す
る傾向がある。他の技法として、パルス信号を傾斜信号
に変換し、この傾斜信号を比較器に入力して、可変基準
電圧と比較することにより、可変遅延させる方法もある
。
この方法も安定した可変遅延時間が得られるが、出力パ
ルス信号のパルス幅が変化するという代償を払わねばな
らない。
ルス信号のパルス幅が変化するという代償を払わねばな
らない。
従って、本発明の目的は、所望のパルス幅を維持しなが
ら、即ち、入力パルス信号の前縁及び後縁の遅延時間が
共に等しくなるようにしながら、安定した可変遅延時間
を設定し得る可変遅延回路を提供することである。
ら、即ち、入力パルス信号の前縁及び後縁の遅延時間が
共に等しくなるようにしながら、安定した可変遅延時間
を設定し得る可変遅延回路を提供することである。
[課題を解決する為の手段]
本発明によれば、入力パルス信号の前縁及び後縁を共に
等しく遅延させて、所望の遅延時間を設定出来る可変遅
延回路を提供している。遅延すべきパルス信号は、第1
比較器の一方の入力端に供給され、他方の入力端には、
基準信号が供給される。これらパルス信号及び基準信号
は共に、第2及び第3比較器の入力端にも夫々反対極性
で供給される。第2及び第3比較器の出力信号は、パル
ス整形回路に供給され、その後この整形された信号は、
第1比較器のパルス出力のエツジの傾斜を変化させる為
に第1比較器の出力に加算される。
等しく遅延させて、所望の遅延時間を設定出来る可変遅
延回路を提供している。遅延すべきパルス信号は、第1
比較器の一方の入力端に供給され、他方の入力端には、
基準信号が供給される。これらパルス信号及び基準信号
は共に、第2及び第3比較器の入力端にも夫々反対極性
で供給される。第2及び第3比較器の出力信号は、パル
ス整形回路に供給され、その後この整形された信号は、
第1比較器のパルス出力のエツジの傾斜を変化させる為
に第1比較器の出力に加算される。
電流制御回路は、遅延制御信号に応じて、第2及び第3
比較器の駆動電流を制御し、第2及び第3比較器の出力
信号を調整し、これにより出力パルス信号のエツジの傾
斜を調整する。この出力パルス信号はバッファ増幅器及
び出力増幅器を介して遅延パルス信号として出力される
。
比較器の駆動電流を制御し、第2及び第3比較器の出力
信号を調整し、これにより出力パルス信号のエツジの傾
斜を調整する。この出力パルス信号はバッファ増幅器及
び出力増幅器を介して遅延パルス信号として出力される
。
本発明の可変遅延回路により、入力パルス信号と同じパ
ルス幅を有し、所望の遅延時間だけ遅延させた遅延出力
パルス信号を得ることが出来る。
ルス幅を有し、所望の遅延時間だけ遅延させた遅延出力
パルス信号を得ることが出来る。
第1図は、本発明の可変遅延回路の一実施例の構成を示
すブロック図である。第1比較器(12)は、入力パル
ス信号及び第1基準信号REF 1を受け、対応するパ
ルス信号を出力する。上記入力パルス信号及び第1基準
信号REF 1は、第2及び第3比較器(14)及び(
16)の夫々反対極性の入力端にも供給される。第2及
び第3比較器(14)及び(16)の出力信号は、パル
ス整形回路(18)に入力し、入力パルス信号の各エツ
ジに対応したパルス信号に整形される。パルス整形回路
(18)の出力信号は、第1比較器(12)のパルス出
力信号に加算され、パルス信号の前エツジ及び後エツジ
の傾斜を平等且つ有効に変化させる。この結果、パルス
信号が効果的に遅延される。この遅延パルス信号は、バ
ッファ増幅器(20)を介して出力増幅器(22)に供
給され、この出力増幅器(22)より1対の相補的な出
力パルス信号として出力される。出力パルス信号の遅延
時間は、電流制御回路(24)に入力される遅延制御信
号により調整される。電流制御回路(24)の他方の入
力端には、第2基準信号REF2が入力している。定電
流源(26)が発生する定電流1cが、電流制御回路(
24)を介して第2及び第3比較器(I4)及び(16
)に分割供給され、これら2つの比較器を駆動するので
、遅延制御信号を調整することにより、パルス整形回路
(18)の出力パルス信号の振幅が決定される。
すブロック図である。第1比較器(12)は、入力パル
ス信号及び第1基準信号REF 1を受け、対応するパ
ルス信号を出力する。上記入力パルス信号及び第1基準
信号REF 1は、第2及び第3比較器(14)及び(
16)の夫々反対極性の入力端にも供給される。第2及
び第3比較器(14)及び(16)の出力信号は、パル
ス整形回路(18)に入力し、入力パルス信号の各エツ
ジに対応したパルス信号に整形される。パルス整形回路
(18)の出力信号は、第1比較器(12)のパルス出
力信号に加算され、パルス信号の前エツジ及び後エツジ
の傾斜を平等且つ有効に変化させる。この結果、パルス
信号が効果的に遅延される。この遅延パルス信号は、バ
ッファ増幅器(20)を介して出力増幅器(22)に供
給され、この出力増幅器(22)より1対の相補的な出
力パルス信号として出力される。出力パルス信号の遅延
時間は、電流制御回路(24)に入力される遅延制御信
号により調整される。電流制御回路(24)の他方の入
力端には、第2基準信号REF2が入力している。定電
流源(26)が発生する定電流1cが、電流制御回路(
24)を介して第2及び第3比較器(I4)及び(16
)に分割供給され、これら2つの比較器を駆動するので
、遅延制御信号を調整することにより、パルス整形回路
(18)の出力パルス信号の振幅が決定される。
第2図は、第1図の実施例の更に詳細な回路図である。
第1図に対応する構成要素には、同一の参照符号を付し
ている。遅延すべき入力パルス信号は、エミッタ・フォ
ロアトランジスタQ4のベースに供給される。このトラ
ンジスタQ4は、第2の可変遅延回路と外部回路との間
のバッファ回路である。この入力パルス信号は、3つの
差動増幅器の一方の入力信号として、トランジスタQ3
、Q6及びQ8のベースに供給される。同様に、第1基
準信号REF 1がバッファ・トランジスタQ1のベー
スを介して、上記3つの差動増幅器の他方の入力信号と
してトランジスタQ2、Q5及びQ7のベースに夫々入
力される。ここで、トランジスタQ2及びQ3は、第1
比較器(12)を構成し、トランジスタQ5及びQ6は
、第2比較器(14)を構成し、トランジスタQ7及び
Q8は、第3比較器(16)を構成している。第2及び
第3比較器(14)及び(16)の出力信号は、抵抗器
R1及びR2並びにコンデンサCI及びC2のRC回路
網であるパルス整形回路(18)に供給される。
ている。遅延すべき入力パルス信号は、エミッタ・フォ
ロアトランジスタQ4のベースに供給される。このトラ
ンジスタQ4は、第2の可変遅延回路と外部回路との間
のバッファ回路である。この入力パルス信号は、3つの
差動増幅器の一方の入力信号として、トランジスタQ3
、Q6及びQ8のベースに供給される。同様に、第1基
準信号REF 1がバッファ・トランジスタQ1のベー
スを介して、上記3つの差動増幅器の他方の入力信号と
してトランジスタQ2、Q5及びQ7のベースに夫々入
力される。ここで、トランジスタQ2及びQ3は、第1
比較器(12)を構成し、トランジスタQ5及びQ6は
、第2比較器(14)を構成し、トランジスタQ7及び
Q8は、第3比較器(16)を構成している。第2及び
第3比較器(14)及び(16)の出力信号は、抵抗器
R1及びR2並びにコンデンサCI及びC2のRC回路
網であるパルス整形回路(18)に供給される。
このパルス整形回路(18)の出力信号は、トランジス
タQ2及びC3を含む第1比較器(12)の出力信号と
接続点(2日)及び(30)で加算される。この加算さ
れた信号が、トランジスタQll及びC12で構成され
たバッファ増幅器(20)に供給され、その後、このバ
ッファ増幅器(20)の出力信号は、トランジスタQ1
3及びC14を含む出力増幅器(22)に入力される。
タQ2及びC3を含む第1比較器(12)の出力信号と
接続点(2日)及び(30)で加算される。この加算さ
れた信号が、トランジスタQll及びC12で構成され
たバッファ増幅器(20)に供給され、その後、このバ
ッファ増幅器(20)の出力信号は、トランジスタQ1
3及びC14を含む出力増幅器(22)に入力される。
出力増幅2H(22)からは、相補的な出力パルス信号
が得られる。遅延制御信号及び第2基準信号REF2は
、トランジスタQ9及びQ10で構成された電流制御回
路(24)に入力される。差動増幅器である電流制御回
路(24)は、定電流源Icによってバイアスされてい
る。
が得られる。遅延制御信号及び第2基準信号REF2は
、トランジスタQ9及びQ10で構成された電流制御回
路(24)に入力される。差動増幅器である電流制御回
路(24)は、定電流源Icによってバイアスされてい
る。
遅延制御信号と第2基準信号REF2が等しい場合には
、定電流1cは、平等に分割されて2つの比較?:5(
14)及び(16)を同じ電流で駆動する。この場合、
パルス整形回路(18)の1対の入力信号は、同しであ
り、コンデンサCI及びC2の両端には電流パルス信号
は発生しない。従って、入力パルス信号によって、第1
比較器のトランジスタQ2及びC3のコレクタに、第3
図の実線(32)で示されるようなエツジの傾斜を有す
る相補的パルス信号が発生する。
、定電流1cは、平等に分割されて2つの比較?:5(
14)及び(16)を同じ電流で駆動する。この場合、
パルス整形回路(18)の1対の入力信号は、同しであ
り、コンデンサCI及びC2の両端には電流パルス信号
は発生しない。従って、入力パルス信号によって、第1
比較器のトランジスタQ2及びC3のコレクタに、第3
図の実線(32)で示されるようなエツジの傾斜を有す
る相補的パルス信号が発生する。
遅延制御信号の電圧が第2基準信号REF2を超え、正
の入力パルス信号が入力された場合には、第3比較器(
16)を駆動する電流が第2比較器(14)の駆動電流
より大きくなり、この結果、パルス整形回路(18)の
抵抗器R1及びコンデンサCIの接続点への電流入力が
増加し、抵抗器R2及びコンデンサ2の接続点への電流
入力が減少する。この結果、接続点(30)には正の電
流パルスが発生し、接続点(28)には負の電流パルス
が発生する。従って、出力電流パルス信号は、第3図の
第1の破線(34)に示すように傾斜が変化し、立ち上
がりが急峻になる。同様に、出力電流パルス信号の立ち
下がりエツジは、急峻に立ち下がるように変化するので
、出力パルス信号のパルス幅は一定に維持される。逆に
、遅延制御信号の電圧が第2基準信号REF2より低い
場合には、第2比較器(14)の駆動電流の方が第3比
較器(16)より大きくなる。この結果、出力電流パル
ス信号は、第3図の第2の破線(36)で示すように、
傾斜が緩やかな方向に変化する。
の入力パルス信号が入力された場合には、第3比較器(
16)を駆動する電流が第2比較器(14)の駆動電流
より大きくなり、この結果、パルス整形回路(18)の
抵抗器R1及びコンデンサCIの接続点への電流入力が
増加し、抵抗器R2及びコンデンサ2の接続点への電流
入力が減少する。この結果、接続点(30)には正の電
流パルスが発生し、接続点(28)には負の電流パルス
が発生する。従って、出力電流パルス信号は、第3図の
第1の破線(34)に示すように傾斜が変化し、立ち上
がりが急峻になる。同様に、出力電流パルス信号の立ち
下がりエツジは、急峻に立ち下がるように変化するので
、出力パルス信号のパルス幅は一定に維持される。逆に
、遅延制御信号の電圧が第2基準信号REF2より低い
場合には、第2比較器(14)の駆動電流の方が第3比
較器(16)より大きくなる。この結果、出力電流パル
ス信号は、第3図の第2の破線(36)で示すように、
傾斜が緩やかな方向に変化する。
第4図は、第2図の可変遅延回路の遅延特性を表す特性
図である。横軸の制御電圧の5■の範囲に対する遅延時
間が縦軸に示されている。尚、例えば、「5.0OOe
−10Jは、5X10”秒−500ピコ秒を表している
。ここで、第2基準信号REF2の電圧が、この特性図
の略直線と看做せる領域の中央、即ち、約3Vの値に選
択された場合を考えると、遅延制御電圧を2V〜4■ま
で変化させることにより、約±450ピコ秒の可変遅延
時間が得られる。
図である。横軸の制御電圧の5■の範囲に対する遅延時
間が縦軸に示されている。尚、例えば、「5.0OOe
−10Jは、5X10”秒−500ピコ秒を表している
。ここで、第2基準信号REF2の電圧が、この特性図
の略直線と看做せる領域の中央、即ち、約3Vの値に選
択された場合を考えると、遅延制御電圧を2V〜4■ま
で変化させることにより、約±450ピコ秒の可変遅延
時間が得られる。
入力パルス信号のデユーティ・サイクルが所望の値の場
合には、第1基準信号REF 1の電圧は、一定で良い
。しかし、入力パルス信号のデユーティ・サイクルが所
望値でない場合には、この入力パルス信号は、入力バッ
ファ・トランジスタQ4に入力される前に傾斜信号に変
換される。その後、所望のデユーティ・サイクルの出力
パルス信号を得る為に、第1基準信号REF 1の電圧
を調整する。このようにして行われるパルス幅の制御は
、遅延制御信号による遅延時間の制御とは、無関係であ
る。
合には、第1基準信号REF 1の電圧は、一定で良い
。しかし、入力パルス信号のデユーティ・サイクルが所
望値でない場合には、この入力パルス信号は、入力バッ
ファ・トランジスタQ4に入力される前に傾斜信号に変
換される。その後、所望のデユーティ・サイクルの出力
パルス信号を得る為に、第1基準信号REF 1の電圧
を調整する。このようにして行われるパルス幅の制御は
、遅延制御信号による遅延時間の制御とは、無関係であ
る。
従って、本発明の可変遅延回路によれば、遅延制御信号
に応じて定電流源からの一定電流を2つのパルス整形回
路網に分割供給し、ここで得た電流信号を、入力パルス
信号の両エツジに対応する出力電流パルス信号に加算す
ることにより、パルス幅を変化させることなく、所望の
遅延時間を撓めて正確に得ることが出来る。
に応じて定電流源からの一定電流を2つのパルス整形回
路網に分割供給し、ここで得た電流信号を、入力パルス
信号の両エツジに対応する出力電流パルス信号に加算す
ることにより、パルス幅を変化させることなく、所望の
遅延時間を撓めて正確に得ることが出来る。
以上本発明の好適実施例について説明したが、本発明は
ここに説明した実施例のみに限定されるものではなく、
本発明の要旨を逸脱することなく必要に応じて種々の変
形及び変更を実施し得ることは当業者には明らかである
。
ここに説明した実施例のみに限定されるものではなく、
本発明の要旨を逸脱することなく必要に応じて種々の変
形及び変更を実施し得ることは当業者には明らかである
。
〔発明の効果]
本発明によれば、入力パルス信号に応じた電流パルス信
号を発生し、上記入力パルス信号の各エツジ毎に、入力
パルス信号及び遅延制御信号に基づく遅延電流パルス信
号を発生し、上記電流パルス信号及び上記遅延電流パル
ス信号を加算することにより、所望遅延時間だけ遅延さ
れた出力パルス信号が得られる。ここで、上記電流パル
ス信号に加算される各エツジ毎の遅延電流パルス信号の
極性及び電流値は、上記入力パルス信号の各エツジに基
づいて決まるので、入力パルス信号の前エツジ及び後エ
ツジに対して同じ遅延作用を有する。
号を発生し、上記入力パルス信号の各エツジ毎に、入力
パルス信号及び遅延制御信号に基づく遅延電流パルス信
号を発生し、上記電流パルス信号及び上記遅延電流パル
ス信号を加算することにより、所望遅延時間だけ遅延さ
れた出力パルス信号が得られる。ここで、上記電流パル
ス信号に加算される各エツジ毎の遅延電流パルス信号の
極性及び電流値は、上記入力パルス信号の各エツジに基
づいて決まるので、入力パルス信号の前エツジ及び後エ
ツジに対して同じ遅延作用を有する。
従って、出力パルス信号のパルス幅を一定に維持しつつ
、所望遅延時間だけ正確に遅延させることが出来る。
、所望遅延時間だけ正確に遅延させることが出来る。
第1図は、本発明の一実施例のブロック図、第2図は、
第1図の実施例をより詳細に表す回路図、第3図は、第
2図の回路の動作を説明する波形図、第4図は、第2図
の回路の遅延制御電圧と遅延特性の関係を表す特性図で
ある。 (12)は入力手段(第1比較器)(14)、(16)
、(18)、(24)は遅延制御手段、(20)、(2
2)は出力手段である。
第1図の実施例をより詳細に表す回路図、第3図は、第
2図の回路の動作を説明する波形図、第4図は、第2図
の回路の遅延制御電圧と遅延特性の関係を表す特性図で
ある。 (12)は入力手段(第1比較器)(14)、(16)
、(18)、(24)は遅延制御手段、(20)、(2
2)は出力手段である。
Claims (1)
- 【特許請求の範囲】 入力パルス信号に応じて電流パルス信号を発生する入力
手段と、 上記入力パルス信号の各エッジ毎に上記入力パルス信号
及び遅延制御信号に基づく遅延電流パルス信号を発生す
る遅延制御手段と、 上記電流パルス信号及び上記遅延電流パルス信号を加算
し、上記入力パルス信号に対して所定時間だけ遅延させ
た出力パルス信号を得る出力手段とを具えることを特徴
とする可変遅延回路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US208,450 | 1988-06-20 | ||
US07/208,450 US4862020A (en) | 1988-06-20 | 1988-06-20 | Electronic delay control circuit having pulse width maintenance |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0239720A true JPH0239720A (ja) | 1990-02-08 |
Family
ID=22774657
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1153575A Pending JPH0239720A (ja) | 1988-06-20 | 1989-06-15 | 可変遅延回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US4862020A (ja) |
EP (1) | EP0347983A3 (ja) |
JP (1) | JPH0239720A (ja) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5218363A (en) * | 1982-04-12 | 1993-06-08 | Lecroy Corporation | High-speed switching tree with input sampling pulses of constant frequency and means for varying the effective sampling rate |
US4945261A (en) * | 1989-03-27 | 1990-07-31 | National Semiconductor Corporation | Level and edge sensitive input circuit |
FR2655218A1 (fr) * | 1989-11-28 | 1991-05-31 | Radiotechnique Compelec | Circuit retardateur a retard reglable. |
DE4110340C2 (de) * | 1990-04-16 | 1993-11-25 | Tektronix Inc | Aktive ansteuerbare digitale Verzögerungsschaltung |
JP3077813B2 (ja) * | 1990-05-11 | 2000-08-21 | ソニー株式会社 | プログラマブル遅延回路 |
US5159205A (en) * | 1990-10-24 | 1992-10-27 | Burr-Brown Corporation | Timing generator circuit including adjustable tapped delay line within phase lock loop to control timing of signals in the tapped delay line |
FR2671244B1 (fr) * | 1990-12-27 | 1993-03-05 | Bull Sa | Dispositif de retard reglable. |
FR2671245B1 (fr) * | 1990-12-27 | 1993-03-05 | Bull Sa | Dispositif de retard reglable. |
US5554950A (en) * | 1992-02-04 | 1996-09-10 | Brooktree Corporation | Delay line providing an adjustable delay in response to binary input signals |
FR2690022B1 (fr) * | 1992-03-24 | 1997-07-11 | Bull Sa | Circuit a retard variable. |
FR2689339B1 (fr) * | 1992-03-24 | 1996-12-13 | Bull Sa | Procede et dispositif de reglage de retard a plusieurs gammes. |
US5262690A (en) * | 1992-04-29 | 1993-11-16 | International Business Machines Corporation | Variable delay clock circuit |
US5191301A (en) * | 1992-05-12 | 1993-03-02 | International Business Machines Corporation | Integrated differential voltage controlled ring oscillator |
ES2103106T3 (es) * | 1993-02-25 | 1997-08-16 | At & T Corp | Linea de retardo variable de amplio margen y oscilador en anillo. |
US5532622A (en) * | 1995-04-24 | 1996-07-02 | International Business Machines Corporation | Multi-input transition detector with a single delay |
WO1997000557A1 (fr) * | 1995-06-15 | 1997-01-03 | Advantest Corporation | Circuit servant au choix de signaux logiques |
US6066972A (en) * | 1998-10-13 | 2000-05-23 | International Business Machines Corporation | Differential receiver with duty cycle asymmetry correction |
JP3144398B2 (ja) * | 1998-10-27 | 2001-03-12 | 日本電気株式会社 | 可変遅延回路 |
US6411145B1 (en) * | 2001-06-14 | 2002-06-25 | Lsi Logic Corporation | Feedback control of clock duty cycle |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61290815A (ja) * | 1985-06-19 | 1986-12-20 | Victor Co Of Japan Ltd | 移相回路 |
JPS6215523B2 (ja) * | 1980-04-18 | 1987-04-08 | Lion Corp | |
JPS6331214A (ja) * | 1986-07-18 | 1988-02-09 | テクトロニックス・インコ−ポレイテッド | 可変遅延回路 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2114149C3 (de) * | 1971-03-24 | 1973-09-20 | Robert Bosch Fernsehanlagen Gmbh, 6100 Darmstadt | Amphtudendiskriminator fur eine Schaltungsanordnung zur Erzeugung eines Korrektursignals zur Flankenverstelle rung von Impulsen |
JPS5615168B2 (ja) * | 1973-08-28 | 1981-04-08 | ||
US3906247A (en) * | 1974-01-16 | 1975-09-16 | Gte Automatic Electric Lab Inc | Programmable proportional clock edge delay circuit |
DE3327427C2 (de) * | 1983-07-29 | 1985-11-21 | Schwabe GmbH & Co KG, 7067 Urbach | Generator für Rechteckspannungen variabler Phase |
DE3483576D1 (de) * | 1983-12-09 | 1990-12-13 | Fujitsu Ltd | Tor-schaltungsanordnung. |
US4567378A (en) * | 1984-06-13 | 1986-01-28 | International Business Machines Corporation | Driver circuit for controlling signal rise and fall in field effect transistor processors |
CA1242770A (en) * | 1985-08-06 | 1988-10-04 | Mosaid Technologies Inc. | Edge programmable timing signal generator |
JPS62101116A (ja) * | 1985-10-29 | 1987-05-11 | Toko Inc | パルス遅延回路 |
US4801827A (en) * | 1987-11-02 | 1989-01-31 | Tektronix, Inc. | Adjustable delay element for digital systems |
US4797586A (en) * | 1987-11-25 | 1989-01-10 | Tektronix, Inc. | Controllable delay circuit |
JP3769323B2 (ja) * | 1996-06-18 | 2006-04-26 | 積水化学工業株式会社 | 建物ユニットを用いたユニット建物の構築構造 |
JPH117914A (ja) * | 1997-06-18 | 1999-01-12 | Ulvac Japan Ltd | イオン照射装置 |
-
1988
- 1988-06-20 US US07/208,450 patent/US4862020A/en not_active Expired - Fee Related
-
1989
- 1989-06-14 EP EP19890201549 patent/EP0347983A3/en not_active Withdrawn
- 1989-06-15 JP JP1153575A patent/JPH0239720A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6215523B2 (ja) * | 1980-04-18 | 1987-04-08 | Lion Corp | |
JPS61290815A (ja) * | 1985-06-19 | 1986-12-20 | Victor Co Of Japan Ltd | 移相回路 |
JPS6331214A (ja) * | 1986-07-18 | 1988-02-09 | テクトロニックス・インコ−ポレイテッド | 可変遅延回路 |
Also Published As
Publication number | Publication date |
---|---|
EP0347983A3 (en) | 1990-10-10 |
US4862020A (en) | 1989-08-29 |
EP0347983A2 (en) | 1989-12-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0239720A (ja) | 可変遅延回路 | |
US4638255A (en) | Rectangular wave pulse generators | |
JPH0448285B2 (ja) | ||
US5917360A (en) | Differential current-switch circuit, D/A conversion circuit and method of transient response reduction | |
JPH0563525A (ja) | パルス幅可変回路 | |
JPH042295A (ja) | 非対称信号生成回路 | |
US5587679A (en) | Pulse generator including slew rate controller without complementary transistors | |
JP3284286B2 (ja) | 波形応答改善回路 | |
JPH0362050B2 (ja) | ||
JPH0354900B2 (ja) | ||
JP3185229B2 (ja) | パルス信号処理回路 | |
JPH04227119A (ja) | 電圧電流変換器 | |
JP3136890B2 (ja) | プログラマブル遅延発生装置 | |
JPH0575408A (ja) | 電圧遷移回路 | |
JP3175752B2 (ja) | パルス発生装置 | |
JPH06169225A (ja) | 電圧電流変換回路 | |
JPH05136662A (ja) | パルス供給回路 | |
JPS6139651A (ja) | クロツク位相微調回路 | |
JPS6139650A (ja) | クロツク位相微調回路 | |
JPH053929B2 (ja) | ||
JPS63194411A (ja) | 遅延時間制御回路 | |
JP2000013193A (ja) | 定電流回路およびパルス幅変換回路 | |
JPH0355050B2 (ja) | ||
JPH05183399A (ja) | 鋸歯状波発生回路及びこの鋸歯状波発生回路を用いたパルス発生回路 | |
JPH09232925A (ja) | 遅延回路 |