JPH0237062Y2 - - Google Patents
Info
- Publication number
- JPH0237062Y2 JPH0237062Y2 JP1981040037U JP4003781U JPH0237062Y2 JP H0237062 Y2 JPH0237062 Y2 JP H0237062Y2 JP 1981040037 U JP1981040037 U JP 1981040037U JP 4003781 U JP4003781 U JP 4003781U JP H0237062 Y2 JPH0237062 Y2 JP H0237062Y2
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- microcomputer
- circuit
- power
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000001514 detection method Methods 0.000 claims description 6
- 239000003990 capacitor Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
Landscapes
- Power Sources (AREA)
- Retry When Errors Occur (AREA)
- Electronic Switches (AREA)
Description
【考案の詳細な説明】
本考案は、マイクロコンピユータの電源回路に
関する。
関する。
マイクロコンピユータは、電源投入時誤動作出
力の発生を阻止するためイニシアライズを不可欠
とする。第1図は、電源端子とマイクロコンピユ
ータMの電源入力端子との間を結ぶ電源線路に接
続されたイニシヤル回路を示すものであり、電源
アース間に直列的に接続した抵抗R1とコンデン
サC1により時定数回路を形成しており、その接
続点の出力をPNP型のトランジスタQ1のベース
に印加し、エミツタ出力をイニシヤルパルスとし
てイニシヤル端子に入力している。しかし、一般
に電源回路が発する電源電圧は、平滑コンデンサ
等の影響により第2図aに図示する様に時定数回
路の時定数に比し十分長いスロープを形成する。
力の発生を阻止するためイニシアライズを不可欠
とする。第1図は、電源端子とマイクロコンピユ
ータMの電源入力端子との間を結ぶ電源線路に接
続されたイニシヤル回路を示すものであり、電源
アース間に直列的に接続した抵抗R1とコンデン
サC1により時定数回路を形成しており、その接
続点の出力をPNP型のトランジスタQ1のベース
に印加し、エミツタ出力をイニシヤルパルスとし
てイニシヤル端子に入力している。しかし、一般
に電源回路が発する電源電圧は、平滑コンデンサ
等の影響により第2図aに図示する様に時定数回
路の時定数に比し十分長いスロープを形成する。
そこで、イニシヤルパルスもその立上りとほぼ同
様のスロープを形成する(第2図b参照)。
様のスロープを形成する(第2図b参照)。
従つてイニシヤルパルスが作動レベルLに達する
迄の期間マイクロコンピユータMは不所望な出力
を発し、ソレノイド等を誤つて駆動する惧れがあ
つた。
迄の期間マイクロコンピユータMは不所望な出力
を発し、ソレノイド等を誤つて駆動する惧れがあ
つた。
そこで、本考案は上述の点に鑑み、投入電源の
作動レベル以下のスロープを解消した新規且つ有
効な電源回路を提案せんとするものである。
作動レベル以下のスロープを解消した新規且つ有
効な電源回路を提案せんとするものである。
以下、本考案を図示せる一実施例に従い説明す
る。第3図は、イニシアライズ回路の前段の電源
線路に接続される本実施例の電源回路を示す。本
実施例回路は、ゲート手段1と電圧検出手段2と
ゲート制御手段3とより成る。まずゲート手段1
は電源線路に介挿され電源側にエミツタマイクロ
コンピユータ側にコレクタを接続するPNP型の
第2トランジスタQ2で構成され、電圧検出手段
2は電源線路とアース間にツエナーダイオードD
と2個の第2・第3抵抗R2,R3とを直列接続し
て成り、ゲート制御手段3は電源線路とアース間
に2個の第4・第5抵抗R4,R5と第3トランジ
スタQ3とを直列的に接続して成る。従つて立上
り部にスローブを形成する電源が投入される場
合、前記第2トランジスタQ2はその初期に於て
非導通とされるが、投入される電源電圧がツエナ
ー電圧を越したとき、前記第3トランジスタQ3
の導通に伴つて前記第2トランジスタが導通せし
められる。よつて、本実施例回路は投入電源がツ
エナー電圧に達した直後に急峻に立上る出力(第
2図C)を発するため、マイクロコンピユータに
於けるイニシアル出力の作動レベル到達タイミン
グと電源投入タイミングがほぼ一致しマイクロコ
ンピユータが誤つた出力を発する期間はほとんど
解消される。
る。第3図は、イニシアライズ回路の前段の電源
線路に接続される本実施例の電源回路を示す。本
実施例回路は、ゲート手段1と電圧検出手段2と
ゲート制御手段3とより成る。まずゲート手段1
は電源線路に介挿され電源側にエミツタマイクロ
コンピユータ側にコレクタを接続するPNP型の
第2トランジスタQ2で構成され、電圧検出手段
2は電源線路とアース間にツエナーダイオードD
と2個の第2・第3抵抗R2,R3とを直列接続し
て成り、ゲート制御手段3は電源線路とアース間
に2個の第4・第5抵抗R4,R5と第3トランジ
スタQ3とを直列的に接続して成る。従つて立上
り部にスローブを形成する電源が投入される場
合、前記第2トランジスタQ2はその初期に於て
非導通とされるが、投入される電源電圧がツエナ
ー電圧を越したとき、前記第3トランジスタQ3
の導通に伴つて前記第2トランジスタが導通せし
められる。よつて、本実施例回路は投入電源がツ
エナー電圧に達した直後に急峻に立上る出力(第
2図C)を発するため、マイクロコンピユータに
於けるイニシアル出力の作動レベル到達タイミン
グと電源投入タイミングがほぼ一致しマイクロコ
ンピユータが誤つた出力を発する期間はほとんど
解消される。
よつて本考案によれば、マイクロコンピユータ
が電源投入の初期に誤動作出力を発することもな
く、その効果は大である。
が電源投入の初期に誤動作出力を発することもな
く、その効果は大である。
第1図はマイクロコンピユータのイニシアル回
路図、第2図は信号波形説明図、第3図は本考案
の一実施例回路をそれぞれ顕わす。 主な図番の説明、1……ゲート手段、2……電
圧検出手段、3……ゲート制御手段、M……マイ
クロコンピユータ。
路図、第2図は信号波形説明図、第3図は本考案
の一実施例回路をそれぞれ顕わす。 主な図番の説明、1……ゲート手段、2……電
圧検出手段、3……ゲート制御手段、M……マイ
クロコンピユータ。
Claims (1)
- 【実用新案登録請求の範囲】 マイクロコンピユータの電源入力端子と電源回
路とを接続する電源線路と、該電源線路に接続さ
れ前記電源回路の出力の立上りに同期してイニシ
ヤルパルスを前記マイクロコンピユータのイニシ
ヤル端子に供給するイニシヤル回路と、前記マイ
クロコンピユータの出力に基づいて作動するソレ
ノイドとを配する回路に於いて、 前記電源回路と前記電源線路との間に介在せし
められるゲート手段と、 前記電源回路の出力が前記マイクロコンピユー
タの作動レベル以上になつたことを検出する電圧
検出手段と、 該電圧検出手段の出力を入力して前記ゲート手
段を開放せしめるゲート制御手段とを それぞれ配して成るマイクロコンピユータの電
源回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1981040037U JPH0237062Y2 (ja) | 1981-03-20 | 1981-03-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1981040037U JPH0237062Y2 (ja) | 1981-03-20 | 1981-03-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS57156928U JPS57156928U (ja) | 1982-10-02 |
JPH0237062Y2 true JPH0237062Y2 (ja) | 1990-10-08 |
Family
ID=29837149
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1981040037U Expired JPH0237062Y2 (ja) | 1981-03-20 | 1981-03-20 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0237062Y2 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS484008U (ja) * | 1971-05-24 | 1973-01-18 | ||
JPS4944503U (ja) * | 1972-07-24 | 1974-04-19 | ||
JPS51130153A (en) * | 1975-05-07 | 1976-11-12 | Tokyo Juki Ind Co Ltd | Preset circuit |
-
1981
- 1981-03-20 JP JP1981040037U patent/JPH0237062Y2/ja not_active Expired
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS484008U (ja) * | 1971-05-24 | 1973-01-18 | ||
JPS4944503U (ja) * | 1972-07-24 | 1974-04-19 | ||
JPS51130153A (en) * | 1975-05-07 | 1976-11-12 | Tokyo Juki Ind Co Ltd | Preset circuit |
Also Published As
Publication number | Publication date |
---|---|
JPS57156928U (ja) | 1982-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58140649A (ja) | 電圧検出回路 | |
JPH0237062Y2 (ja) | ||
JPS6334487B2 (ja) | ||
JPH0313830Y2 (ja) | ||
JPS6345813Y2 (ja) | ||
JP2587705Y2 (ja) | Cpuリセット回路及びこれを用いた熱線式検知器 | |
KR890004801Y1 (ko) | 마이크로 프로세서의 자동 리세트회로 | |
JPH076541Y2 (ja) | 初期テスト開始識別回路 | |
JP2970054B2 (ja) | Dc−dcコンバータ | |
KR890003753Y1 (ko) | 마이콤의 오동작시 자동 리세트회로 | |
JPH0113463Y2 (ja) | ||
JPH0332113Y2 (ja) | ||
JP3440482B2 (ja) | 切替回路 | |
JPS6318180Y2 (ja) | ||
JPH06112792A (ja) | リセット回路 | |
JPH0313794Y2 (ja) | ||
JPS6016983Y2 (ja) | リセツト回路 | |
JPS58143629A (ja) | イニシヤライズ回路 | |
JPS5921552Y2 (ja) | リセツト回路 | |
JPS6118462Y2 (ja) | ||
JP2536648Y2 (ja) | リセット信号入力回路 | |
JPS6130413Y2 (ja) | ||
JPS5938753Y2 (ja) | ワンシヨツトマルチバイブレ−タ | |
JPS6072039U (ja) | リセツト回路 | |
JPS5855452Y2 (ja) | 負荷接地型定電流装置 |