JPH02277159A - 情報転送方式 - Google Patents
情報転送方式Info
- Publication number
- JPH02277159A JPH02277159A JP9952289A JP9952289A JPH02277159A JP H02277159 A JPH02277159 A JP H02277159A JP 9952289 A JP9952289 A JP 9952289A JP 9952289 A JP9952289 A JP 9952289A JP H02277159 A JPH02277159 A JP H02277159A
- Authority
- JP
- Japan
- Prior art keywords
- data
- buffer
- port
- data processing
- information transfer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000872 buffer Substances 0.000 claims abstract description 34
- 238000000034 method Methods 0.000 claims abstract description 20
- 230000005540 biological transmission Effects 0.000 abstract description 11
- 238000010586 diagram Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Multi Processors (AREA)
- Information Transfer Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、データ処理装置間の情報転送方式に関し、特
にインタフェースの簡易化を目的とする情報転送方式に
関する。
にインタフェースの簡易化を目的とする情報転送方式に
関する。
従来、この種の情報転送方式は、データを一括に連続し
てデータ処理装置間を転送する方式となっていた。
てデータ処理装置間を転送する方式となっていた。
上述した従来の一括連続の情報転送方式は、制御ソフト
ウェアから見て特殊なインタフェースとなり、又CPU
の負荷が転送時に集中してしまうという欠点があった。
ウェアから見て特殊なインタフェースとなり、又CPU
の負荷が転送時に集中してしまうという欠点があった。
本発明は、データ処理装置間で情報の転送を行う情報転
送方式において、それぞれのデータ処理装置に情報転送
用のFIFOバッファを設け、送信側のデータ処理装置
で前記情報転送用のFIFOバッファに書き込まれたデ
ータを受信側のデータ処理装置に転送し、前記受信側の
データ処理装置では前記送信側のデータ処理装置から転
送されてきたデータを前記情報転送用のFIFOバッフ
ァに書き込み、それぞれのデータ処理装置でI/Oポー
ト、メモリアドレスまたはレジスタに対するのと同一の
手順で前記情報転送用のFIFOバッファの読み書きを
行うことを特徴とする。
送方式において、それぞれのデータ処理装置に情報転送
用のFIFOバッファを設け、送信側のデータ処理装置
で前記情報転送用のFIFOバッファに書き込まれたデ
ータを受信側のデータ処理装置に転送し、前記受信側の
データ処理装置では前記送信側のデータ処理装置から転
送されてきたデータを前記情報転送用のFIFOバッフ
ァに書き込み、それぞれのデータ処理装置でI/Oポー
ト、メモリアドレスまたはレジスタに対するのと同一の
手順で前記情報転送用のFIFOバッファの読み書きを
行うことを特徴とする。
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示すブロック図である。送
信側データ処理装置1から受信側データ処理装置9に情
報転送を行う場合について説明する。
信側データ処理装置1から受信側データ処理装置9に情
報転送を行う場合について説明する。
゛データ処理装置1のCPU2はメモリバス3を介して
接続されるメモリ4によりデータ処理を行い、データ処
理装置9へのデータ転送の必要が生じるとI10バスラ
に接続されたFIFOバッファ6に転送すべきデータを
書き込む、FIFOバッファ6は、CPU2からは一つ
のI/Oポートに見えている。FIFOバッファ6は、
光書データ先読み式のバッファであり、その書き込み口
がI10バスラに接続され、読み出し口は伝送制御部7
に接続されていて、書き込み口から書き込まれたデータ
は直ちに読み出し口に転送される。伝送制御部7はFI
FOバッファ6の読み出し口にデータが存在するとデー
タを全て読み出し伝送路8を通してデータ処理装置9の
伝送制御部15へ読み出した順序で送信する。
接続されるメモリ4によりデータ処理を行い、データ処
理装置9へのデータ転送の必要が生じるとI10バスラ
に接続されたFIFOバッファ6に転送すべきデータを
書き込む、FIFOバッファ6は、CPU2からは一つ
のI/Oポートに見えている。FIFOバッファ6は、
光書データ先読み式のバッファであり、その書き込み口
がI10バスラに接続され、読み出し口は伝送制御部7
に接続されていて、書き込み口から書き込まれたデータ
は直ちに読み出し口に転送される。伝送制御部7はFI
FOバッファ6の読み出し口にデータが存在するとデー
タを全て読み出し伝送路8を通してデータ処理装置9の
伝送制御部15へ読み出した順序で送信する。
伝送制御部15は、データを受信すると、受信した順序
でFIFOバッファ14へ書き込む。
でFIFOバッファ14へ書き込む。
FIFOバッファ14は、光書データ先読み式のバッフ
ァでありその書き込み口が伝送制御部15に接続され、
読み出し口はI10バス13に接続されていて書き込み
口から書き込まれたデータは直ちに読み出し口に転送さ
れる。
ァでありその書き込み口が伝送制御部15に接続され、
読み出し口はI10バス13に接続されていて書き込み
口から書き込まれたデータは直ちに読み出し口に転送さ
れる。
CPUl0はメモリバス11を介して接続されるメモリ
12によりデータ処理を行い、CPU10からは、FI
FOバッファ14の読み出し口は、一つのI/Oポート
に見えているが、このI/OポートにみえるFIFOバ
ッファ14にデータが存在するとCPUl0は必要に応
じFIFOバッファ14の読み出し口からデータを読み
込む。
12によりデータ処理を行い、CPU10からは、FI
FOバッファ14の読み出し口は、一つのI/Oポート
に見えているが、このI/OポートにみえるFIFOバ
ッファ14にデータが存在するとCPUl0は必要に応
じFIFOバッファ14の読み出し口からデータを読み
込む。
なお、FIFOバッファ6.14がCPU2゜10から
みてメモリアドレスまたはレジスタに見えるようにして
もよい、すなわち、CPU2゜10がメモリアドレスま
たはレジスタに対しデータを読み書きするのと同じ手順
でFIFOバッファ6.14に対しデータを読み書きで
きるようにしておいてもよい。
みてメモリアドレスまたはレジスタに見えるようにして
もよい、すなわち、CPU2゜10がメモリアドレスま
たはレジスタに対しデータを読み書きするのと同じ手順
でFIFOバッファ6.14に対しデータを読み書きで
きるようにしておいてもよい。
また、情報転送用のFIFOバッファを単一に限らず複
数設け、単一に限らず複数のI/Oポート、メモリアド
レスまたはレジスタへの読み書きの手順がデータ転送用
のFIFOバッファを介してのデータ処理装置間の情報
転送となるようにすることもできる。
数設け、単一に限らず複数のI/Oポート、メモリアド
レスまたはレジスタへの読み書きの手順がデータ転送用
のFIFOバッファを介してのデータ処理装置間の情報
転送となるようにすることもできる。
以上説明したように本発明は、情報転送を行う場合ソフ
トウェア側から見て、特別な手順、タイミングが不要に
なるという効果がある。
トウェア側から見て、特別な手順、タイミングが不要に
なるという効果がある。
第1図は本発明の一実施例を示すブロック図である。
1・・・送信側データ処理装置、2・・・CPU、3・
・・メモリバス、4・・・メモリ、5・・・I10バス
、6・・・FIFOバッファ、7・・・伝送制御部、8
・・・伝送路、9・・・受信側データ処理装置、lO・
・・CPU、11・・・メモリバス、12・・・メモリ
、13・・・I10バス、14・・・FIFOバッファ
、15・・・伝送制御部。
・・メモリバス、4・・・メモリ、5・・・I10バス
、6・・・FIFOバッファ、7・・・伝送制御部、8
・・・伝送路、9・・・受信側データ処理装置、lO・
・・CPU、11・・・メモリバス、12・・・メモリ
、13・・・I10バス、14・・・FIFOバッファ
、15・・・伝送制御部。
Claims (1)
- データ処理装置間で情報の転送を行う情報転送方式にお
いて、それぞれのデータ処理装置に情報転送用のFIF
Oバッファを設け、送信側のデータ処理装置で前記情報
転送用のFIFOバッファに書き込まれたデータを受信
側のデータ処理装置に転送し、前記受信側のデータ処理
装置では前記送信側のデータ処理装置から転送されてき
たデータを前記情報転送用のFIFOバッファに書き込
み、それぞれのデータ処理装置でI/Oポート、メモリ
アドレスまたはレジスタに対するのと同一の手順で前記
情報転送用のFIFOバッファの読み書きを行うことを
特徴とする情報転送方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9952289A JPH02277159A (ja) | 1989-04-18 | 1989-04-18 | 情報転送方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9952289A JPH02277159A (ja) | 1989-04-18 | 1989-04-18 | 情報転送方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02277159A true JPH02277159A (ja) | 1990-11-13 |
Family
ID=14249568
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9952289A Pending JPH02277159A (ja) | 1989-04-18 | 1989-04-18 | 情報転送方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02277159A (ja) |
-
1989
- 1989-04-18 JP JP9952289A patent/JPH02277159A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS63255759A (ja) | 制御システム | |
JPH02277159A (ja) | 情報転送方式 | |
JPS636893B2 (ja) | ||
KR0150755B1 (ko) | 이중포트램을 사용한 에스피에이알씨계열의 에스버스와 68030 버스의 데이타 전송 정합장치 | |
JP3057754B2 (ja) | メモリ回路および分散処理システム | |
EP0568678B1 (en) | Device for transmission of data | |
KR100252084B1 (ko) | 멀티 프로세스 시스템에서 데이터 라이트/리드 방법 및 데이터엑세스 장치 | |
JP2629027B2 (ja) | インターフェース方式 | |
JPH02211571A (ja) | 情報処理装置 | |
JP2767811B2 (ja) | ビデオデータ処理装置 | |
GB2248128A (en) | A single board computer | |
JPS6130300B2 (ja) | ||
RU1807495C (ru) | Устройство дл сопр жени процессоров | |
JPH0438555A (ja) | プロセッサ間通信方式 | |
JP2803616B2 (ja) | 入出力バスインタフェース制御方式 | |
JP2610971B2 (ja) | 中央処理装置間ダイレクトメモリアクセス方式 | |
JPH1173407A (ja) | シングルチップマイコン、バスアダプタ、及び半導体システム | |
JPS63268053A (ja) | バス制御装置 | |
JPH05143531A (ja) | データ処理装置 | |
JPH05265923A (ja) | データ転送装置 | |
JPS6049465A (ja) | マイクロコンピユ−タ間のデ−タ転送方法 | |
JPH01198850A (ja) | 方向制御方式 | |
JPS63104155A (ja) | 電子計算機 | |
JPH02186462A (ja) | バス転送制御装置 | |
JPH01265354A (ja) | データ転送方式 |