JPH02205064A - 電子部品のモールド構造 - Google Patents
電子部品のモールド構造Info
- Publication number
- JPH02205064A JPH02205064A JP2458589A JP2458589A JPH02205064A JP H02205064 A JPH02205064 A JP H02205064A JP 2458589 A JP2458589 A JP 2458589A JP 2458589 A JP2458589 A JP 2458589A JP H02205064 A JPH02205064 A JP H02205064A
- Authority
- JP
- Japan
- Prior art keywords
- lead frame
- electronic component
- plastic
- plastic molding
- molded
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000465 moulding Methods 0.000 title 1
- 239000000853 adhesive Substances 0.000 abstract description 3
- 230000001070 adhesive effect Effects 0.000 abstract description 3
- 238000000034 method Methods 0.000 abstract description 2
- 238000010137 moulding (plastic) Methods 0.000 abstract 5
- 230000000694 effects Effects 0.000 description 2
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
Landscapes
- Lead Frames For Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は電子部品のモールド構造に関し、特に表面実装
用の電子部品のモールド構造に関する。
用の電子部品のモールド構造に関する。
従来、この種の電子部品のモールド構造は第3図に示す
ように、電子部品1と、電子部品1及びリードフレーム
3を接続するワイヤー4の部分をプラスチック素材によ
りモールドされたプラスチックモールド部2aを有する
m造となっていた。
ように、電子部品1と、電子部品1及びリードフレーム
3を接続するワイヤー4の部分をプラスチック素材によ
りモールドされたプラスチックモールド部2aを有する
m造となっていた。
上述した従来の電子部品のモールド構造a造は、リード
フレーム3の曲折部3aは機械的な補強が何らされてい
ない構造となっているので、高集積化の進展する中でリ
ードフレーム3が微細化された場合、リードフレーム3
が変形を起こしゃすくリードピッチが保てないという欠
点がある。
フレーム3の曲折部3aは機械的な補強が何らされてい
ない構造となっているので、高集積化の進展する中でリ
ードフレーム3が微細化された場合、リードフレーム3
が変形を起こしゃすくリードピッチが保てないという欠
点がある。
本発明の目的は前記課題を解決した電子部品のモールド
構造を提供することにある。
構造を提供することにある。
前記目的を達成するため、本発明に係る電子部品のモー
ルド構造は、表面実装用のQFP、S。
ルド構造は、表面実装用のQFP、S。
P等のプラスチックモールドされた電子部品において、
リードフレームの曲折部に1ラスチツクモ一ルド部を有
するものである。
リードフレームの曲折部に1ラスチツクモ一ルド部を有
するものである。
次に本発明について図面を参照して説明する。
第1図、第2図は本発明の一実施例を示す縦断面図であ
る。
る。
電子部品1はリードフレーム3に接着剤5により取付け
られ、ワイヤー4により電気的な接続がされる。電子部
品1及びワイヤー4はプラスチックモールドされてプラ
スチックモールド部2aが形成され、プラスチックモー
ルド部2aから露出したリードフレーム3の曲折部3a
はプラスチックモールドされ、前記プラスチックモール
ド部2aから独立したプラスチックモールド部2bが設
けである。第2図に示すように、最終的にはリードフレ
ーム3の切断、成形が行なわれ、製品形状に構成される
。
られ、ワイヤー4により電気的な接続がされる。電子部
品1及びワイヤー4はプラスチックモールドされてプラ
スチックモールド部2aが形成され、プラスチックモー
ルド部2aから露出したリードフレーム3の曲折部3a
はプラスチックモールドされ、前記プラスチックモール
ド部2aから独立したプラスチックモールド部2bが設
けである。第2図に示すように、最終的にはリードフレ
ーム3の切断、成形が行なわれ、製品形状に構成される
。
以上説明したように、本発明はリードフレームの曲折部
にプラスチックモールド部を設けることにより、リード
フレームを補強できるため、リードフレームの変形を防
止できる効果を有する。
にプラスチックモールド部を設けることにより、リード
フレームを補強できるため、リードフレームの変形を防
止できる効果を有する。
【図面の簡単な説明】
第1図及び第2図は本発明の一実施例を示す縦断面図、
第3図は従来の電子部品のモールド構造を示す縦断面図
である。 1・・・電子部品 2a・・・プラスチックモールド部 2b・・・プラスチックモールド部 3・・・リードフレーム 5・・・接着剤 4・・・ワイヤー 手続補正書、ヵえ、
第3図は従来の電子部品のモールド構造を示す縦断面図
である。 1・・・電子部品 2a・・・プラスチックモールド部 2b・・・プラスチックモールド部 3・・・リードフレーム 5・・・接着剤 4・・・ワイヤー 手続補正書、ヵえ、
Claims (1)
- (1)表面実装用のQFP、SOP等のプラスチックモ
ールドされた電子部品において、リードフレームの曲折
部にプラスチックモールド部を有することを特徴とする
電子部品のモールド構造。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2458589A JPH02205064A (ja) | 1989-02-02 | 1989-02-02 | 電子部品のモールド構造 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2458589A JPH02205064A (ja) | 1989-02-02 | 1989-02-02 | 電子部品のモールド構造 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02205064A true JPH02205064A (ja) | 1990-08-14 |
Family
ID=12142235
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2458589A Pending JPH02205064A (ja) | 1989-02-02 | 1989-02-02 | 電子部品のモールド構造 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02205064A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07302874A (ja) * | 1994-03-10 | 1995-11-14 | Nippon Motorola Ltd | 外部リードを固定したリードフレーム及びこれを利用した半導体装置並びにその製造方法 |
US5780933A (en) * | 1995-05-12 | 1998-07-14 | Kabushiki Kaisha Toshiba | Substrate for semiconductor device and semiconductor device using the same |
US6022763A (en) * | 1996-05-10 | 2000-02-08 | Kabushiki Kaisha Toshiba | Substrate for semiconductor device, semiconductor device using the same, and method for manufacture thereof |
-
1989
- 1989-02-02 JP JP2458589A patent/JPH02205064A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07302874A (ja) * | 1994-03-10 | 1995-11-14 | Nippon Motorola Ltd | 外部リードを固定したリードフレーム及びこれを利用した半導体装置並びにその製造方法 |
US5780933A (en) * | 1995-05-12 | 1998-07-14 | Kabushiki Kaisha Toshiba | Substrate for semiconductor device and semiconductor device using the same |
US6022763A (en) * | 1996-05-10 | 2000-02-08 | Kabushiki Kaisha Toshiba | Substrate for semiconductor device, semiconductor device using the same, and method for manufacture thereof |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5139969A (en) | Method of making resin molded semiconductor device | |
US4942454A (en) | Resin sealed semiconductor device | |
JP2004511895A (ja) | 光学的半導体パッケージおよびその製作プロセス | |
US5105261A (en) | Semiconductor device package having particular lead structure for mounting multiple circuit boards | |
JPH02205064A (ja) | 電子部品のモールド構造 | |
JPS63258050A (ja) | 半導体装置 | |
JPS63296252A (ja) | 樹脂封止型半導体装置 | |
JP2001085120A (ja) | コネクタ | |
JPH0399459A (ja) | 樹脂封止型半導体装置 | |
JP2679848B2 (ja) | 半導体装置 | |
JPH01146376A (ja) | チップled | |
JPS63306647A (ja) | 電子部品の製造方法 | |
JP2679687B2 (ja) | 樹脂封止型半導体装置 | |
KR0127237B1 (ko) | 플라스틱 반도체 패키지 및 그 제조 방법 | |
EP0505290A2 (en) | Semiconductor device having improved leads, production process of the semiconductor device, and lead frame used in production process of the semiconductor device | |
JP2705099B2 (ja) | 電気回路部品 | |
JPH0621123A (ja) | モールド成型部品の製造方法 | |
JPH09129803A (ja) | ホール素子及びその製造方法 | |
JPH07176667A (ja) | 表面実装型半導体装置 | |
JP4455011B2 (ja) | プリモールドパッケージ及びこれを用いた半導体装置 | |
JPS61269347A (ja) | リ−ドフレ−ム | |
KR0121172Y1 (ko) | 플렉시블 리드프레임 | |
KR19980067892A (ko) | 반도체 패키지 구조 | |
JPH02156559A (ja) | 混成集積回路 | |
JPH033354A (ja) | 半導体装置 |