JPH0214688A - テレビジョン装置 - Google Patents

テレビジョン装置

Info

Publication number
JPH0214688A
JPH0214688A JP1067379A JP6737989A JPH0214688A JP H0214688 A JPH0214688 A JP H0214688A JP 1067379 A JP1067379 A JP 1067379A JP 6737989 A JP6737989 A JP 6737989A JP H0214688 A JPH0214688 A JP H0214688A
Authority
JP
Japan
Prior art keywords
data
signal
data lines
memory
television
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1067379A
Other languages
English (en)
Other versions
JP3103080B2 (ja
Inventor
Hollander Willem Den
ウイレム デン ホランダー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Licensing Corp
Original Assignee
RCA Licensing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from GB888806479A external-priority patent/GB8806479D0/en
Priority claimed from GB888812136A external-priority patent/GB8812136D0/en
Application filed by RCA Licensing Corp filed Critical RCA Licensing Corp
Publication of JPH0214688A publication Critical patent/JPH0214688A/ja
Application granted granted Critical
Publication of JP3103080B2 publication Critical patent/JP3103080B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • H04N7/087Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only
    • H04N7/088Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital
    • H04N7/0882Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital for the transmission of character code signals, e.g. for teletext

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)
  • Hydrogenated Pyridines (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〈産業上の利用分野〉 この発明は、テレテキスト入力データの多数のページを
蓄積する所謂バックグラウンドあるいはバッファ・メモ
リを使用したテレテキスト・デコーダに関するものであ
る。
〈発明の背景〉 テレテキストは、ディジタル2進表示でコード化された
文字および図形情報を放送するために所定の水平ビデオ
・ラインが利用されるテレビジョン基準通信技術である
。テレテキスト・データを含むこのような水平ビデオ・
ライン信号を以下ではデータ・ラインと称する。ここで
は、説明の都合上テレテキストは他の画像情報が存在し
ない垂直帰線期間(VBI )中においてのみ放送局側
より送信されるものと仮定する。放送信号中の2進情報
の構成は放送局側で採用されている標準方式によって決
定される。−例として、ここでは英国放送会社(BBC
)によってCEEFAXと呼ばれて・いる方式を基礎と
する技術を参考とすることにする。
各データ・ラインはデータ同期およびアドレス情報と、
40文字のROW用コードをもっている。同期情報は8
ビツト・フレーミング・コード・シーケンスが後続する
クロック書込みシーケンスを含む、各データ・ラインは
マガジン・ナンバーと称される3ビツト・コードを含ん
でいる。テレテキスト・ページはページ・ヘッダと呼ば
れる特別な上部ROWを含み、40文字の20のROW
からなる。各ROWは対応するデータ・ライン中に含ま
れている。使用者選択ページはテレビジョン画像フレー
ムの代りに、あるいはそれに加えて表示されることを意
図したものである。マガジンは、対応するマガジン・ナ
ンバーを含むデータ・ラインをもったページを含むと定
義される。!!訳されたページの伝送はそのページ・ヘ
ッダから開始してそれを含み、選択されたマガジン・ナ
ンバーの次のページ・ヘッダで終了してそれを除く。選
択されたマガジン・ナンバーをもったすべての中間のデ
ータ・ラインは選択されたページに関連している。
第1図はここではビデオ人カブロツセサ(vrp)と称
される集積回路(IC)を含む通常のテレテキスト・デ
コーダを示している。ビデオ人カブロッセサとしては例
えばフィリップス社製の形式5A5231のものが使用
される。vipはデータ・ラインを含むベースバンド複
合ビデオ信号VIDEOを受信する。VIPはデータの
スライス、クロックの回復、タイミングの同期化を行な
い、直列データ信号DATAおよび関連するクロック信
号を発生する。
信号DATAおよびCLOCKは水平ビデオ・ライン中
に含まれるデータを表わす、信号DATAおよびCLO
CKはデコーダの第2のICに供給される。このデコー
ダはここでは信号DATAおよびCLOCKに応答する
データ・プロツセッサを含むコンピュータ制御テレテキ
ストI C(CCT)と称する。このCCTとしては例
えばフィリップス社製のI CS、AA 5243が使
用される。
CCTはデータの獲得、テレテキスト・デコーダ中に含
まれるページ・メモリとのインタフェース機能を果たす
0例えば使用者によって要求されるテレテキスト・ペー
ジのみがCCTによって直列データおよびCLOCK信
号から引出されて、ページ・メモリに蓄積される。  
CCTはまたページ・メモリに蓄積されたテレテキスト
・データからビデオ表示信号R,G、Bを発生し、受@
磯の映像管(図示せず)上に表示させるための画像情報
を含む対応する駆動信号を発生する。
第1図には示されていないが、使用者の開始命令に応答
する制御マイクロブロツセサは制御および状態メツセー
ジを発生する。メツセージは例えば標準II Cバスを
経てCCTに供給され、  CCTの動作を制御する。
VBI期間中テレテキスト用に使用されるデータ・ライ
ン数に応じて15〜45秒の各期間中に例えば合計50
0ページを周期的に伝送することができる。その結果、
ページの要求が生じたときに要求のあるテレテキスト・
ページが既にメモリ中に蓄積されていなければ、使用者
は要求したページが表示されるまで最大15〜45秒間
待たなければならない、従って、このようなページ・ア
クセス時間を短縮することが望ましい。アクセス時間の
短縮という特徴がテレテキスト・デコーダに付加される
ように、テレテキスト・デコーダ中で標準のCCTを使
用することが望ましい。
〈発明の概要〉 この発明の特徴を具えたテレテキスト・デコーダは多く
のテレテキスト・データのページを蓄積することのでき
るバックグラウンド・メモリあるいはバッファ・メモリ
を含んでいる。y−め定められた識別基準、従って、デ
ータ・ラインを表わすと仮定された基準に適合するVI
Pによって発生された信号DATAの一部はバッファ・
メモリに蓄積される6例えば使用者がテレビジョン受像
機をターンオンした直後のようなバッファ・メモリが付
勢されて動作状態になった後の任意の時点では、バッフ
ァ・メモリは例えば最も最近に受信したテレテキスト・
ページを含んでいる。任意の時点でバッファ・メモリに
含ませることのできるこのようなページ数の最大数はバ
ッファ・メモリのページの蓄積容量によって決定される
データ・ラインと仮定されている各ビデオ・ラインを識
別するために要求されるハードウェアの寸法を小さくす
るために、完全な識別動作よりも掻く限られた識別動作
が最初に実行される。完全な識別は、データがバッファ
・メモリから読出されるときに、読出し動作期間中にC
CT中で実行される。
この発明の特徴によれば、所定のデータ・ラインを識別
するための制限された識別動作は、ビデオ・ライン信号
中において5一連のフレーミング・コードが直ぐに後続
する一連のクロック入力(クロック・ラン−イン)のデ
ータを識別することによって実行される0例えば5両方
のシーケンスが識別されたとき、データ・ラインが1別
されたと仮定する。従って2関連するデータ・ビットを
含むこの識別されたデータ・う・インの一部がバッファ
・メモリに蓄積される。それ以外の場合は、ビデオ・ラ
イン情報はバッファ・メモリに蓄積されない、クロック
入力シーケンスのデータ用の試験を行なうことによって
蓄積されるデータが実際にはデータ・ラインではないと
いう可能性を少なくするという効果がある。
使用者のページの要求が生じたとき、CCTのデータ・
プロツセサはバッファ・メモリ中に蓄積されているデー
タを受信して、要求されたページのページ・ヘッダを表
わすデータ・ラインの存在をサーチする。読出し動作中
に含まれる動作は、使用者のページ要求の発生に続いて
最初のデータがバッファ・メモリから読出されたときに
開始される。
テレテキスト・データが受信されないときは、VB!相
互間でメモリ読出しサイクルが行なわれる。使用者が要
求したテレテキスト・ページのページ・ヘッダがバッフ
ァ・メモリの走査あるいはサーチ動作中に上記バッファ
・メモリ中で発見されると、ページ・ヘッダの蓄積され
たデータがページ・メモリに転送される。
サーチ動作期間中に、CCTは全チャンネル動作モード
で動作する。全チャンネル動作モードでは、バッファ・
メモリ中のデータ・ラインは読出されて、先入れ、先出
し形態で大きな時間的隔たりを伴うことなくページ・メ
モリに転送される。
テレテキスト情報がVB1期間中にCCTによって受信
されたときにこのような大きな時間的隔たりが生ずる。
従って、サーチ動作は、データ・ラインがVBI期間中
のみバッファされずに受信された場合よりも早く生ずる
0例えば、500のテレテキスト・ページを蓄積するこ
とのできるバッファ・メモリ中に既に収容されているテ
レテキスト・ページに対するアクセス時間は、例えば0
.8秒に短縮され、これは前・に述べた15〜45秒の
最大アクセス時間よりもかなり短縮される。さらに、例
えば600ペ一ジ以上転送しなければならないときは、
使用者のページ要求が生じたとき、メモリ中には既に蓄
積されていないページに対するアクセスは、テレテキス
ト・データでバッファ・メモリを満たすのに必要な時間
だけ短縮される。ページ・ヘッダがCCT中で識別され
た後、要求されたページに関連し、またバッファ・メモ
リに蓄積されている他のデータ・ラインが読出される。
これに対して、要求されたテレテキスト・ページのペー
ジ・ヘッダ・データ・ラインがサーチ動作中にバッファ
・メモリ中で発見されると、そのサーチ動作の終了後に
VIPから受信されたバッファされないデータは、バッ
ファ・メモリが側路されるようにCCTのデータ・ブロ
ッセサに直接供給される。
大蓄積容量をもったバッファ・メモリが使用されるとき
は、前に説明した読出し動作には、連続するVBI相互
間よりも大きな期間を必要とする可能性がある。読出し
動作の完了前にその間に入るVB1期間中に生ずる入力
データ・ラインをバッファ・メモリに蓄積することが望
ましい。使用者によって要求されるページのこのような
入力データ・ラインが蓄積されないと、部分的ページの
みがCRT上に一時的に表示されるという好ましくない
状態が生ずる。このような−時的状態は同じページが再
伝送される後まで続く。
テレテキスト・デコーダでは、この発明を実施すると、
バッファ・メモリ中の読出し動作はVBIの外において
のみ行なわれる。データ・ラインは、読出し動作の完了
時点より前に生ずるVB1期間中にバッファ・メモリに
蓄積される。従って、読出し動作が開始され5その終了
面にバッファ・メモリに蓄積されたデータ・ラインはC
CTによって読出され、処理される。このようにして、
要求されたテレテキスト・ページ中に含まれる入力デー
タ・ラインは読出し動作期間中に処理される。
各データ・ラインはバックグラウンド・メモリに蓄積さ
れ、CCTによって容易に処理されるフォーマットで上
記CCTに供給される。例えば、データ・ラインは、フ
レーミング・コードを含むバイト、修正用のハミング・
コードを含む2バイト、および残りのデータを含む40
バイトを含む344ビツトとして蓄積される。
この発明のデコーダのバッファ・メモリは例えば先入れ
、先出しメモリ(FIFO)のような直列メモリとして
構成されている0例えば、テレテキスト信号がテレビジ
ョン受像機で受信された直後は、たとえ使用者のページ
要求がなくてもデータ・ラインはFIFO中に蓄積され
る。従って、使用者がテレビジョン受像機の動作モード
を正規の画像プログラムからテレテキスト情報を供給す
るモードに変更するとき、最も最近に受信したテレテキ
スト・データがバッファ・メモリ中に既に蓄積されてい
る。
バッファ・メモリとしては、FIFOとして動作する大
容量の動的ランダム・アクセス・メモリ(DRAM)を
使用することができるという利点がある。
DRAMはvBI相互間で回復(リフレッシュ)される
。目FOの所定蓄積位置は、メモリの読出し動作中は読
出しアドレス・ポインタによってアドレスされ、メモリ
の書込み動作が行なわれるときはVB1期間中に書込み
アドレスによってアドレスされる。別々の読出し、書込
みアドレス・ポインタを使用することによって、読出し
動作が不完全な間にデータ・ラインを蓄積するという上
述の利点が得られる。
この発明を実施したテレビジョン装置はテキスト・デー
タを搬送するビデオ・ラインを含む入力テレビジョン信
号に応答して対応するデータ・ラインを特定し、画像情
報を表示装置に供給することのできる出力信号を発生す
る。第1の制御信号は、出力信号の発生に関連して使用
されるべきデータ・ラインの1つを発生するために発生
される。先入れ、先出しバックグラウンド・メモリは、
テレビジョン信号源の出力に結合されるデータ入力をも
っている。バックグラウンド・メモリ中のテレビジョン
信号の対応するデータ・ラインの蓄積はこのようなデー
タ・ラインが生ずる各時点で行なわれる。第1の制御信
号が発生する前にバックグラウンド・メモリは既にテレ
ビジョン信号の相当数の蓄積されたデータ・ラインを含
んでいる。第1の制御信号の発生に1&続する所定期間
中、所定期間の終Y前に蓄積されたテレビジョン信号の
複数のデータ・ラインがバックグラウンド・メモリから
読出される。複数のデータ・ラインに対するアクセス時
間を短縮するために、上記の所定期間は、複数のデータ
・ラインの第1のものの発生と最後のものの発生との間
の対応する期間の持続時間よりもかなり短い持続時間と
なっている。複数のデータ・ラインの読出しは先入れ、
先出し形態で行なわれ、所定の期間中にバックグラウン
ド・メモリに蓄積されたデータ・ラインを含む複数のデ
ータ・ラインのデータを収容したデータ信号を上記の所
定期間中に発生する9データ・プロセッサはデータ信号
に応答して、それに従って出力信号を発生するために1
つのデータ・ラインを選択する。
〈実施例の説明〉 第1図および第2図で同じ記号、参照番号は同じ構成素
子あるいは同じ機能を示す。
第2図のベースバンド複合ビデオ信号VIDEOはビデ
オ検波器(図示せず)から例えば形式5AA5231(
7)VIP 20ニ供給されル、 VIP 20ハ信号
VIDEOから6.9375MHzのビット周波数で直
列データ信号TTDoutと、信号TTDoutのビッ
トのタイミング情報を供給する対応するクロック信号C
LOCKとを発生する。 VIP 20はまた信号VI
DEOから引出されたビデオ複合同期信号vC5を発生
する。信号vC3は例えば形式5AA52431 Cの
ようなCCT 30に供給される。次にCCT 30は
位相ロックおよびカラー・バースト・ブランキング情報
を含む信号5ANDを発生する。信号5ANDハVIP
 20ニ戻されて、VIP 20(7)発振器(図示せ
ず)に水平位相ロック情報を供給する。
信i’3TTDouLに含まれる直列データはシフト・
レジスタ(図示せず)を含む直列−並列変換器35に供
給される。直列−並列変換器35は識別ユニット40に
供給される並列ワード35aを発生する。
この9明の特徴によねば、ユニット40は、信号丁TD
outにおいて、データの流れ中のピッ(への12ビツ
ト・シーケンス(10101110月口0)の発生を試
験し、フレーミング・コードが直ぐに続く4ビット・ク
ロック入力を表わす、このような12ビツト・シーケン
スの発生のチエツクは、ビデオ信号の水平同期1M(分
(図示せず)の立上り端の11.8マイクロ秒後に始ま
る2、7マイクロ秒の時間窓の間に行なわれる。このよ
うなチエツクは、信号V ] l)E Oの対応−・す
るフィールド部分のVIII中で発生する可能なテレテ
キスト・ライン、すなわち6〜22.319〜335の
期間中に各ビデオ・ラインに対して行なわれる。
■2ビット・シーケンスが認めらねると、ビデオ・ライ
ンはテレテキストのデータ・ラインを表わすと仮定する
。仮定されたデータ・ラインが識別された後、仮定され
たデータ・ラインの例えば僅か344ビツトのみがFI
FOとして動作するバッファ・メモリ45に蓄積される
。8ビツト・フレーミング・コードに加えて4ビツト・
クロック入力シーケンス用のチエツクを行なうと、デー
タ・ラインでないビデオ・ラインの非テレテキスト・デ
ータがメモリ45中に蓄積される可能性を少なくするこ
とができるという効果がある。
タイミングおよび制イ卸ユニット+00は、信号5AN
D、 VC3およびC1,、OCKを受信して、識別ユ
ニット40の動作のようなメモリ45に関連する動作を
制御する。
バッファ・メモリ45の主J HX子として、例えば1
.098,586  (2”)のビット構成の大蓄積容
川のDRAM I Cを使用することが望ましい、これ
は、相当数のテレテキスト・ページに対する蓄積容量を
与えるためである。また、メモリ45のコストと消費電
力を少なくするために5一般により安価な遅いアクセス
あるいはサイクル時間のDRAMを使用することが望ま
しい、従って、信号TTDout中の直列テレテキスト
・データは変換器35によって4ビット並列ワード、す
なわちニブル35bに変換される。
書込みカウンタ55は書込みアドレス・ポインタすなわ
ち■−COINTを発生して、これをマルチプレクサ/
比較器60・を経てメモリ45のアドレス部分45aに
供給する。第5図は第2図のカウンタ55の概略構成と
ブロック図との組合わせを示す、第2図と第5図で、同
じ記号あるいは参照番号は同じ構成素子あるいは同じ機
能を示す。
第5図の書込みカウンタ55はワードW−COUNTの
6ビツトA口〜A5を発生する6ビツトの通常の2進カ
ウンタ55!を含む、カウンタ551の最上位ビットA
5は、通常の14ビツト直線帰還シフト・レジスタ(L
FSR)カウンタ552の各フリップ・フロップの入力
端子CPに供給される。カウンタ552はシフト・レジ
スタを構成する14個のD形フリップ・フロップを含ん
でいる。フリップ・フロップのシフト・レジスタ・チェ
ーン中の第1のフリップ・フロップ552aのデータ入
力端子への入力は、シフト・レジスタ・チェーン中の第
11第3、第5および第14番目のフリップ・70ツブ
の出力信号について適当な排他的OR動作を与えること
によって形成される。
LFSRカウンタ552は通常の2進カウンタに付帯す
る搬送伝搬の必要がないので、通常の2進カウンタより
少ないハードウェアで済み、また通常の2進カウンタよ
りも高速で動作する。 LFSRカウンタ552は、2
進カウンタ551のビットA5の各214−1のパルス
毎に完全なシーケンスを通過する。2進カウンタ551
は、その入力端子551aに供給される26個のクロッ
ク・パルス毎に完全なシーケンスを通過する。その結果
、カウンタ55およびワードW−COtlNTの各々は
入力端子551aに生ずる2”−64個のパルス毎に完
全な予め定められたシーケンスを通過する。
蓄積される各ニブルのアドレスは第2図のカウンタ55
のワード賃−COUNTによって供給される。ワードト
C0UNTの値は、各ニブルが蓄積された後カウンタ5
5の予め定められた循環サイクル中の次の、あるいは引
続く値に変化する10例えば(220−64)個のこの
ような循環シーケンス中の色々な値の数はメモリ45中
で使用されるニブルの蓄積位置の数に等しい。従って、
220個の位置をもった各DRAMは実質上十分に利用
される。数(22064)は、各データ・ラインの33
4ビツトを蓄積するのに必要なニブルの数86の整数倍
に等しい。
FIFO(7)動作の結果トシテ、最大(2ffio−
64) ヲ86で除した数の最も最近に受信されたデー
タ・ラインが第2図のバッファ・メモリ45に蓄積され
る。
第3図は書込みカウンタ55のワードW−COUNTの
循環シーケンスを図式に表わしたものである。第2図、
第3図、第5図において、同じ記号、同じ参照番号は同
じ構成素子あるいは同じ機能を示す、循環シーケンスは
a、からaO(但し、Q=2 ”−64)まで循環的に
分布した2 ”−64個の値を含んでいる。従って、例
えば第3図中のanとして示されたニブル位置が第2図
のメモリ45中に蓄積された後、メモリ45中に蓄積さ
れるべき次のニブルは第3図のan++として示された
位置に蓄積される。以下同様の蓄積動作が継続する。
第2図のカウンタ55の循環シーケンス中の異なる値の
数は86の整数倍に等しい。従って、データ・ラインは
、例えば第3図のa1〜aaSのようなメモリ45の8
6個のニブルの同じ対応する群中に常に蓄積される。フ
レーミング・コードの、渣上催ニブルは、例えば同じメ
モリ位置に常に蓄積される。この特徴は、メモリ45を
制御する第2図の複雑なユニット■0のハードウェアを
部用にすることができる。
第4図は、使用者がCRT  (図示せず)上に要求さ
れたページを表示させるためにページ要求を開始した後
の第2図のテレテキスト・デコーダの動作を説明するフ
ローチャートである。第2ズ乃至第5図で同じ記号、同
じ参照番号は同じ構成素子、同じ機能を示す。キーボー
ド(図示せず)を経て第2図のマイクロプロセッサ65
に伝達された所定の使用者ページ要求によりクリア・ペ
ージ・メモリ命令信号を発生する。この命令信号は通常
のII Cバスを経てCCT 30に供給される。CC
T 30はクリア・ページ・メモリ命令信号に応答して
ページ・メモリ70の全てのメモリ位置にページ・メモ
リ・クリア動作と称される空白(ブランク)文字を蓄積
させる。22ミリ秒のメモリ・クリア動作が経過した後
、マクロブロッセサ65はCCT 30に第2の命令信
号を送り、これによりCCT 30は第4図のステップ
dで示す全チャンネル動作モードと称さ。
れる動作モードで動作を開始する。
全チャンネル動作モードでは、信号VIDEOの所定の
フレーム期間の各ビデオ・ライン期間中第2図のCCT
 30はデータを受信する。比較のために言えば、通常
のフィールド・フライバック動作モードでは信号V I
 DEOの対応するフィールド期間のVBIのライン6
〜22と319〜325との期間においてのみデータは
CCT 30によって処理のために受信される。
第4図のeで示す次のステップでは、第2図のマイクロ
プロセッ65は対応するページ要求命令信号をCCT 
3(lに送る。その結果、CCT 30はバス70aを
介してページ・メモリ70中に真(TRUE)状態でペ
ージ ビイーング ルツクド フ オrPage Be
ing Looked For  (PBLF) J 
ビットと称されるビットを含む対応するワードをページ
・メモリ70中に蓄積させる。同時にタイミングおよび
制御ユニット100はバス70上の情報を解読し、ユニ
ット+00の対応するフリップ・フロップ(図示せず)
は制御信号FLAGによってメモリ45の読出し期間、
すなわち読出し動作を開始させるTRUE状態をとらせ
る。
メモリ45における読出し動作を行なわせるために、ユ
ニット100によって制御される読出しアドレス・カウ
ンタ50が使用される。カウンタ55と同じように構成
されたカウンタ50は、マルチプレクサ/比較器60を
介してメモリ45のアドレス入力45aに供給されるワ
ード訃C0UNTで表わされる読出しアドレス・ポイン
タを発生する。メモリ45の第1のメモリ位置が読出し
動作の開始時点を特定するページ要求命令信号に続いて
読出される時点の直前に、カウンタ50はワード訃C0
UNT中に既に含まれている1直と同じ値をもったワー
ドR−COUNTを形成するようにプリセットされる。
読出し動作の初期状態の例が第3図にいて、共に位置a
nを指すワードR−COUNT 、 W−COUNTを
表わす矢印によって示されている。
第2図の直列−並列変換器75は、メモリ45の読出し
出力端子に発生した各ニブル45aを直列データ信号T
TD i nに変換する。変換器75の端子75aにお
ける信号TTDinのビットは標準のテレテキスト・ビ
ット率で発生する。メモリ45からその各位置が読出さ
れた後、ワードR−COtlNTは前に述べた循環シー
ケンスで連続的な値を含むように変化し、次の連続的位
置の内容が読出される。かくして、ワードR−COUN
Tを概略的に示す第3図の矢印は、ワード訃C0UNT
を表わす矢印の効きに関連した同じ角度方向に角度的に
移動する。その結果、第2図の信号TTD i nは信
号VIDEOの初めから蓄積されたデータ・ラインと調
和し、またメモリ45から先入れ、先出し形態で読出さ
れたデータ・ラインを含む。
直列データ信号TTD i口は信号FLAGによって制
御されるスイッチ80を介して、上記信号FLAGが真
(TRUE)のときCCT 30のテレテキスト・デー
タ入力端子TTDに供給される。信号TTD i nは
全チャンネル動作モードでCCT 30によって処理さ
れる。従って、信号TTD i口に含まれる所定数の対
応するデータ・ラインを読出し、これをCCT 30に
おいて処理するのに要する時間は、このようなデータ・
ラインがVBIの期間中のみCCT 30の入力端子T
TDにおいて受信される場合よりも相当に短縮されると
いう効果がある。
第4図のステップ「、gでは、第4図のステップrから
出力点ryesJに示されているような使用者要求ペー
ジのページ・ヘッダ・ラインを表わすデータ・ラインを
信号fTDin中で識別するサ−チ動作を行なう、ペー
ジ・ヘッダはユニット40中ではなく、ハミング・コー
ド・チエツクを使用して第2図のCCT 30中で認識
される。ページ・ヘッダ・データ・ラインが識別される
と、CCT 30はページ・ヘッダに関連するバス70
aを介してページ・メモリ70中に対応するワードを蓄
積させ、ビットPBLFを(偽) FALSHにする。
その後、第4図のステップに、1、mに示すように、デ
ータ・ラインは第2図のメモリ45から読出される。要
求されたページに関連する各データ・ラインは周知の態
様で識別され、メモリ70中に蓄積される。
この発明の他の特徴によれば、ビットPBLFがFAL
SEになる時点に続くタイムアウト期間TOEの終了時
点で、第2図のタイマ100aは信号FLAGをFAL
SEにする。この状態は第4図のステップmの出力点r
yesJに示されている。その結果、ユニットlOOに
よって制御される読出、し動作が終了する。後程説明す
るように、読出し動作はまた期間TO+の終了時点前に
終了することもある。タイムアウト期間T01は例えば
ビットPBLFがFALSEになる時間から20〜40
ミリ秒の長さをもっている0期間TOIの持続時間中、
読出し動作は前に説明した動作と同様に、CCT 30
の全チャンネル動作モード中継続する。
ページ・ヘッダ・データ・ラインが識別された時点に続
く期間TO+の期間中に全要求ページが読出されると仮
定する。従って、もし同じ要求されたページを表わす2
つのページ・ヘッダがメモリ45中に蓄積されると、期
間TOI中に読出されるべき第1のページ・ヘッダがC
CT 30によって処理され、他のページ・ヘッダとそ
のページに関連する対応するデータ・ラインは期間TO
Iの持続時間中メモリ45から読出されず、CCT 3
0によって受信も処理もされない。
期間TOIの経過後、読出し動作が終了すると、可視的
な好ましくない状態が所定の使用者のページ要求に対し
て例えば2回変化するのを防止することができる。この
ような好ましくない状態は上述のメモリ45中に蓄積さ
れた2つのページ・ヘッダの結果として生ずる。
メモリ45中に蓄積された全てのデータが読出されたこ
とが検出されると、期間TOIの終了前に読出し動作も
また終了する0例えば、第4図のステップgに示すよう
にページ・ヘッダを含むメモリ45中に蓄積されたデー
タ・ラインが識別されないと、上記のような状態が生ず
る。このような状態はまたステップlの出力点ryes
Jにおいても生ずる。
第4図のメモリ45中に蓄積されたすべてのデータが期
間T01の終了前に読出されると、第2図のマルチプレ
クサ/比較器60の比較器部分の出力信号EQUALは
TRUE (真)になルウワード■−COIJNTがワ
ードR−COUNTに等しくなると、信号EQUALは
T RU E ニなル、TRUE状態にある信号EQU
AL Get信号FLAGをFALSEにして読出し動
作を終了させる。
第4図のステップlあるいはgにおいて信号EQUAL
がTRUEG、:なる状態ハ’7− トR−COUNT
 ヲ表わす第3図の矢印の位置によって示されている。
サークルを回って角度的に移動した後、その矢印は第2
図のメモリ45の読出し動作の終了時に第3図のワード
W−COUNTを表わす矢印と同じ位置を指す。
読出し動作期間中第4図のフローチャートのステップf
%g、に、l、mに示された第2図のメモリ45の読出
しサイクルは、第2図の信号VIDEOの各フィールド
期間のVBIの外においてのみ生ずる。メモリ45の蓄
積容量は大であるので、読出し動作は1対の連続するV
BI相互間の1周期よりも実質的に長い周期を必要とす
る。
この発明の他の特徴によれば、読出し動作が開始する時
点から読出し動作が終了する時点までの間に生ずるVB
1期間中、その時に信号VlDEO中に生ずるデータ・
ラインはFIFOとして動作するメモ1J45中に蓄積
される。読出し動作あるいは読出し期間のVB1期間中
にメモリ45に蓄積されるデータ・ラインは、必要に応
じて読出し動作中に00丁30による処理のために使用
される。これによると、完全なページではなくメモリ4
5に蓄積されたデータから一部のページのみが引出され
てCFtT(図示せず)上に表示されるという好ましく
ない状態を防止することができるという効果がある。
このような一部のページは、同じ要求されたページに関
連する幾つかのデータ・ラインが信号VIDEO中に生
ずるが、読出し、動作が開始された時点の後に生ずるV
RI朋間中にメモリ45中に蓄積されていない場合に表
示される。このようなデータ・ラインがメモリ45中に
蓄積されていないと、それらは第4図のステップkにお
いて00丁30中で処理されない。その結果、それらは
第2図のページ・メモリ70中に蓄積されない。
説明の都合上、第3図のワードトC0INTを表わす矢
印の泣面は、読出し動作の終了前に生ずるV131期間
中に第2図のメモリ45にデータ・ラインを蓄積する結
果として角度的に変化する。このような矢印の位置は第
3図の位置anを指す初期位置から位置apを指す新し
い位置に変化する。読出し動作期間中、VB!期間中に
蓄積されたデータ・ラインのデータは読出され、ワード
R−COUNTを表わす他の矢印の位置は螺旋666に
よって示すように全円周よりも大きな角度にわたって円
周の回りを角度的に移動する。従って、このような読出
し動作の終了時に、ワードR−COUNT表わす矢印は
同じ位ff1apを指し、第2図の信号EQUALはT
RUEになる。信号EQUALは、第4図のステップエ
の出力点ryesJに示すようにFIFO中の全てのデ
ータが読出されたことを示す。
第2図のメモリ45からの読出し動作は、第4図のステ
ップgの出力点ryesJで、ページ・ヘッダ・データ
が識別されないとき、あるいはステップlの出力点ry
esJで終了する。このような各出力点における終了は
、期間TOIの終了前で、第2図のメモリ45の全ての
メモリ位置が読出された後に生ずる。
マイクロプロセッ65がページ要求命令信号をCCT 
30に送った時点から例えば0.8秒の第2の読出しタ
イムアウト期間TO2の経過後、メモリ45の全てのメ
モリ位置が読出されると仮定する。ページ要求命令信号
は第4図のステップeに示されている。
この発明のさらに他の特徴によれば、期間TO2の経過
後、第2図のマイクロプロセッサ65は命令信号をCC
T 30に送り、 CCT 30をフィールド・フライ
バック動作モードで動作させる。マイクロプロセッサ6
5は、CCT 30から、あるいはユニット100から
の情報を得る必要なしにソフトウェア・ルーチンによっ
てタイムアウト期間TO2を設定する。
読出し動作の終了時に、第2図の信号F 1.A Gは
府に説明したようにFALSHになる。信号F L A
 GのF A L S E状態では5以下に説明するよ
うに、CCT 30のフィールド・フライバック動作の
?!備のために、スーイ・ノチ30はVIP 20の信
号TTDoutをCCT 30の瑞T−TTI)+こ直
接供給する。
フィールド・フライバック動作モードでは、萌述のよう
に信号F L A GはFALSEで、信号TTDou
tは端子TTDに供給され、メモリ45が側路されるよ
うにCCT 30によって処理される。従って、CRT
上に表示されたページに関連する入力テレテキスト・デ
ータ・ラインは、周知の態様でVBIの期間中にCCT
 30のフィールド・フライバック動作モードで処理さ
れる。
メモリ45は直列メモリ、すなわちFIFOであるので
、信号VIDEOあるいは信号TTD i nが蓄積さ
れるメモリ45中の記憶位置はCCT 30に関して「
透明」である、従って、CCT 30は第1図の従来の
テレテキストで使用されていた5AA5243形式のよ
うな同じ形式のICを用いて構成することができるとい
う利点がある。かくして、テレテキスト・デコーダ中に
第2図のメモリ45を含ませても、CCT 30の構成
を複雑にすることはない。
タイミングおよび制御ユニット10口はVBI窓期窓中
間中ニット40の識別動作の適当なタイミングを制御す
る。これはメモリ45の書込み、読出し動作を制御する
と共にDRAMの回復を制御する。R近のDRAMは、
その512のアドレス行の各々について、例えば8ミリ
秒毎に回復サイクルを通過しなければならない。読出し
動作中に回復サイクルを行なうために、読出しアドレス
・カウンタ50のワードR−COUNTの9個の予め定
められたビット、例えば第5図のAO〜A6、A13 
、A15が読出し動作中D RA Mの行アドレス・ラ
インに供給される。9個の予め定められたビットは、9
個のビットの少なくとも512の可能な組合わせの全て
が各8ミリ秒の期間中に生ずるような態様で、読出し動
作中カウンタ50中で変化する。特定のメモリ・アドレ
ス位置をアクセスする外に、読出しサイクルはまたアド
レスされるメモリ・アドレスの回復サイクルを実行する
。このようにして読出し動作期間中DRAMの512個
の全ての行が回復される。
ページ要求がベンディングでない場合のように、メモリ
45中に読出し動作が生じないときは、ユニット100
はr RAS前のCAS J回復動作として知られる動
作を有効にする。  rRAS前のCAS J回復動作
では、DRA間のCASおよびRASIIJm信号(図
示せず)は所定の率でユニット+00によって発生され
、回復(リフレッシュ)サイクルを形成する。一方、ペ
ージ要求がベンデイグのときは、読出し動作が生じ、前
述のr RAS前のCAS J回復動作は読出し動作中
に生ずる読出しサイクルと置き損得られる。このように
してDRAMの完全な回復動作が保証される。
【図面の簡単な説明】
第1図は従来のテレテキスト・デコーダを示す図、 第2図はこの発明を実施した高速アクセス・テレテキス
ト・デコーダのブロック図、 第3図は第2図の先入れ、先出しバックグラウンド・メ
モリの動作を説明するのに有効な動作説明図、 第4図は第2図のテレテキスト・デコーダの動作を説明
する“のに有効なフローチャートを示す図、 第5図は第2図のバックグラウンド・メモリ用のアドレ
ス・ポインタを供給するのに有効な直線帰還シフタを詳
細に示す図である。 20・・・テレビジョン信号源、30・・・データ・プ
ロセッサ、45・・・バックグラウンド・メモリ、50
・・・第2の制御手段、55・・・第1の制御手段、6
5・・・第1の制御信号発生手段、VIDEO・・・入
力テレビジョン信号、R,G、B・・・出力信号、丁T
Din・・・データ信号。 マイクロデロセフブ I!′1ツ句fIcIff入 第 図 才30 手続補正書(自発) 平成1年5川幻日 事件の表示 特願平1−67379号 発明の名称 テレビジョン装置 補正をする者 事件との関係

Claims (3)

    【特許請求の範囲】
  1. (1)対応するデータ・ラインを特定するテキスト・デ
    ータを搬送するビデオ・ラインを含む入力テレビジョン
    信号に応答して表示装置に画像情報を供給することので
    きる出力信号を発生するテレビジョン装置であって、 上記出力信号の発生に関連して使用されるべき上記デー
    タ・ラインの1つを選択するために第1の制御信号を発
    生する手段と、 上記テレビジョン信号の信号源と、 上記テレビジョン信号源の出力に結合されたデータ入力
    を有する先入れ、先出しバックグラウンド・メモリと、 上記バックグラウンド・メモリに結合されていて、上記
    テレビジョン信号の対応するデータ・ラインの蓄積を制
    御する第1の制御手段と、 上記第1の制御信号に応答し、上記バックグラウンド・
    メモリに結合されていて、上記第1の制御信号の発生に
    続く所定期間中、この所定期間の終了前に蓄積された上
    記テレビジョン信号の複数のデータ・ラインの上記バッ
    クグラウンド・メモリからの読出しを制御する第2の制
    御手段であって、上記複数のデータ・ラインの読出しを
    先入れ、先出し態様で制御して、上記所定期間中、その
    間に上記バックグラウンド・メモリに蓄積されたデータ
    ・ラインを含む上記複数のデータ・ラインのデータをも
    ったデータ信号を発生する上記第2の制御手段と、 上記データ信号に応答して、上記1つのデータ・ライン
    を選択し、それに従って上記出力信号を発生するデータ
    ・プロセッサとからなり、 上記バックグラウンド・メモリは上記第1の制御信号が
    発生する時点以前に既に相当数の上記テレビジョン信号
    の蓄積されたデータ・ラインを含んでおり、 上記所定期間は上記複数のデータ・ラインの初期データ
    ・ラインの発生とその最終データ・ラインの発生との間
    の対応する期間の持続時間よりも実質的に短い持続時間
    を有し、それによって上記複数のデータ・ラインに対す
    るアクセス時間を短縮する、上記テレビジョン装置。
  2. (2)対応するデータ・ラインを特定するテキスト・デ
    ータを搬送するビデオ・ラインを含む入力テレビジョン
    信号に応答して表示装置に画像情報を供給することので
    きる出力信号を発生するテレビジョン装置であって、 上記出力信号の発生に関連して使用されるべき上記デー
    タ・ラインの1つを選択するために第1の制御信号を発
    生する手段と、 上記テレビジョン信号源と、 上記テレビジョン信号源の出力に結合されたデータ入力
    を有する先入れ、先出しバックグラウンド・メモリと、 上記バックグラウンド・メモリに結合されていて、上記
    テレビジョン信号の対応するデータ・ラインの蓄積を制
    御する第1の制御手段と、 上記第1の制御信号に応答し且つ上記バックグラウンド
    ・メモリに結合されていて、上記第1の制御信号の発生
    に後続する所定期間中、上記テレビジョン信号の複数の
    蓄積されたデータ・ラインの上記バックグラウンド・メ
    モリからの読出しを制御する第2の制御手段であって、
    上記複数のデータ・ラインの読出しを先入れ、先出し態
    様で制御して、上記制御期間中上記複数のデータ・ライ
    ンのデータを含むデータ信号を発生する上記第2の制御
    手段と、 上記テレビジョン信号源に結合された第1の入力と、上
    記バックグラウンド・メモリのデータ出力に結合された
    第2の入力と、第2のデータ信号を発生する出力とを具
    えたスイッチと、 上記第2のデータ信号に応答して上記1つのデータ・ラ
    インを選択し、それに従って上記出力信号を発生するデ
    ータ・プロセッサと、 上記スイッチの制御入力に供給される第2の制御信号を
    発生する手段とからなり、 上記バックグラウンド・メモリは上記第1の制御信号が
    発生する時点以前に既に相当数の上記テレビジョン信号
    の蓄積されたデータ・ラインを含んでおり、 上記所定期間は、上記複数のデータ・ラインに対するア
    クセス時間を短縮するように上記複数のデータ・ライン
    の初期データ・ラインの発生とその最終データ・ライン
    の発生との間の対応する期間の持続時間よりも実質的に
    短い持続時間をもち、 また、上記第2の制御信号は、上記第1の制御信号が発
    生した後、上記スイッチの第2の入力(B)に発生した
    信号を上記データ・プロセッサに供給するように上記ス
    イッチを付勢する第1の状態と、上記バックグラウンド
    ・メモリ中に蓄積されたすべてのデータが読出される時
    点と、上記データ・プロセッサがページ・ヘッダである
    上記第1のデータ・ラインを選択する時点からタイムア
    ウト期間が経過する時点との早い方の発生に後続して上
    記スイッチの第2の入力(A)に発生した信号を上記プ
    ロセッサに供給するように上記スイッチを付勢する第2
    の状態とを有する、 上記テレビジョン装置。
  3. (3)対応するデータ・ラインを特定するテキスト・デ
    ータを搬送するビデオ・ラインを含む入力テレビジョン
    信号に応答して表示装置に画像情報を供給することので
    きる出力信号を発生するテレビジョン装置であって、 上記出力信号の発生に関連して使用されるべき上記デー
    タ・ラインの1つを選択するために第1の制御信号を発
    生し、上記第1の制御信号に先行するような上記データ
    ・ラインを蓄積する第1の手段と、 上記テレビジョン信号源と、 上記信号源の出力に結合されたデータ入力を有し、上記
    テレビジョン信号の相当数の蓄積されたデータ・ライン
    を既に収容している先入れ、先出しバックグラウンド・
    メモリと、上記バックグラウンド・メモリに結合され、
    上記テレビジョン信号に応答して、所定のビデオ・ライ
    ン中でデータ・ラインのクロック書込み部分のデータ・
    シーケンスを試験し、また上記クロック書込み部分の上
    記データ・シーケンスが識別されたときのみデータ・ラ
    インとして識別されたビデオ・ラインを上記バックグラ
    ウンド・メモリに蓄積する第2の制御手段と、 上記第1の制御信号に応答し、上記バックグラウンド・
    メモリに結合されていて、上記所定期間の持続時間が上
    記複数のデータ・ラインの初期データ・ラインの発生と
    その最終データ・ラインの発生との間の対応する期間の
    持続時間よりも実質的に短くなるように、上記第1の制
    御信号の発生に後続する所定期間中、上記テレビジョン
    信号の複数の蓄積されたデータ・ラインの上記バックグ
    ラウンド・メモリからの読出しを制御して、上記複数の
    データ・ラインに対するアクセス時間を短縮し、さらに
    上記複数のデータ・ラインの読出しを先入れ、先出し態
    様で制御して、上記所定期間中、上記複数のデータ・ラ
    インのデータを含むデータ信号を発生する第3の手段と
    、 上記データ信号に応答して上記1つのデータ・ラインを
    選択し、それに従って上記出力信号を発生するデータ・
    プロセッサとからなる、上記テレビジョン装置。
JP01067379A 1988-03-18 1989-03-17 テレビジョン装置 Expired - Fee Related JP3103080B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
GB888806479A GB8806479D0 (en) 1988-03-18 1988-03-18 Rapid access teletex decoder
GB8806479 1988-03-18
GB8812136.3 1988-05-23
GB888812136A GB8812136D0 (en) 1988-05-23 1988-05-23 Rapid access teletext decoder arrangement

Publications (2)

Publication Number Publication Date
JPH0214688A true JPH0214688A (ja) 1990-01-18
JP3103080B2 JP3103080B2 (ja) 2000-10-23

Family

ID=26293656

Family Applications (1)

Application Number Title Priority Date Filing Date
JP01067379A Expired - Fee Related JP3103080B2 (ja) 1988-03-18 1989-03-17 テレビジョン装置

Country Status (10)

Country Link
US (1) US4931870A (ja)
EP (1) EP0333029B1 (ja)
JP (1) JP3103080B2 (ja)
KR (1) KR970011698B1 (ja)
CN (1) CN1018696B (ja)
AT (1) ATE156643T1 (ja)
DE (1) DE68928223T2 (ja)
DK (1) DK131689A (ja)
FI (1) FI93294C (ja)
SG (1) SG82531A1 (ja)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8901724A (nl) * 1989-07-06 1991-02-01 Philips Nv Teletext decoder en ontvanger van televisie signalen voor het ontvangen van cyclisch uitgezonden teletext pagina's.
US5488615A (en) * 1990-02-28 1996-01-30 Ail Systems, Inc. Universal digital signature bit device
DE4028942A1 (de) * 1990-09-12 1992-03-19 Texas Instruments Deutschland Anordnung zum verarbeiten von teletext-informationen
GB2250404A (en) * 1990-11-30 1992-06-03 Philips Electronic Associated Teletext decoder scans background memory in reverse order
IT1241337B (it) * 1990-12-06 1994-01-10 Sisvel Spa Ricevitore perfezionato per trasmissioni teletext
KR940002330B1 (ko) * 1991-05-31 1994-03-23 삼성전자 주식회사 문자방송 화면 표시시간 자동 조정장치
US5404172A (en) * 1992-03-02 1995-04-04 Eeg Enterprises, Inc. Video signal data and composite synchronization extraction circuit for on-screen display
US5463423A (en) * 1992-03-11 1995-10-31 Thomson Consumer Electronics, Inc. Auxiliary video data detector and data slicer
US5262860A (en) * 1992-04-23 1993-11-16 International Business Machines Corporation Method and system communication establishment utilizing captured and processed visually perceptible data within a broadcast video signal
GB2268657B (en) * 1992-07-03 1995-11-08 Sony Broadcast & Communication Video memory
US5615355A (en) * 1992-10-22 1997-03-25 Ampex Corporation Method and apparatus for buffering a user application from the timing requirements of a DRAM
ES2127772T3 (es) * 1992-11-12 1999-05-01 Siemens Ag Procedimiento para la adquisicion de datos de teletexto.
DE4239351C1 (de) * 1992-11-24 1994-02-24 Inst Rundfunktechnik Gmbh Verfahren zum Empfangen von Teletextdaten
JPH0730978U (ja) * 1993-11-12 1995-06-13 株式会社ルシアン ミシンによるテープ縫着作業におけるテープ折曲げ案内具
US5608897A (en) * 1994-04-05 1997-03-04 International Business Machines Corporation Programmable linear feedback shift register timeout mechanism
DE59509877D1 (de) * 1994-07-02 2002-01-10 Thomson Brandt Gmbh Verfahren zum Abspeichern von Teletextdaten
US6628887B1 (en) * 1998-04-17 2003-09-30 Honeywell International, Inc. Video security system
US5835153A (en) * 1995-12-22 1998-11-10 Cirrus Logic, Inc. Software teletext decoder architecture
US6064440A (en) * 1998-01-08 2000-05-16 Navis Digital Media Systems Apparatus for inserting data into the vertical blanking interval of a video signal
US6766163B1 (en) * 1999-12-09 2004-07-20 Nokia Corpoaration Method and system of displaying teletext information on mobile devices
FR2818857A1 (fr) * 2000-12-21 2002-06-28 St Microelectronics Sa Procede et dispositif associe de memorisation de sous pages teletexte
US8245087B2 (en) * 2007-03-26 2012-08-14 Cray Inc. Multi-bit memory error management
US8065573B2 (en) * 2007-03-26 2011-11-22 Cray Inc. Method and apparatus for tracking, reporting and correcting single-bit memory errors
US8464007B2 (en) * 2007-03-26 2013-06-11 Cray Inc. Systems and methods for read/write phase request servicing
US9002801B2 (en) * 2010-03-29 2015-04-07 Software Ag Systems and/or methods for distributed data archiving amongst a plurality of networked computing devices
US11281434B2 (en) * 2020-01-17 2022-03-22 Arm Limited Apparatus and method for maintaining a counter value

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58138474U (ja) * 1982-03-09 1983-09-17 株式会社東芝 文字多重受信装置
JPS6326185A (ja) * 1986-07-18 1988-02-03 Matsushita Electric Ind Co Ltd 文字放送受信機

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3138889C2 (de) * 1981-09-30 1983-07-28 Standard Elektrik Lorenz Ag, 7000 Stuttgart Fernsehempfangsanordnung mit einer Videotext-Dekoderanordnung
FI74179C (fi) * 1983-03-02 1987-12-10 Philips Nv Teletextanordning med kort sidoframsoekningstid.
US4626913A (en) * 1984-06-26 1986-12-02 Rca Corporation Chroma burst derived clock regenerator for teletext decoder
NL8500047A (nl) * 1985-01-09 1986-08-01 Philips Nv Televisie ontvanger met teletext-decodeerschakeling en paginanummergeheugen.
NL8502766A (nl) * 1985-10-10 1987-05-04 Philips Nv Teletextsignaalverwerkingsschakeling voor een teletextontvanger.
US4837620A (en) * 1988-05-12 1989-06-06 Zenith Electronics Corporation Teletext receiver with page up and page down functions

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58138474U (ja) * 1982-03-09 1983-09-17 株式会社東芝 文字多重受信装置
JPS6326185A (ja) * 1986-07-18 1988-02-03 Matsushita Electric Ind Co Ltd 文字放送受信機

Also Published As

Publication number Publication date
SG82531A1 (en) 2001-08-21
EP0333029A2 (en) 1989-09-20
KR970011698B1 (ko) 1997-07-14
DE68928223T2 (de) 1997-12-11
CN1037060A (zh) 1989-11-08
EP0333029B1 (en) 1997-08-06
ATE156643T1 (de) 1997-08-15
JP3103080B2 (ja) 2000-10-23
DK131689D0 (da) 1989-03-17
FI93294C (fi) 1995-03-10
US4931870A (en) 1990-06-05
EP0333029A3 (en) 1993-01-27
KR890015609A (ko) 1989-10-30
DK131689A (da) 1989-09-19
CN1018696B (zh) 1992-10-14
FI93294B (fi) 1994-11-30
FI891157A0 (fi) 1989-03-10
DE68928223D1 (de) 1997-09-11
FI891157A (fi) 1989-09-19

Similar Documents

Publication Publication Date Title
JPH0214688A (ja) テレビジョン装置
US4386367A (en) System and method for converting a non-interlaced video signal into an interlaced video signal
EP0103982B2 (en) Display control device
US4393376A (en) Teletext interface for digital storage medium having synthetic video generator
US5343307A (en) On-screen display apparatus
EP0675478B1 (en) Multimedia graphics systems with continuous high clock rate
JPS60134685A (ja) 復号器
JPS60134686A (ja) 復号器
US6141055A (en) Method and apparatus for reducing video data memory in converting VGA signals to TV signals
US4719510A (en) Teletext decoders
JPS6118279A (ja) 順次走査ビデオ・プロセツサ
US4394687A (en) Apparatus for decoding digital information processed for inclusion in wide band T.V. video signal
CA1225746A (en) Error correction system for difference set cyclic code in a teletext system
JPH031876B2 (ja)
US5249229A (en) Device and method for generating control signals
KR930002776B1 (ko) 온스크린 디스플레이에 있어서 로우버퍼의 데이타 저장방법 및 그 제어장치
JPS6133424B2 (ja)
JPH03505275A (ja) 制御信号生成装置および方法
JPH0546134A (ja) 映像表示装置
JPS634388B2 (ja)
SU1109787A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
JP2959486B2 (ja) マルチウインドウ表示制御メモリ
JPS6160632B2 (ja)
JPH033270B2 (ja)
JPH0294879A (ja) 多画面表示装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees