JPH01295324A - 信号処理装置 - Google Patents
信号処理装置Info
- Publication number
- JPH01295324A JPH01295324A JP12670688A JP12670688A JPH01295324A JP H01295324 A JPH01295324 A JP H01295324A JP 12670688 A JP12670688 A JP 12670688A JP 12670688 A JP12670688 A JP 12670688A JP H01295324 A JPH01295324 A JP H01295324A
- Authority
- JP
- Japan
- Prior art keywords
- converter
- threshold value
- input
- signal
- signal processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims description 8
- 238000006243 chemical reaction Methods 0.000 claims description 2
- 230000008685 targeting Effects 0.000 claims 1
- 238000001514 detection method Methods 0.000 description 4
- 238000013144 data compression Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 1
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〈産業上の利用分野〉
本発明は、AD変換器とデジタル信号処理部とを含む信
号処理装置における無信号検出方式に関するものである
。
号処理装置における無信号検出方式に関するものである
。
〈従来の技術〉
アナログ信号を入力し、デジタル信号処理を行って、記
録媒体に記録するシステムで、いき値による入力信号の
有無の判定を行っているシステムを例にとって説明する
。
録媒体に記録するシステムで、いき値による入力信号の
有無の判定を行っているシステムを例にとって説明する
。
第2図は、このシステムの一般的な構成で、アナログ信
号204がAD変換器201に入力され、デジタル信号
205が出力される。デジタル信号205は、デジタル
信号処理部2G2でデータ圧縮等の処理を行い、RAM
等の記録媒体203に送られる。この一連の処理に於い
て、記録媒体203の効率的使用を目的として、しばし
ば、デジタル信号205の値に対して成るいき値を設定
し、このいき値を基にAD変換器201の入力としてシ
ステムの対象としている入力が入っているか否かを判定
し、対象入力についてだけデータ圧縮等のデジタル信号
処理を行って記録媒体203に記録する事が行われる。
号204がAD変換器201に入力され、デジタル信号
205が出力される。デジタル信号205は、デジタル
信号処理部2G2でデータ圧縮等の処理を行い、RAM
等の記録媒体203に送られる。この一連の処理に於い
て、記録媒体203の効率的使用を目的として、しばし
ば、デジタル信号205の値に対して成るいき値を設定
し、このいき値を基にAD変換器201の入力としてシ
ステムの対象としている入力が入っているか否かを判定
し、対象入力についてだけデータ圧縮等のデジタル信号
処理を行って記録媒体203に記録する事が行われる。
〈発明が解決しようとする課題〉
前記従来技術では、AD変換器のオフセットが、予め設
定したいき値に対して無視できるレベルを越えて大きな
値を持つ時、このオフセットが入力信号の有無を判定す
る処理の精度を劣化させるという問題点があった。
定したいき値に対して無視できるレベルを越えて大きな
値を持つ時、このオフセットが入力信号の有無を判定す
る処理の精度を劣化させるという問題点があった。
〈課題を解決するための手段及び作用〉前記問題点に対
し、本発明では、信号処理装置が対象としている入力信
号がAD変換器に入力されていない期間の入力信号及び
この期間のAD変換器の出力信号を基に、デジタル信号
処理部に於いて、AD変換器のオフセットを検出し、こ
のオフセットに基づいて、対象入力信号の有無を判定す
るためのいき値を補正して新しいいき値を設定し、この
新しいいき値で上記判定を行うことにより、AD変換器
のオフセットが判定に及ぼす影響を無くする事を可能に
する。
し、本発明では、信号処理装置が対象としている入力信
号がAD変換器に入力されていない期間の入力信号及び
この期間のAD変換器の出力信号を基に、デジタル信号
処理部に於いて、AD変換器のオフセットを検出し、こ
のオフセットに基づいて、対象入力信号の有無を判定す
るためのいき値を補正して新しいいき値を設定し、この
新しいいき値で上記判定を行うことにより、AD変換器
のオフセットが判定に及ぼす影響を無くする事を可能に
する。
〈実施例〉
本発明の一実施例を第1図(a) 、 (b)をもとに
説明する。
説明する。
第1図(a)のアナログ信号101は、1=0でAD変
換が開始され、第1図(b)に示したデジタル信号10
2に変換される。AD変換器は通常一定のオフセットを
持つため、アナログ信号の0レベルは対応するデジタル
信号の0レベルに変換されず、オフセットの分だけずれ
た値となる。
換が開始され、第1図(b)に示したデジタル信号10
2に変換される。AD変換器は通常一定のオフセットを
持つため、アナログ信号の0レベルは対応するデジタル
信号の0レベルに変換されず、オフセットの分だけずれ
た値となる。
第1図(b)に示したオフセット検出期間に於いて、デ
ジタル信号からこのオフセットが計算される。
ジタル信号からこのオフセットが計算される。
計算の方法はいろいろと考えられるが、例として、オフ
セット検出期間のデジタル信号の平均値Xから理想的な
値0を引き、オフセラ)xを求める方法がある。
セット検出期間のデジタル信号の平均値Xから理想的な
値0を引き、オフセラ)xを求める方法がある。
オフセット検出期間は、入力に重畳してくるノイズの周
波数を考慮し、また、実際の信号処理装置の使用上問題
とならない程度の時間を設定すればよい。
波数を考慮し、また、実際の信号処理装置の使用上問題
とならない程度の時間を設定すればよい。
次に、検出したオフセットをもとに、予め設定したいき
値+04を補正し、新たにいき値+03を設定し直す。
値+04を補正し、新たにいき値+03を設定し直す。
なお、本実施例では、いき値を予め設定し、それを補正
するという方法をとっているが、検出したオフセットを
もとに、いき値を直接決定する等の方法でもよい。
するという方法をとっているが、検出したオフセットを
もとに、いき値を直接決定する等の方法でもよい。
こうして決定したいき値103のレベルに対して、これ
を越えているか否かで、AD変換器の入力が無信号か或
いは信号が入っているかを判定する。
を越えているか否かで、AD変換器の入力が無信号か或
いは信号が入っているかを判定する。
〈発明の効果〉
本発明の効果を第1図で説明する。本発明の方法をとら
なければ、AD変換器のオフセットに関係なく、決めら
れたいき値104に基づいて、AD変換器の入力が無信
号か或いは信号が入ってきているのか判定することにな
るが、第1図(b)に示すように、AD変換器のオフセ
ットが、いき値104に対して無視できないレベルのと
き、入力に信号の入っていないt−n以前の入力に対し
ても入力に信号があると判定してしまう。しかしながら
、本発明によれば、検出したオフセラトラ基に、いき値
+03を決定するために、正確に、この判定を行うこと
ができる。
なければ、AD変換器のオフセットに関係なく、決めら
れたいき値104に基づいて、AD変換器の入力が無信
号か或いは信号が入ってきているのか判定することにな
るが、第1図(b)に示すように、AD変換器のオフセ
ットが、いき値104に対して無視できないレベルのと
き、入力に信号の入っていないt−n以前の入力に対し
ても入力に信号があると判定してしまう。しかしながら
、本発明によれば、検出したオフセラトラ基に、いき値
+03を決定するために、正確に、この判定を行うこと
ができる。
第1図(a)は本発明実施例説明のためのアナログ信号
図、第1図(b)は同デジタル信号及びいき値の説明図
、第2図は従来技術説明のための信号処理システム側口
である。 符号の説明 101:アナログ信号、102:デジタル信号、103
:オフセットを補正したいき値、104:オフセットを
補正しないいき値、201:AD変換器、202:デジ
タル信号処理部、203:記録媒体、204:アナログ
信号、205:デジタル信号。
図、第1図(b)は同デジタル信号及びいき値の説明図
、第2図は従来技術説明のための信号処理システム側口
である。 符号の説明 101:アナログ信号、102:デジタル信号、103
:オフセットを補正したいき値、104:オフセットを
補正しないいき値、201:AD変換器、202:デジ
タル信号処理部、203:記録媒体、204:アナログ
信号、205:デジタル信号。
Claims (1)
- 1、AD変換器及びデジタル信号を処理するデジタル信
号処理部を有し、アナログ信号をデジタル化して処理す
る信号処理装置であって、AD変換器の入力として信号
処理装置が対象としている入力が入っているか否かをA
D変換後のデジタル信号を基に判定する処理を行ってい
る信号処理装置に於いて、AD変換器の入力であるアナ
ログ信号値に対して理論的に対応づけられるデジタル信
号値と、実際にAD変換器から出力されるデジタル信号
値との差(以下「AD変換器のオフセット」と言う)を
デジタル信号処理部で検出し、AD変換器のオフセット
が、信号処理装置が対象としている入力が入っているか
否かの判定処理に与える影響を補正して、該判定処理を
行う構成としたことを特徴とする信号処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12670688A JPH01295324A (ja) | 1988-05-23 | 1988-05-23 | 信号処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12670688A JPH01295324A (ja) | 1988-05-23 | 1988-05-23 | 信号処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01295324A true JPH01295324A (ja) | 1989-11-29 |
Family
ID=14941842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12670688A Pending JPH01295324A (ja) | 1988-05-23 | 1988-05-23 | 信号処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01295324A (ja) |
-
1988
- 1988-05-23 JP JP12670688A patent/JPH01295324A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1218457A (en) | Method and apparatus for determining the endpoints of a speech utterance | |
JPS6238062A (ja) | 2値信号検出方法及び装置 | |
JPS60222032A (ja) | 心電図信号処理装置 | |
JPH08265605A (ja) | 撮像装置 | |
JPH01295324A (ja) | 信号処理装置 | |
JP2001166783A (ja) | 音声区間検出方法 | |
JP2600624B2 (ja) | 心電計及び心電図解析装置の心電波形解析回路 | |
JPS6057897A (ja) | 音声区間検出用閾値の設定方法 | |
JP2881016B2 (ja) | 自動利得制御回路 | |
JPS607572Y2 (ja) | パルス性ノイズ信号低減装置 | |
JPH06101666B2 (ja) | 適応型雑音除去装置 | |
JPH0312568U (ja) | ||
JPS6148663B2 (ja) | ||
JP3134358B2 (ja) | ディジタルトーン受信器 | |
JPH10117115A (ja) | ダイナミック型低域増幅回路 | |
JP3152320B2 (ja) | クランプレベル補正装置 | |
JPS6145628Y2 (ja) | ||
JP3178976B2 (ja) | 搬送信号検出方法 | |
JP2779425B2 (ja) | 直流オフセット除去装置 | |
JPH0351039B2 (ja) | ||
JPH0783747A (ja) | 信号検出回路 | |
JPH02278180A (ja) | 探信儀の残響除去方式 | |
JPH04120856A (ja) | ファクシミリ装置 | |
JPH0314368A (ja) | フィードバッククランプ回路 | |
JPH07264438A (ja) | 映像信号レベル検出装置 |