JPH0125153B2 - - Google Patents

Info

Publication number
JPH0125153B2
JPH0125153B2 JP58219158A JP21915883A JPH0125153B2 JP H0125153 B2 JPH0125153 B2 JP H0125153B2 JP 58219158 A JP58219158 A JP 58219158A JP 21915883 A JP21915883 A JP 21915883A JP H0125153 B2 JPH0125153 B2 JP H0125153B2
Authority
JP
Japan
Prior art keywords
signal
magnetic tape
video signal
value
delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP58219158A
Other languages
English (en)
Other versions
JPS60111363A (ja
Inventor
Masahiko Tsuruta
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP58219158A priority Critical patent/JPS60111363A/ja
Publication of JPS60111363A publication Critical patent/JPS60111363A/ja
Publication of JPH0125153B2 publication Critical patent/JPH0125153B2/ja
Granted legal-status Critical Current

Links

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、映像信号処理装置のサーボ回路に係
り、記録時、映像信号の同期信号に応じた信号を
コントロール信号として磁気テープに記録する機
能を有し、記録時、基準信号と磁気テープの走行
に応じて発生される信号とを位相比較し、再生
時、基準信号と磁気テープに記録されているコン
トロール信号とを位相比較して得た位相比較誤差
信号にて磁気テープの走行を制御する映像信号処
理装置のサーボ回路に関する。
従来技術とその問題点 2個のビデオヘツドを有するヘリカルスキヤン
形の磁気記録再生装置では、再生時のトラツキン
グをとるために記録時にビデオ信号の垂直同期信
号に同期したコントロール信号を記録し、再生時
このコントロール信号を再生して回転ドラムの回
転とビデオ信号との位相を合わせてトラツキング
をとつている。
ところで、別の装置にて記録した磁気テープを
再生(互換再生)する場合、コントロール信号の
位相が異なるとトラツクずれを生じる。これを防
止するために、従来、メーカ側において標準磁気
テープを再生し、FM信号出力が最大に得られる
ようにコントロールヘツドの位置を磁気テープ走
行方向に変位調整する。然るにこの調整には多大
の時間を要する問題点があつた。
一方、近年、標準時間及び長時間の2つのモー
ドを切換えて記録、再生し得る装置が開発されて
おり、このもののビデオヘツドは夫々のトラツク
ピツチに応じたヘツド幅をもつ。このものでは、
長時間用ビデオヘツドどうしの高さ位置調整及び
標準時間用ビデオヘツドどうしの高さ位置調整は
夫々機械的手段により比較的簡単に行ない得る
が、長時間用ビデオヘツドと標準時間用ビデオヘ
ツドとの相対高さ位置調整は難かしい。
そこで、現在では標準磁気テープを用いてFM
信号出力が最大に得られる所定遅延量を見出し、
この遅延量を設定されたアナログ遅延回路にて映
像信号を遅延させて取付け高さ位置の誤差の影響
のない映像信号を得るようにしている。然るにこ
のアナログ遅延回路を構成するコンデンサの容量
は特に温度変化や経時変化の影響を受け易く、ず
れを生じ易い問題点があつた。
又一方、ユーザ側等で行なうマニユアルのトラ
ツキング調整は、キヤプスタンサーボ系のアナロ
グのモノマルチにて基準信号或いはサンプリング
信号の位相を遅延させて行なう。この場合、調整
可変範囲が広いために精度が重要であり、調整に
多大の時間を要する問題点があつた。又、倍速再
生モード、標準時間モード、長時間モード毎にト
ラツキングセンタが異なるため、各々のモードに
応じてコンデンサや抵抗の値を夫々調整しなけれ
ばならず、調整に多大の時間を要する他、回路部
品点数が多く、回路を簡単に構成し得ない等の問
題点があつた。
問題点を解決するための手段 本発明は、外部操作によりデジタル信号で任意
に可変設定された、遅延量に応じた数値を記憶
し、記憶した数値と基準信号の入来からカウント
して得た数値とが一致した時遅延された基準信号
を出力するデジタル遅延手段を設けた構成として
上記問題点を解決したものであり、以下、図面と
共にその一実施例について説明する。
実施例 第1図は本発明になる映像信号処理装置のサー
ボ回路の一実施例のブロツク系統図を示す。再生
時、スイツチS1〜S4を夫々端子Pに接続する。端
子1に入来した30Hzのドラムパルスはモノマルチ
2にて適当なパルス幅とされて位相比較器3に供
給され、ここで基準信号発生器4からの30Hzの基
準信号と位相比較され、位相比較誤差信号は出力
端子5よりドラム位相制御信号として取出され
る。
一方、磁気テープ6に記録されているコントロ
ール信号はコントロールヘツド7にて再生されて
アンプ8にて増幅された後位相比較器9に供給さ
れ、ここで後述のデジタル遅延回路10から取出
された基準信号と位相比較され、位相比較誤差信
号は出力端子11よりキヤプスタン位相制御信号
として取出される。
ところで、第2図に示す如く、回転ドラム12
のビデオヘツド出口からコントロールヘツド7の
正規の取付位置7aまでの距離は予めX値に設定
されているが、例えば取付け誤差Tc′を以て位置
7bに取付けられた装置があるとする。このよう
にコントロールヘツド7が正規の位置に取付けら
れていないと標準磁気テープ6′を再生した時ビ
デオヘツドからのFM信号の出力は最大値を示さ
ない。そこで、調整者はFM信号出力の大きさを
監視し、その値が最大になる点を見出す。
第3図はデジタル遅延回路10の具体的ブロツ
ク系統図を示す。調整者がFM信号出力が最大に
なるようにアツプダウンキー13を操作してアツ
プダウンカウンタ18を駆動させてメモリ14の
数値M1(数値M1は誤差Tc′に応じた値となる)を
設定すると、基準信号発生器4からの基準信号は
カウンタ15に供給され、一致検出器16におい
てカウンタ15の出力数値とメモリ14からの調
整数値M1とが一致した時点で一致検出器16か
らセツト信号が取出され、フリツプフロツプ17
より出力が取出される。
標準磁気テープ6′における正規のコントロー
ル信号を第4図Aに示す如くとすると、取付け誤
差Tc′ずれた位置にあるコントロールヘツド7b
からのコントロール信号は同図Bに示す如くとな
る。同図Eに示す基準信号発生器4からの基準信
号はデジタル遅延回路10にて誤差Tc′に応じた
量遅延されて同図Dに示す信号とされ、位相比較
器9において同図Dに示す信号から作られた台形
波信号(同図C)と同図Bに示す信号とが位相比
較される。
これにより、同図Bに示す信号と調整前におけ
るデジタル遅延回路10の出力(同図Dに示す波
線)から作られた台形波信号とでは位相比較し得
なかつたのが、調整を行なうことにより同図Bに
示す信号と同図Cに示す信号とでは位相比較し得
ることになり、コントロールヘツド7の取付け誤
差Tc′の影響なくキヤプスタンサーボをかけ得、
最大の映像信号出力を得ることができる。
標準時間及び長時間用の装置においてヘツド取
付け高さに誤差がある場合も標準時間モード及び
長時間モード共にFM信号出力が十分得られない
ので、このような装置においても上記コントロー
ルヘツド7の取付け位置誤差に対する信号補正の
場合と同様にアツプダウンキー13による数値設
定により信号補正し得る。この場合、標準時間モ
ードに対応する調整数値をM1、長時間モードに
対応する調整数値をM2として夫々メモリ14に
入力し、メモリ指定により各々のモードに応じた
調整数値をメモリ14から出力するようにする。
なお、第4図Fに示す信号は位相比較器3にお
いて作られるドラムサーボ系の台形波信号であ
る。
次に記録時、スイツチS1〜S4を夫々端子Rに接
続し、スイツチS5をオンする。端子19に入来し
た複合同期信号は低域フイルタ20にて60Hzの垂
直同期信号とされた後フリツプフロツプ21に30
Hzの信号とされて位相比較器3に供給され、ここ
でモノマルチ2からの信号と位相比較され、その
位相比較誤差信号が端子5より取出されてドラム
位相制御がなされる。
一方、基準信号発生器4からの基準信号は位相
比較器9に供給され、ここで端子22に入来しア
ンプ23にて増幅されたキヤプスタンの回転に応
じた周波数をもつキヤプスタン回転パルスと位相
比較され、位相比較誤差信号が端子11より取出
されてキヤプスタン位相制御がなされる。
又一方、フリツプフロツプ21からの信号はデ
ジタル遅延回路10にて上記Tc′遅延され、アン
プ24、スイツチS5を介してコントロールヘツド
7に供給され、コントロール信号として磁気テー
プ6に記録される。
ここで、磁気テープ6に記録するコントロール
信号のデユーテイ比は規格にて50%以上と規定さ
れているので、記録系ではコントロール信号の立
上りと共に立下りも考慮に入れる必要がある。第
4図Iに示すフリツプフロツプ21の出力の周期
(フレーム周期)をTsとした時、周期Tsに相当
するカウント数をNT、デユーテイ比55%に相当
するカウント数をNM1′、数値M1に相当するカウ
ント数をNM1′、数値M1に相当するカウント数
NM1とすると、NT≧0.55NT+NM1のとき、 NM1′=0.55NT+NM1 となり、一方、NT≦0.55NT+NM1のとき、 NM1′=−0.45NT+NM1 となる。
メモリ14の数値M1は演算器25において上
記カウント数NM1′に応じた量演算されて数値
M1′とされて一致検出器26に供給される。これ
により、カウンタ15からの数値と一致検出器2
6からの数値とが一致した時点でリセツト信号が
取出され、フリツプフロツプ17の出力が立下
る。つまり、磁気テープ6に記録されるコントロ
ール信号は、第4図Jに示す如く、同図Iに示す
フリツプフロツプ21の出力時から時間Tc′(数
値M1に応じた量)経過後立上り、この立上り時
から時間Ta(数値M1′に応じた量)経過後立下る
信号である。
標準時間、長時間用の装置では、上記のように
標準時間モードに対応する数値M1から数値
M1′を得ると共に、長時間モードに対応する数値
M2から演算器27により数値M2′を得るように
すればよい。
このように、本発明装置によれば、コントロー
ルヘツド7の位置を変位調整しないでも標準時間
モード及び長時間モードの各モード毎に最大出力
を以て互換再生し得、従来多大な時間を要してい
たコントロールヘツドの互換調整を簡単に行ない
得、かつ、デジタル回路を用いているのでアナロ
グ回路を用いた装置に比して温度変化や経時変化
の影響なく、一度調整するだけでよい。
なお、第4図Gはドラムパルス、同図Hは位相
比較器3において作られるドラムサーボ系の台形
波信号である。
次に、ユーザ側等で行なう再生時におけるマニ
ユアルのトラツキング調整を行なうに際し、メモ
リ14において数値M3に対応するメモリ指定を
行なう。数値M3は数値M1と同じ値とされてお
り、アツプダウンキー13を操作して数値M3
所定の値に調整設定する。これにより、上記互換
再生の場合と同様にデジタル遅延回路10におい
て基準信号が所定量遅延され、マニユアルトラツ
キング調整がなされる。
次に、ノーマルスピード以外のいわゆる倍速再
生等のトラツキング調整を行なうに際し、メモリ
14の数値M4(標準時間モードの2倍速)、M5
(長時間モードの2倍速)、…を用い、これらの数
値を適宜調整設定する。
このように、マニユアルトラツキング調整及び
倍速におけるトラツキング調整も単にアツプダウ
ンキー13の操作だけで済み、従来のトラツキン
グ調整に比して調整時間が少なく、又、回路を簡
単に構成し得る。
効 果 上述の如く、本発明になる映像信号処理装置の
サーボ回路は、外部操作によりデジタル信号で任
意に可変設定された遅延量に応じた数値を記憶
し、記憶した数値と基準信号の入来からカウント
して得た数値とが一致した時遅延された基準信号
を出力するデジタル遅延手段を設けた構成とした
ため、コントロールヘツドの取付け誤差に応じた
遅延量或いは標準時間、長時間用装置のビデオヘ
ツドの高さ位置誤差に応じた遅延量を設定するこ
とにより、コントロールヘツドの位置を変位調整
しないでも、標準時間モード及び長時間モードの
各モード毎に最大出力を以て互換再生し得、従来
多大な時間を要していたコントロールヘツドの互
換調整を簡単に行ない得、かつ、デジタル回路を
用いているのでアナログ回路を用いた装置に比し
て温度変化や経時変化の影響なく、一度調整する
だけでよく、又、再生時におけるマニユアルのト
ラツキング調整及び倍速におけるトラツキング調
整も単に遅延量の設定だけでよいので、従来のト
ラツキング調整に比して調整時間が少なく、又、
回路を簡単に構成し得る等の特長を有する。
【図面の簡単な説明】
第1図は本発明回路の一実施例のブロツク系統
図、第2図はコントロールヘツドの取付け位置を
説明するための図、第3図は第2図中デジタル遅
延回路の具体的ブロツク系統図、第4図A〜Jは
本発明回路の動作説明用信号波形図である。 4…基準信号入力端子、6…磁気テープ、6′
…標準磁気テープ、7…コントロールヘツド、7
a…正規位置のコントロールヘツド、7b…誤差
を以て取付けられたコントロールヘツド、9…位
相比較器、10…デジタル遅延回路、11…キヤ
プスタン位相制御信号出力端子、12…回転ドラ
ム、13…アツプダウンキー、14…メモリ、1
5…カウンタ、16,26…一致検出器、17,
21…フリツプフロツプ、18…アツプダウンカ
ウンタ、19…複合同期信号入力端子、22…キ
ヤプスタン回転パルス入力端子、25,27…演
算器、S1〜S5…スイツチ。

Claims (1)

  1. 【特許請求の範囲】 1 再生時基準信号と磁気テープに記録されてい
    るコントロール信号とを位相比較して得た位相比
    較誤差信号にて該磁気テープの走行を制御する映
    像信号処理装置のサーボ回路において、外部操作
    によりデジタル信号で任意に可変設定された、遅
    延量に応じた数値を記憶し、該記憶した数値と上
    記基準信号の入来からカウントして得た数値とが
    一致した時遅延された基準信号を出力するデジタ
    ル遅延手段を設けてなることを特徴とする映像信
    号処理装置のサーボ回路。 2 記録時、映像信号の同期信号に応じた信号を
    コントロール信号として磁気テープに記録する機
    能を有し、記録時、基準信号と該磁気テープの走
    行に応じて発生される信号とを位相比較し、再生
    時、該基準信号と該磁気テープに記録されている
    コントロール信号とを位相比較して得た位相比較
    誤差信号にて該磁気テープの走行を制御する映像
    信号処理装置のサーボ回路において、外部操作に
    よりデジタル信号で任意に可変設定された、遅延
    量に応じた数値を記憶し、記録時、上記映像信号
    の同期信号に応じた信号の入来からカウントして
    得た値が該記憶した数値と一致した時遅延された
    映像信号の同期信号に応じた信号を出力し、再生
    時、上記基準信号の入来からカウントして得た数
    値と該記憶した数値とが一致した時遅延された基
    準信号を出力するデジタル遅延手段を設けてなる
    ことを特徴とする映像信号処理装置のサーボ回
    路。 3 該デジタル遅延手段は、記録時、該映像信号
    の同期信号に応じた信号に基いて該遅延量遅延し
    て立上り、予め設定された数値に応じた時間後立
    下る信号を出力する手段であることを特徴とする
    特許請求の範囲第2項記載の映像信号処理装置の
    サーボ回路。
JP58219158A 1983-11-21 1983-11-21 映像信号処理装置のサ−ボ回路 Granted JPS60111363A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58219158A JPS60111363A (ja) 1983-11-21 1983-11-21 映像信号処理装置のサ−ボ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58219158A JPS60111363A (ja) 1983-11-21 1983-11-21 映像信号処理装置のサ−ボ回路

Publications (2)

Publication Number Publication Date
JPS60111363A JPS60111363A (ja) 1985-06-17
JPH0125153B2 true JPH0125153B2 (ja) 1989-05-16

Family

ID=16731105

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58219158A Granted JPS60111363A (ja) 1983-11-21 1983-11-21 映像信号処理装置のサ−ボ回路

Country Status (1)

Country Link
JP (1) JPS60111363A (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61252771A (ja) * 1985-04-30 1986-11-10 Matsushita Electric Ind Co Ltd トラツキングシフタ回路
DE3528452A1 (de) * 1985-08-08 1987-02-19 Thomson Brandt Gmbh Videorecorder
JPH0629799Y2 (ja) * 1985-11-20 1994-08-10 三洋電機株式会社 ビデオテ−プレコ−ダ
JPS62146454A (ja) * 1985-12-20 1987-06-30 Sanyo Electric Co Ltd ビデオテ−ププレ−ヤ
JPS62146453A (ja) * 1985-12-20 1987-06-30 Sanyo Electric Co Ltd トラツキング回路
JPH07101532B2 (ja) * 1986-03-20 1995-11-01 ソニー株式会社 トラツキング制御装置
JPH07114041B2 (ja) * 1986-03-20 1995-12-06 ソニー株式会社 トラツキング制御装置
JP2595940B2 (ja) * 1986-07-08 1997-04-02 ソニー株式会社 再生装置
KR910006576Y1 (ko) * 1988-07-13 1991-08-26 삼성전자 주식회사 푸쉬스위치 방식을 채용한 vtr에서의 트래킹 제어회로

Also Published As

Publication number Publication date
JPS60111363A (ja) 1985-06-17

Similar Documents

Publication Publication Date Title
JPH07123299B2 (ja) ビデオテ−プレコ−ダのスロ−再生装置
JPH0125153B2 (ja)
US4716473A (en) Device for modifying program duration on a tape player
JPS61281688A (ja) 磁気記録再生装置の疑似垂直同期信号生成方法及び疑似垂直同期信号生成回路
JP2597035B2 (ja) モータサーボ装置
JPH0319632B2 (ja)
JP2702849B2 (ja) 磁気記録再生装置
JPS6214900B2 (ja)
JP3339084B2 (ja) 磁気記録再生装置
JPH057830Y2 (ja)
JP2825171B2 (ja) 磁気記録再生装置
JPH0525075Y2 (ja)
JP2882021B2 (ja) デイジタルデータ記録再生装置
JP3130634B2 (ja) 可変速再生装置
JPH0644640A (ja) ビデオヘッド切り替え信号発生回路及びビデオ再生装置
JPS5831665B2 (ja) 磁気テ−プ走行制御装置
JPH02197282A (ja) 回転制御装置
JPS62229564A (ja) トラツキングずれ調整装置
JPS6319942B2 (ja)
JPS6258446A (ja) 再生装置
JPH02276065A (ja) スピンドルサーボ回路
JPS62226459A (ja) トラツキング調整回路
JPH0320113B2 (ja)
JPH05314596A (ja) 磁気記録再生装置
JPH0644811B2 (ja) 磁気記録再生装置のキヤプスタン制御回路