JPH0120584B2 - - Google Patents

Info

Publication number
JPH0120584B2
JPH0120584B2 JP19160783A JP19160783A JPH0120584B2 JP H0120584 B2 JPH0120584 B2 JP H0120584B2 JP 19160783 A JP19160783 A JP 19160783A JP 19160783 A JP19160783 A JP 19160783A JP H0120584 B2 JPH0120584 B2 JP H0120584B2
Authority
JP
Japan
Prior art keywords
signal
circuit
additional
data
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP19160783A
Other languages
English (en)
Other versions
JPS6083457A (ja
Inventor
Masatoshi Abe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP19160783A priority Critical patent/JPS6083457A/ja
Publication of JPS6083457A publication Critical patent/JPS6083457A/ja
Publication of JPH0120584B2 publication Critical patent/JPH0120584B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

【発明の詳細な説明】 (a) 発明の技術分野 本発明はデイジタル時分割電子交換機のデイジ
タル信号処理方式に係り、特にネツト・ワーク内
部での回線交換データの減衰、変調、合成等を行
うことが出来るデイジタル信号処理方式に関する
ものである。
(b) 従来技術の問題点 従来デイジタル時分割電子交換方式に於いては
回線交換部での信号処理は此の回線交換部を通過
するデータが時分割多重化されている事、及び高
速である事から制御が困難であり、一旦ハイウエ
イを通して回線終端部へ送り出し其処で処理した
後、再度ネツト・ワークへ送り返すと云う方式を
採つていた。
尚此処で云う回線交換部での信号処理とは減
衰、変調及び合成等の事で、減衰とは或る回線の
信号に対し減衰を与えて送信レベルを下げる事で
あり、合成とは会議用電話等の場合に於いて二又
は三回線の音声を一緒にして送出する処理であ
り、変調とは或る回線の音声信号に対し何等かの
変更を加える処理等である。
然し此の様な方式で該回線データの処理を行う
為には該回線の回線交換を行い、信号処理装置へ
切り替え接続を行わなければならない上、一旦回
線を断としなければならなかつた。又信号処理装
置は従来装置では普通外づけであるので回線数に
限度があり、ブロツク(はみ出し)が発生するこ
ともあつた。
(c) 発明の目的 本発明の目的は従来技術の有する上記の欠点を
除去し、コントロール・メモリからの回線交換デ
ータに該当回線の信号の変調、減衰、合成等を行
うデータを付加し、回線交換サービスに多様性を
与えるこが可能なデイジタル信号処理方式を提供
することである。
(d) 発明の構成 上記の目的は本発明によれば、デイジタル時分
割電子交換機に於いて、通話路メモリと並列に付
加通話路メモリ、信号減衰回路と並列に付加信号
減衰回路、及び信号処理変換回路を具備し、信号
多重化回路出力信号を前記通話路メモリ及び前記
付加通話路メモリに夫々入力し、前記通話路メモ
リ出力を前記信号減衰回路に入力し、前記付加通
話路メモリ出力を前記付加信号減衰回路に入力
し、前記信号減衰回路及び前記付加信号減衰回路
の出力を夫々前記信号処理変換回路に入力し、前
記信号処理変換回路の出力を信号多重化分離回路
に入力する様に接続し、コントロール・メモリか
ら出力される主回線番号、従回線番号及び通話路
データ処理の制御信号に基づき前記通話路メモリ
及び前記付加通話路メモリ内のデータの時系列的
配列を変更し、前記信号減衰回路に於いて通話路
データに所定の減衰を与え、前記信号処理変換回
路に於いて前記信号減衰回路の出力に対して前記
付加信号減衰回路の出力を合成するとを特徴とす
るデイジタル信号処理方式を提供することにより
達成される。
(e) 発明の実施例 第1図は本発明の一実施例を示すブロツク図で
ある。
図中、MPXは信号多重化回路、DMPXは信号
多重化分離回路、PSMは通話路メモリ、ASPM
は付加通話路メモリ、PADは信号減衰回路、
APADは付加信号減衰回路、CONVは信号処理
変換回路、CMはコントロール・メモリ、SRDは
信号受信分配器、CPUは中央処理装置である。
尚第1図に於いて点線は制御情報の流れを表す
ものとする。
従来技術に依るとデイジタル時分割電子交換方
式に於いて回線交換部は通話路メモリSPMとコ
ントロール・メモリCMから構成され、通話路メ
モリSPMの両端に信号多重化回路MPX、信号多
重化分離回路DMPX、信号減衰回路PAD等を保
有しているが、本発明では此れ等信号減衰回路
PADの機能を拡張し、信号の変調、合成等の機
能を行える様にしたデイジタル信号処理方式であ
る。
本発明に依る付加通話路メモリASPMは通話
路メモリSPMと同一のハードウエア構成を有し、
付加信号減衰回路APADも信号減衰回路PADと
同一のハードウエア構成を有し、コントロール・
メモリCMからの回線交換指定データが異なるの
みである。
又信号処理変換回路CONVは不揮発性メモリ
で構成され、信号減衰回路PADからのデータを
下位アドレス、付加信号減衰回路APADからの
データを上位アドレスとする変換回路である。
第2図は本発明に依るコントロール・メモリ
CMから出力される回線交換データのフオーマツ
トを示す。
第2図に示す様にコントロール・メモリCMか
らの回線交換部へ送られるデータ・フオーマツト
は、下記の3種類に大別される。
(1) 「SPM、PAD」部へ行くデータ、 (2) 「ASPM、APAD」部へ行くデータ、 (3) 共通に制御を行うデータ。
通常の回線交換接続に於いては「SPM、
PAD」部へ行くデータを使用し、共通部の信号
交換の項の信号変換は「無」とする。
又此の回線に信号処理を行い度い時は共通部の
信号交換の項の信号交換は「有」とし、
「ASPM、APAD」部へ該回線番号を書き込む。
「ASPM、APAD」部を使用しない通常時に
於いては、T1段の時間スイツチであるが、例え
ば他チヤンネルの信号と合成したい時は該回線に
合成したいチヤンネルを付加信号減衰回路
APAD上の同一時間に交換する。此の様にする
ことにより付加信号減衰回路APADから出力さ
れたデータを信号処理変換回路CONVの上位ア
ドレス側に入力することによりデータの合成が可
能となる。
第3図は本発明の一実施例の詳細を説明する為
のブロツク図である。
図中、CNTはシーケンシヤル・カウンタ、
SELはセレクタ、G1〜G4は夫々ゲートで、其
の他の記号、数字は第1図、第2図の場合と同一
である。
尚第3図に於いて鎖線で囲まれた部分は第2図
に示されているコントロール・メモリCMから出
力された回線交換データのフオーマツトである。
以下合成処理を例に取り本発明を説明する。
合成処理とは会議用電話等に於いて屡使用され
る例で例えばaチヤンネルの音声にdチヤンネル
の音声を重畳してaチヤンネルの回線を相手局に
送出する場合に就いて説明する。
本発明はシーケンシヤル・カウンタCNTの制
御によりT1段のシーケンシヤルな書込み、ラン
ダムな読み出し方式を採用している。
信号多重化回路MPXより多重化された8ビツ
トのPCMパラレル・データは、通話路メモリ
SPM及び付加通話路メモリASPMの両方に同一
のメモリ・フオーマツトでシーケンシヤルに書込
まれる。
此の場合通話路メモリSPM及び付加通話路メ
モリASPM上に書き込まれるデータは時間的に
チヤンネルa、チヤンネルb…の順序に配列され
る。
一方通話路メモリSPMの回線交換データはコ
ントロール・メモリCMの「主回線番号」、
「PAD」データより与えられる。即ちチヤンネル
aが此の場合主回線番号となり、此のチヤンネル
の音声に対し減衰を与える必要があれば其の減衰
量を「PAD」データとして与える。
又付加通話路メモリASPMの回線交換データ
はコントロール・メモリCMの「従回線番号」、
「APAD」データより与えられる。即ち此の場合
チヤンネルdが従回線番号となり、此のチヤンネ
ルの音声に対し減衰を与える必要があれば其の減
衰量を「APAD」データとして与える。
共通制御部の「音声/データ」の項は音声に、
「信号変換」の項は有と設定する。
上記の制御情報はセレクタSEL経由、通話路メ
モリSPM及び付加通話路メモリASPMに伝達さ
れ、付加通話路メモリASPM内部に収容されて
いる時間的にチヤンネルa、チヤンネルb…の順
序に配列されデータの配列の変更を行う。即ちチ
ヤンネルd、チヤンネルa、チヤンネルb、チヤ
ンネルc、チヤンネルeの順序と改めて、合成し
ようとするチヤンネルが時間的に同一の位置に来
る様にする。
次に通話路メモリSPM及び付加通話路メモリ
ASPMに収容されているデータは夫々信号減衰
回路PAD及び付加信号減衰回路APADに入力さ
れ、夫々指定の減衰量を与えられた後、信号減衰
回路PADから出力されたデータを信号処理変換
回路CONVの下位アドレス側に入力し、付加信
号減衰回路APADから出力されたデータを信号
処理変換回路CONVの上位アドレス側に入力す
る。
更に此の上位アドレス側、下位アドレス側に入
力されたデータを同時に信号多重化分離回路
DMPX側に送出することによりチヤンネルa及
びチヤンネルdの音声信号データを合成して送出
することが出来る。
(f) 発明の効果 以上詳細に説明した様に本発明によれば、コン
トロール・メモリからの回線交換データに該当回
線の信号の変調、減衰、合成等を行うデータを付
加し、回線交換サービスに多様性を与えることが
可能なデイジタル信号処理方式を実現出来ると云
う大きい効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロツク図で
ある。第2図に示す様にコントロール・メモリ
CMからの回線交換部へ送られるデータ・フオー
マツトである。第3図は本発明の一実施例の詳細
を説明する為のブロツク図である。 図中、MPXは信号多重化回路、DMPXは信号
多重化分離回路、SPMは通話路メモリ、ASPM
は付加通話路メモリ、PADは信号減衰回路、
APADは付加信号減衰回路、CONVは信号処理
変換回路、CMはコントロール・メモリ、SRDは
信号受信分配器、CPUは中央処理装置、CNTは
シーケンシヤル・カウンタ、SELはセレクタ、C
1〜G4は夫々ゲートである。

Claims (1)

    【特許請求の範囲】
  1. 1 デイジタル時分割電子交換機に於いて、通話
    路メモリと並列に付加通話路メモリ、信号減衰回
    路と並列に付加信号減衰回路、及び信号処理変換
    回路を具備し、信号多重化回路出力信号を前記通
    話路メモリ及び前記付加通話路メモリに夫々入力
    し、前記通話路メモリ出力を前記信号減衰回路に
    入力し、前記付加通話路メモリ出力を前記付加信
    号減衰回路に入力し、前記信号減衰回路及び前記
    付加信号減衰回路の出力を夫々前記信号処理変換
    回路に入力し、前記信号処理変換回路の出力を信
    号多重化分離回路に入力する様に接続し、コント
    ロール・メモリから出力される主回線番号、従回
    線番号及び通話路データ処理の制御信号に基づき
    前記通話路メモリ及び前記付加通話路メモリ内の
    データの時系列的配列を変更し、前記信号減衰回
    路に於いて通話路データに所定の減衰を与え、前
    記信号処理変換回路に於いて前記信号減衰回路の
    出力に対して前記付加信号減衰回路の出力を合成
    することを特徴とするデイジタル信号処理方式。
JP19160783A 1983-10-13 1983-10-13 デイジタル信号処理方式 Granted JPS6083457A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19160783A JPS6083457A (ja) 1983-10-13 1983-10-13 デイジタル信号処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19160783A JPS6083457A (ja) 1983-10-13 1983-10-13 デイジタル信号処理方式

Publications (2)

Publication Number Publication Date
JPS6083457A JPS6083457A (ja) 1985-05-11
JPH0120584B2 true JPH0120584B2 (ja) 1989-04-17

Family

ID=16277447

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19160783A Granted JPS6083457A (ja) 1983-10-13 1983-10-13 デイジタル信号処理方式

Country Status (1)

Country Link
JP (1) JPS6083457A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01289356A (ja) * 1988-05-17 1989-11-21 Matsushita Electric Ind Co Ltd 電話交換機

Also Published As

Publication number Publication date
JPS6083457A (ja) 1985-05-11

Similar Documents

Publication Publication Date Title
US4257119A (en) PCM switching system for wide and narrow band signals
JP3478555B2 (ja) 加入者系ディジタル伝送装置
CA1235828A (en) Time division exchange for carrying out a loop-back test
JPS5854540B2 (ja) 放送能力を具えた会議システム
CA2100702C (en) Option bus
CA2177781A1 (en) Digital pb exchanger with multi-processor control system using asynchronous transfer mode
JPH0120584B2 (ja)
GB2239580A (en) Key telephone system
JPH0683175B2 (ja) フレキシブルマルチプレクサ
KR920005064B1 (ko) 타임 스위치 장치
JPS5979697A (ja) 通話路メモリ制御方式
KR840002347B1 (ko) 디지탈 전자 교환장치
JPH0113800B2 (ja)
JP2521957B2 (ja) 伝送システム
JPS60112396A (ja) 相手固定接続方式
JPH0771318B2 (ja) ディジタルインタフェ−ス装置
JPS637520B2 (ja)
JPS5839159A (ja) 時分割形信号音送出方式
JPS6121036B2 (ja)
JPS5850477B2 (ja) 電子交換機装置
JPH01141499A (ja) デイジタル交換装置
JPS59115694A (ja) 時分割電子交換機の制御方法
JPS60130947A (ja) 通話路同期接続方式
JPS6239867B2 (ja)
JPS5834061B2 (ja) デイジタル可変多重変換装置