JPH01149155A - I/oチャネル制御装置 - Google Patents
I/oチャネル制御装置Info
- Publication number
- JPH01149155A JPH01149155A JP30892987A JP30892987A JPH01149155A JP H01149155 A JPH01149155 A JP H01149155A JP 30892987 A JP30892987 A JP 30892987A JP 30892987 A JP30892987 A JP 30892987A JP H01149155 A JPH01149155 A JP H01149155A
- Authority
- JP
- Japan
- Prior art keywords
- bus
- host computer
- host
- channel control
- device bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Multi Processors (AREA)
- Bus Control (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP30892987A JPH01149155A (ja) | 1987-12-07 | 1987-12-07 | I/oチャネル制御装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP30892987A JPH01149155A (ja) | 1987-12-07 | 1987-12-07 | I/oチャネル制御装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH01149155A true JPH01149155A (ja) | 1989-06-12 |
| JPH0574108B2 JPH0574108B2 (enExample) | 1993-10-15 |
Family
ID=17986977
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP30892987A Granted JPH01149155A (ja) | 1987-12-07 | 1987-12-07 | I/oチャネル制御装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH01149155A (enExample) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5838991A (en) * | 1994-12-29 | 1998-11-17 | International Business Machines Corporation | Preemptable idle time activities for constant data delivery by determining whether initiating a host command will conflict with an idle time activity being executed |
| JP2007534073A (ja) * | 2004-04-21 | 2007-11-22 | レベル、ファイブ、ネットワークス、インコーポレーテッド | ユーザーレベルスタック |
| JP2008176482A (ja) * | 2007-01-17 | 2008-07-31 | Hitachi Ltd | 仮想計算機システム |
-
1987
- 1987-12-07 JP JP30892987A patent/JPH01149155A/ja active Granted
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5838991A (en) * | 1994-12-29 | 1998-11-17 | International Business Machines Corporation | Preemptable idle time activities for constant data delivery by determining whether initiating a host command will conflict with an idle time activity being executed |
| JP2007534073A (ja) * | 2004-04-21 | 2007-11-22 | レベル、ファイブ、ネットワークス、インコーポレーテッド | ユーザーレベルスタック |
| JP4825794B2 (ja) * | 2004-04-21 | 2011-11-30 | ソーラーフレア コミュニケーションズ インコーポレーテッド | ユーザーレベルスタック |
| JP2008176482A (ja) * | 2007-01-17 | 2008-07-31 | Hitachi Ltd | 仮想計算機システム |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0574108B2 (enExample) | 1993-10-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5724609A (en) | Apparatus for transfer-controlling data by direct memory access | |
| JP2002297336A (ja) | プリンタシステム | |
| US6948025B2 (en) | System and method for transferring data between an IEEE 1394 device and a SCSI device | |
| JPH01149155A (ja) | I/oチャネル制御装置 | |
| JPS61283952A (ja) | デ−タ転送装置 | |
| JPS6220584B2 (enExample) | ||
| JP2809164B2 (ja) | 双方向データ通信システム | |
| JP4499909B2 (ja) | 多重化記憶制御装置 | |
| JPH0256041A (ja) | データ転送制御方式 | |
| JP3362547B2 (ja) | 通信アダプタ | |
| JP2948380B2 (ja) | データ通信装置 | |
| JPS6368958A (ja) | デ−タ転送装置 | |
| JPS6229830B2 (enExample) | ||
| JPH06149728A (ja) | I/oバス拡張装置およびその制御方法 | |
| JPS62204358A (ja) | デ−タ通信処理方式 | |
| JPH04152448A (ja) | インタフェース変換方法およびインタフェース変換装置 | |
| JPH05158861A (ja) | 情報処理システム | |
| JPH02114348A (ja) | 無通信時間監視方式 | |
| JPH0588950A (ja) | フアイル転送制御装置 | |
| JPS62282353A (ja) | デ−タ転送装置 | |
| JPH05100968A (ja) | 入出力処理装置 | |
| JPH0279633A (ja) | エラー通知方式 | |
| JPH02109441A (ja) | 通信制御装置 | |
| JPH06274440A (ja) | Scsiバス制御におけるsave data point処理方法 | |
| JPS633354A (ja) | デ−タフアイル転送方式 |